一月份考证高级(归类全)

上传人:xh****66 文档编号:55751115 上传时间:2018-10-05 格式:DOC 页数:109 大小:717.50KB
返回 下载 相关 举报
一月份考证高级(归类全)_第1页
第1页 / 共109页
一月份考证高级(归类全)_第2页
第2页 / 共109页
一月份考证高级(归类全)_第3页
第3页 / 共109页
一月份考证高级(归类全)_第4页
第4页 / 共109页
一月份考证高级(归类全)_第5页
第5页 / 共109页
点击查看更多>>
资源描述

《一月份考证高级(归类全)》由会员分享,可在线阅读,更多相关《一月份考证高级(归类全)(109页珍藏版)》请在金锄头文库上搜索。

1、1、一片集成二十进制计数器 74L160 可构成( )进制计数器。A、2 至 10 间的任意 B、5 C、10 D、2 2、组合逻辑电路的比较器功能为( )。A、只是逐位比较 B、只是最高位比较C、高位比较有结果,低位可不比较 D、只是最低位比较 3、晶闸管触发电路所产生的触发脉冲信号必须要( )。A、有一定的电位 B、有一定的电抗 C、有一定的频率 D、有一定的功率 4、当 74 LS94 的 Q3 经非门的输出与 Sr 相连时,电路实现的功能为( )。A、左移环形计数器 B、右移扭环形计数器C、保持 D、并行置数 5、JK 触发器,当 JK 为( )时,触发器处于置 0 状态。A、00 B

2、、01 C、10 D、11 6、当 74 LS94 的 Q0 经非门的输出与 SL相连时,电路实现的功能为( )。A、左移扭环形计数器 B、右移扭环形计数器C、保持 D、并行置数 7、集成运放电路的两输入端外接( )防止输入信号过大而损坏器件。A、三极管 B、反并联二极管 C、场效应管 D、稳压管 8、时序逻辑电路的置数端有效,则电路为( )状态。A、计数 B、并行置数 C、置 1 D、清 0 9、微分集成运放电路反馈元件采用的是( )元件。A、电感 B、电阻 C、电容 D、三极管 10、两片集成计数器 74LS192,最多可构成( )进制计数器。A、100 B、50 C、10 D、9 11、

3、集成与非门的多余引脚( )时,与非门被封锁。A、悬空 B、接高电平 C、接低电平 D、并接 12、JK 触发器,当 JK 为( )时,触发器处于翻转状态。A、00 B、01 C、10 D、11 13、集成运放电路的输出端外接( )防止负载过大而损坏器件。A、三极管 B、二极管 C、场效应管 D、反串稳压管 14、当初始信号为零时,在阶跃输入信号作用下,积分调节器( )与输入量成正比。A、输出量的变化率 B、输出量的大小C、积分电容两端电压 D、积分电容两端的电压偏差 15、KC04 集成触发电路由锯齿波形成、移相控制、( )及整形放大输出等环节组成。A、三角波控制 B、正弦波控制 C、脉冲形成

4、 D、偏置角形成 16、下列不属于集成运放电路非线性应用的是( )。A、加法运算电路 B、滞回比较器 C、非过零比较器 D、过零比较器 17、下列不属于组合逻辑电路的加法器为( )。A、半加器 B、全加器 C、多位加法器 D、计数器 18、锯齿波触发电路中双窄脉冲产生环节可在一个周期内发出间隔( )的两个窄脉冲。A、60 B、90 C、180 D、120 19、时序逻辑电路的数码寄存器结果与输入不同,是( )有问题。A、清零端 B、送数端 C、脉冲端 D、输出端 20、555 定时器构成的多谐振荡电路的脉冲频率由( )决定。A、输入信号 B、输出信号C、电路充放电电阻及电容 D、555 定时器

5、结构 21、集成译码器 74LS42 是( )译码器。A、变量 B、显示 C、符号 D、二-十进制 22、处于截止状态的三极管,其工作状态为( )。A、射结正偏,集电结反偏 B、射结反偏,集电结反偏C、射结正偏,集电结正偏 D、射结反偏,集电结正偏 23、电容器上标注的符号 224 表示其容量为 22104( )。A、F B、F C、mF D、pF 24、 “BATT”变色灯是后备电源指示灯,绿色表示正常,红色表示( )。A、故障,要更换电源 B、电量低C、过载 D、以上都不是 25、集成计数器 74LS161 是( )计数器。A、二进制同步可预置 B、二进制异步可预置C、二进制同步可清零 D

6、、二进制异步可清零 26、KC04 集成触发电路中 11 脚和 12 脚上所接的 R8、C2 决定输出脉冲的( )。A、宽度 B、高度 C、斜率 D、频率 27、在晶闸管可逆调速系统中,为防止逆变失败,应设置( )的保护环节。A、限制 minB、限制 minC、限制 min和 minD、min和 min任意限制其中一个 28、KC04 集成触发电路由锯齿波形成、( )、脉冲形成及整形放大输出等环节组成。A、三角波控制 B、移相控制 C、方波控制 D、偏置角形成 29、当 74 LS94 的控制信号为 10 时,该集成移位寄存器处于( )状态。A、左移 B、右移 C、保持 D、并行置数30、三极

7、管的 f高于等于( )为高频管。A、1MHz B、2MHz C、3MHz D、4MHz 31、时序逻辑电路的清零端有效,则电路为( )状态。A、计数 B、保持 C、置 1 D、清 0 32、当集成译码器 74LS138 的 3 个使能端都满足要求时,其输出端为( )有效。A、高电平 B、低电平 C、高阻 D、低阻 33、集成译码器与七段发光二极管构成( )译码器。A、变量 B、逻辑状态 C、数码显示 D、数值 34、KC04 集成触发电路一个周期内可以从 1 脚和 15 脚分别输出相位差( )的两个窄脉冲。A、60 B、90 C、120 D、180 35、集成或非门的多余引脚( )时,或非门被

8、封锁。A、悬空 B、接高电平 C、接低电平 D、并接 36、晶闸管触发电路所产生的触发脉冲信号必须要( )。A、与主电路同步 B、有一定的电抗 C、有一定的电位 D、有一定的频率 37、KC04 集成触发电路由锯齿波形成、移相控制、脉冲形成及( )等环节组成。A、三角波输出 B、正弦波输出 C、偏置角输出 D、整形放大输出D、激发人的灵感,遏制冲动和情感 38、集成计数器 74LS161 是( )计数器。A、四位二进制加法 B、四位二进制减法C、五位二进制加法 D、三位二进制加法 39、射极输出器的输出电阻小,说明该电路的( )。A、带负载能力强 B、带负载能力差C、减轻前级或信号源负荷 D、

9、取信号能力强 40、时序逻辑电路的分析方法有( )。A、列写状态方程 B、列写驱动方程 C、列写状态表 D、以上都是 41、锯齿波触发电路由锯齿波产生与相位控制、( )、强触发与输出、双窄脉冲产生等四个环节组成。A、矩形波产生与移相 B、脉冲形成与放大C、尖脉冲产生与移相 D、三角波产生与移相 42、集成运放电路的( )可外接二极管,防止其极性接反。A、电源端 B、输入端 C、输出端 D、接地端43、分压式偏置的共发射极放大电路中,若 VB点电位过高,电路易出现( )。A、截止失真 B、饱和失真 C、晶体管被烧损 D、双向失真 44、三极管的功率大于等于( )为大功率管。A、1 W B、0.5

10、W C、2W D、1.5W 45、当 74 LS94 的控制信号为 11 时,该集成移位寄存器处于( )状态。A、左移 B、右移 C、保持 D、并行置数 46、集成运放电路( ),会损坏运放。A、输出负载过大 B、输出端开路 47、集成译码器 74LS48 可点亮 ( )显示器。A、共阴七段 B、共阳七段 C、液晶 D、等离子 48、集成运放电路的电源端可外接( ),防止其极性接反。 A、三极管 B、二极管 C、场效应管 D、稳压管 49、电容器上标注的符号 22,表示该电容数值为( )。A、0.2 B、2.2 C、22 D、0.22 50、锯齿波触发电路由锯齿波产生与相位控制、脉冲形成与放大、( )、双窄脉冲产生等四个环节组成。A、矩形波产生与移相 B、尖脉冲产生与移相C、强触发与输出 D、三角波产生与移相 51、锯齿波触发电路中的锯齿波是由( )对电容器充电以及快速放电产生的。A、矩形波电源 B、正弦波电源 C、恒压源 D、恒流源 52、锯齿波触发电路中调节恒流源对电容器的充电电流,可以调节( )。A、锯齿波的周期 B、锯齿波的斜率 C、锯齿波的幅值 D、锯齿波的相位 53、实用的调节器线路,一般应有抑制零漂、( )、输入滤波、功率放大、比例系数可调、寄生振荡消除 等附属电路。A、限幅 B、输出滤波

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 科普读物

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号