微机技术02

上传人:ji****n 文档编号:54737097 上传时间:2018-09-18 格式:PPT 页数:92 大小:1.57MB
返回 下载 相关 举报
微机技术02_第1页
第1页 / 共92页
微机技术02_第2页
第2页 / 共92页
微机技术02_第3页
第3页 / 共92页
微机技术02_第4页
第4页 / 共92页
微机技术02_第5页
第5页 / 共92页
点击查看更多>>
资源描述

《微机技术02》由会员分享,可在线阅读,更多相关《微机技术02(92页珍藏版)》请在金锄头文库上搜索。

1、第2章 微处理器结构,教学重点最小组态下的基本引脚和总线形成最小组态下的总线时序,回顾与补充,编程结构:是指从程序员和使用者的角度看到的结构,亦可称为功能结构。 从功能上来看,8086/8088CPU可分为两部分,即总线接口部件BIU(Bus Interface Unit)和执行部件EU(Execution Unit)。 指令的执行过程,8088的编程(功能)结构,1 2 3 4,内部暂存器,IP,ES,SS,DS,CS,输入/输出控制电路,外部总线,执行部分控制电路,ALU,标志寄存器,AH AL,BH BL,CH CL,DH DL,SP,BP,SI,DI,通用 寄存器,地址加法器,指令队列

2、,执行部件 (EU),总线接口部件 (BIU),16位,20位,8位,8位,指针 寄存器,变址 寄存器,段寄存器,返回,8088的指令执行过程,返回,(1) 执行部件(EU),功能:负责指令的执行。 组成:包括ALU(算术逻辑单元)、通用寄存器组和标志寄存器等,主要进行8位及16位的各种运算。,返回,(2) 总线接口部件(BIU),功能:负责与存储器及I/O接口之间的数据传送操作。具体来看,完成取指令送指令队列,配合执行部件的动作,从内存单元或I/O端口取操作数,或者将操作结果送内存单元或者I/O端口。 组成:它由段寄存器(DS、CS、ES、SS)、16位指令指针寄存器IP(指向下一条要取出的

3、指令代码)、20位地址加法器(用来产生20位地址)和6字节(8088为4字节)指令队列缓冲器组成。,返回,通用寄存器,8086/8088有4个16位的通用寄存器(AX、BX、CX、DX),可以存放16位的操作数,也可分为8个8位的寄存器(AL、AH;BL、BH;CL、CH;DL、DH)来使用。其中AX称为累加器,BX称为基址寄存器,CX称为计数寄存器,DX称为数据寄存器,这些寄存器在具体使用上有一定的差别 。,返回,指针寄存器,系统中有两个16位的指针寄存器SP和BP,其中SP是堆栈指针寄存器,由它和堆栈段寄存器SS一起来确定堆栈在内存中的位置; BP是基数指针寄存器,通常用于存放基地址。,返

4、回,变址寄存器,系统中有两个16位的变址寄存器SI和DI,其中SI是源变址寄存器,DI是目的变址寄存器,都用于指令的变址寻址方式。,返回,控制寄存器,IP、标志寄存器是系统中的两个16位控制寄存器,其中IP是指令指针寄存器,用来控制CPU的指令执行顺序,它和代码段寄存器CS一起可以确定当前所要取的指令的内存地址。顺序执行程序时,CPU每取一个指令字节,IP自动加1,指向下一个要读取的字节;当IP单独改变时,会发生段内的程序转移;当CS和IP同时改变时,会产生段间的程序转移。,返回,段寄存器,系统中共有4个16位段寄存器,即代码段寄存器CS、数据段寄存器DS、堆栈段寄存器SS和附加段寄存器ES。

5、这些段寄存器的内容与有效的地址偏移量一起,可确定内存的物理地址。通常CS划定并控制程序区,DS和ES控制数据区,SS控制堆栈区。,返回,处理器状态字PSW,8086/8088内部标志寄存器的内容,又称为处理器状态字PSW。其中共有9个标志位,可分成两类:一类为状态标志,一类为控制标志。 状态标志表示前一步操作(如加、减等)执行以后,ALU所处的状态,后续操作可以根据这些状态标志进行判断,实现转移; 控制标志则可以通过指令人为设置,用以对某一种特定的功能起控制作用(如中断屏蔽等),反映了人们对微机系统工作方式的可控制性。,PSW续,PSW中各标志位的安排如图所示(P10),这些标志位的含义见教材

6、P11。,返回,2.1 8086的引脚信号和总线形成,外部特性表现在其引脚信号上,学习时请特别关注以下几个方面: 引脚的功能 信号的流向 有效电平 三态能力,指引脚信号的定义、作用;通常采用英文单词或其缩写表示,信号从芯片向外输出,还是从外部输入芯片,或者是双向的,起作用的逻辑电平 高、低电平有效 上升、下降边沿有效,输出正常的低电平、高电平外,还可以输出高阻的第三态,2.1.1 8086的两种组态模式,两种组态构成两种不同规模的应用系统 最小组态模式 构成小规模的应用系统 8086本身提供所有的系统总线信号 最大组态模式 构成较大规模的应用系统,例如可以接入数值协处理器8087 8086和总

7、线控制器8288共同形成系统总线信号,2.1.1 8086的两种组态模式(续),两种组态利用MN/MX*引脚区别 MN/MX*接高电平为最小组态模式 MN/MX*接低电平为最大组态模式 两种组态下的内部操作并没有区别 IBM PC/XT采用最大组态 本书以最小组态展开基本原理,8086的引脚图,2.1.2 最小组态的引脚信号,数据和地址引脚 读写控制引脚 中断请求和响应引脚 总线请求和响应引脚 其它引脚,1. 数据和地址引脚,AD15AD0(Address/Data) 地址/数据分时复用引脚,双向、三态 在访问存储器或外设的总线操作周期中,这些引脚在第一个时钟周期输出存储器或I/O端口的低8位

8、地址A7A0 其他时间用于传送8位数据D7D0,1. 数据和地址引脚(续1),A15A8(Address)8088 中间8位地址引脚,输出、三态 这些引脚在访问存储器或外设时,提供全部20位地址中的中间8位地址A15A8,1. 数据和地址引脚(续2),A19/S6A16/S3(Address/Status) 地址/状态分时复用引脚,输出、三态 这些引脚在访问存储器的第一个时钟周期输出高4位地址A19A16 在访问外设的第一个时钟周期全部输出低电平无效 其他时间输出状态信号S6S3,2. 读写控制引脚,ALE(Address Latch Enable) 地址锁存允许,输出、三态、高电平有效 AL

9、E引脚高有效时,表示复用引脚:AD7AD0和A19/S6A16/S3正在传送地址信息 由于地址信息在这些复用引脚上出现的时间很短暂,所以系统可以利用ALE引脚将地址锁存起来,2. 读写控制引脚(续1),M/IO*(Input and Output/Memory) I/O或存储器访问,输出、三态 该引脚输出高电平时,表示CPU将访问I/O端口,这时地址总线A15A0提供16位I/O口地址 该引脚输出低电平时,表示CPU将访问存储器,这时地址总线A19A0提供20位存储器地址,2. 读写控制引脚(续2),WR*(Write) 写控制,输出、三态、低电平有效 有效时,表示CPU正在写出数据给存储器或

10、I/O端口 RD*(Read) 读控制,输出、三态、低电平有效 有效时,表示CPU正在从存储器或I/O端口读入数据,2. 读写控制引脚(续3),IO/M*、WR*和RD*是最基本的控制信号 组合后,控制4种基本的总线周期,2. 读写控制引脚(续4),READY 存储器或I/O口就绪,输入、高电平有效 在总线操作周期中,8088 CPU会在第3个时钟周期的前沿测试该引脚 如果测到高有效,CPU直接进入第4个时钟周期 如果测到无效,CPU将插入等待周期Tw CPU在等待周期中仍然要监测READY信号,有效则进入第4个时钟周期,否则继续插入等待周期Tw。,2. 读写控制引脚(续5),DEN*(Dat

11、a Enable) 数据允许,输出、三态、低电平有效 有效时,表示当前数据总线上正在传送数据,可利用他来控制对数据总线的驱动 DT/R*(Data Transmit/Receive) 数据发送/接收,输出、三态 该信号表明当前总线上数据的流向 高电平时数据自CPU输出(发送) 低电平时数据输入CPU(接收),2. 读写控制引脚(续6),SS0*(System Status 0) 最小组态模式下的状态输出信号 它与IO/M*和DT/R*一道,通过编码指示CPU在最小组态下的8种工作状态: 1. 取指 5. 中断响应 2. 存储器读 6. I/O读 3. 存储器写 7. I/O写 4. 过渡状态

12、8. 暂停,3. 中断请求和响应引脚,INTR(Interrupt Request) 可屏蔽中断请求,输入、高电平有效 有效时,表示请求设备向CPU申请可屏蔽中断 该请求的优先级别较低,并可通过关中断指令CLI清除标志寄存器中的IF标志、从而对中断请求进行屏蔽,3. 中断请求和响应引脚(续1),INTA*(Interrupt Acknowledge) 可屏蔽中断响应,输出、低电平有效 有效时,表示来自INTR引脚的中断请求已被CPU响应,CPU进入中断响应周期 中断响应周期是连续的两个,每个都发出有效响应信号,以便通知外设他们的中断请求已被响应、并令有关设备将中断向量号送到数据总线,3. 中断

13、请求和响应引脚(续2),NMI(Non-Maskable Interrupt) 不可屏蔽中断请求,输入、上升沿有效 有效时,表示外界向CPU申请不可屏蔽中断 该请求的优先级别高于INTR,并且不能在CPU内被屏蔽 当系统发生紧急情况时,可通过他向CPU申请不可屏蔽中断服务,主机与外设进行数据交换通常采用可屏蔽中断 不可屏蔽中断通常用于处理掉电等系统故障,4. 总线请求和响应引脚,HOLD 总线保持(即总线请求),输入、高电平有效 有效时,表示总线请求设备向CPU申请占有总线 该信号从有效回到无效时,表示总线请求设备对总线的使用已经结束,通知CPU收回对总线的控制权,DMA控制器等主控设备通过H

14、OLD申请 占用系统总线(通常由CPU控制),4. 总线请求和响应引脚(续1),HLDA(HOLD Acknowledge) 总线保持响应(即总线响应),输出、高电平有效 有效时,表示CPU已响应总线请求并已将总线释放 此时CPU的地址总线、数据总线及具有三态输出能力的控制总线将全面呈现高阻,使总线请求设备可以顺利接管总线 待到总线请求信号HOLD无效,总线响应信号HLDA也转为无效,CPU重新获得总线控制权,5. 其它引脚,RESET 复位请求,输入、高电平有效 该信号有效,将使CPU回到其初始状态;当他再度返回无效时,CPU将重新开始工作 8088复位后CSFFFFH、IP0000H,所以

15、程序入口在物理地址FFFF0H,5. 其它引脚(续1),CLK(Clock) 时钟输入 系统通过该引脚给CPU提供内部定时信号。8088的标准工作时钟为5MHz IBM PC/XT机的8088采用了4.77MHz的时钟,其周期约为210ns,5. 其它引脚(续2),Vcc 电源输入,向CPU提供5V电源 GND 接地,向CPU提供参考地电平 MN/MX*(Minimum/Maximum) 组态选择,输入 接高电平时,8088引脚工作在最小组态;反之,8088工作在最大组态,5. 其它引脚(续3),TEST* 测试,输入、低电平有效 该引脚与WAIT指令配合使用 当CPU执行WAIT指令时,他将

16、在每个时钟周期对该引脚进行测试:如果无效,则程序踏步并继续测试;如果有效,则程序恢复运行 也就是说,WAIT指令使CPU产生等待,直到引脚有效为止 在使用协处理器8087时,通过引脚和WAIT指令,可使8088与8087的操作保持同步,“引脚”小结,CPU引脚是系统总线的基本信号 可以分成三类信号: 8位数据线:D0D7 20位地址线:A0A19 控制线: ALE、IO/M*、WR*、RD*、READY INTR、INTA*、NMI,HOLD、HLDA RESET、CLK、Vcc、GND,有问题!,“引脚”提问,提问之一: CPU引脚是如何与外部连接的呢? 解答:总线形成,提问之二: CPU引脚是如何相互配合, 实现总线操作、控制系统工作的呢? 解答:总线时序,2.1.3 最小组态的总线形成,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 初中教育

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号