微机第二章-计算机系统的结构组成与工作原理

上传人:j****9 文档编号:54638080 上传时间:2018-09-16 格式:PPT 页数:57 大小:7.28MB
返回 下载 相关 举报
微机第二章-计算机系统的结构组成与工作原理_第1页
第1页 / 共57页
微机第二章-计算机系统的结构组成与工作原理_第2页
第2页 / 共57页
微机第二章-计算机系统的结构组成与工作原理_第3页
第3页 / 共57页
微机第二章-计算机系统的结构组成与工作原理_第4页
第4页 / 共57页
微机第二章-计算机系统的结构组成与工作原理_第5页
第5页 / 共57页
点击查看更多>>
资源描述

《微机第二章-计算机系统的结构组成与工作原理》由会员分享,可在线阅读,更多相关《微机第二章-计算机系统的结构组成与工作原理(57页珍藏版)》请在金锄头文库上搜索。

1、微处理器系统结构 及嵌入式系统设计,通信与信息工程学院 黄 炜 E-mail : TELE: 61830270,第二章 计算机系统的结构组成与工作原理,2.1 计算机系统的基本结构与组成 层次模型 Hiberarchy 结构Architecture与实现Realization 2.2 计算机系统的工作原理 冯诺依曼计算机架构 模型机:系统结构、指令集、工作流程 2.3 微处理器体系结构的改革 改进:指令集(RISC/CISC)、分层存储器 、高速总线/接口 改变:流水线、超标量、超长指令字、多机/核、多线程 2.4 计算机体系结构分类 2.5 计算机性能评测Performance字长、存储容

2、量、运算速度,并行技术,Flynn,第二章 习题,作业:26、14、15 思考:1、713,计算机系统的层次结构,(a)图自下而上反映了系统逐级生成的过程,自上而下反映了系统求解问题的过程; 软硬件的逻辑等价性可以表现为:硬件软化(如RISC思想)、软件硬化(如CISC思想)、固件化(如微程序) ; (b)图中的虚拟机:与某种特殊编程语言对应的假想硬件机器,微体系结构层 (微程序或硬连逻辑),操作系统层,语言处理层(解释、编译),用户程序层(语言编程),系统分析层(数学模型、算法),硬核级,数字逻辑层(硬件),指令系统层(机器语言指令),应用语言虚拟机,高级语言虚拟机,汇编语言虚拟机,操作系统

3、虚拟机,机器语言级,微程序级,寄存器级(硬件),硬件系统:异常处理机构、指令系统、CPU、存储器、I/O及通信子系统,系统软件:操作系统、编译器、数据库管理系统、Web浏览器、设备驱动、中断服务程序,应用软件,体系结构、组成与实现,体系结构Architecture程序员关心的计算机概念结构与功能特性如:确定指令集中是否有乘法指令; 计算机组成Organization从硬件角度关注物理机器的组织如:乘法指令由专用乘法器还是用加法器实现 计算机实现Realization底层的器件技术、微组装技术、冷却技术等如:加法器底层的物理器件类型及微组装技术,系列机,计算机的体系结构,1946年,美国宾夕法尼

4、亚大学莫尔学院的物理学博士Mauchley和电气工程师Eckert领导的小组研制成功世界上第一台数字式电子计算机ENIAC 。著名的美籍匈牙利数学家Von Neumann参加了为改进ENIAC而举行的一系列专家会议,研究了新型计算机的体系结构。1949年,英国剑桥大学的威尔克斯等人在EDSAC 机上实现了冯诺依曼模式。 直至今天冯诺依曼体系结构依然是绝大多数数字计算机的基础。,计算机的实现,半导体技术制造技术封装技术装配技术电源技术冷却技术,体系结构角度的多层结构,硬件向上提供的接口: 指令系统 异常事件 端口定义,组织角度的多层结构,11/32,冯诺依曼体系结构,硬件组成 五大部分 运算器、

5、存储器、控制器、输入设备、输出设备 以存储器为中心 信息表示:二进制计算机内部的控制信息和数据信息均采用二进制表示,并存放在同一个存储器中。 工作原理:存储程序/指令(控制)驱动编制好的程序(包括指令和数据)预先经由输入设备输入并保存在存储器中;计算机开始工作后,在不需要人工干预的情况下由控制器自动、高速地依次从存储器中取出指令并加以执行。,典型的冯.诺依曼计算机结构框图(以运算器为中心),输入设备,输出设备,存储器,控制器,运算器,程序,数据,结果,数据,结果,地址,指令,控制信号,数据线,地址线,控制线,模型机体系结构,基于总线的冯诺依曼架构模型机 总线子系统:作为公共通道连接各子部件,用

6、于实现各 部件之间的数据、信息等的传输和交换 存储器子系统:用来存放当前的运行程序和数据 输入输出子系统:用于完成计算机与外部的信息交换 CPU子系统:集成了运算器、控制器和寄存器的超大规模集成电路芯片(VLSI),模型机总线结构,按传输信息的不同,可将总线分为数据总线DB、地址总线AB和控制总线CB三类: 地址总线通常是单向的,由主设备(如CPU)发出,用于选择读写对象(如某个特定的存储单元或外部设备); 数据总线用于数据交换,通常是双向的; 控制总线包括真正的控制信号线(如读/写信号)和一些状态信号线(如是否已将数据送上总线),用于实现对设备的监视和控制。,MPU,RAM,ROM,I/O接

7、口,外设,AB,DB,CB,模型机内存储器,存储器组织由许多字节单元组成,每个单元都有一个唯一的编号(存储单元地址),保存的信息称为存储单元内容。访问(读或写)存储单元 :存储单元地址经地址译码后产生相应的选通信号,同时在控制信号的作用下读出存储单元内容到数据缓冲器,或将数据缓冲器中的内容写入选定的单元。,通用寄存器组 堆栈指针SP 程序计数器PC,微 操 作 控 制 电 路,控制总线CB,地址总线AB,数据总线DB,运算器,寄存器组,控制器,模型机CPU子系统,模型机指令系统,指令是发送到CPU的命令,指示CPU执行一个特定的处理,如从存储器取数据、对数据进行逻辑运算等。CPU可以处理的全部

8、指令集合称为指令集(Instruction Set)。指令集结构(ISA,Instruction Set Architecture) 是体系结构的主要内容之一,对CPU的基本组织会产生非常大的影响。ISA功能设计实际就是确定软硬件的功能分配。 指令通常包含操作码和操作数两部分。操作码指明要完成操作的性质,如加、减、乘、除、数据传送、移位等;操作数指明参加上述规定操作的数据或数据所存放的地址。,模型机常用汇编指令,模型机工作原理,计算机的工作本质上就是执行程序的过程。 顺序执行 指令执行的基本过程可以分为取指令(fetch)、分析指令(decode)和执行指令(execute)三个阶段。 非顺序

9、执行 转移(jump):执行条件/无条件转移指令,不返回 过程(procedure)调用:主程序调用子程序后返回断点 中断(interrupt):外界突发事件处理完后返回断点 异常( exception):程序本身产生的某些例外处理完后重新执行 陷阱(trap) :程序本身产生某些例外条件处理完后返回断点,程序的执行过程,取指令、分析指令、执行指令,AB,DB,地址译码,读控制,MOV 5CH, R1 ADD R1, 2EH, R2,1,对冯诺依曼体系结构的改进,改进 CPU指令集 存储器子系统 输入/输出子系统 改变 改变串行执行模式,发展并行技术; 改变控制方式,发展数据、需求、模式等其它

10、驱动方式;,3-6章重点,指令功能、指令格式、寻址方式,分层结构,高速总线+多种接口方式,冯诺依曼型计算机的本质特点也造成了其瓶颈:指令执行的串行性存储器读取的串行性,不同的指令集设计策略:CISC与RISC,CISC(Complex Instruction Set Computer,复杂指令集计算机) 不断增强指令的功能以及设置更复杂的新指令取代原先由程序段完成的功能,从而实现软件功能的硬化。 RISC(Reduced Instruction Set Computer,精简指令集计算机) 通过减少指令种类和简化指令功能来降低硬件设计复杂度,从而提高指令的执行速度。,现代计算机:RISC+CI

11、SC,CISC的特点及设计思想,美国加州大学Berkeley分校的研究结果表明: 许多复杂指令很少被使用,“2-8原则” 控制器硬件复杂(指令多,且具有不定长格式和复杂的数据类型),占用了大量芯片面积,且容易出错; 指令操作繁杂,速度慢; 指令规整性不好,采用流水线技术提高性能。,RISC的特点及设计思想,RISC机的设计应当遵循以下五个原则: 指令条数少,格式简单,易于译码; 提供足够的寄存器,只允许load和store指令访问内存; 指令由硬件直接执行,在单个周期内完成; 充分利用流水线; 依赖优化编译器的作用;,CISC与RISC的数据流,分层的存储子系统,如何以合理的价格搭建出容量和速

12、度都满足要求的存储系统,始终是计算机体系结构设计中的关键问题之一。现代计算机系统通常把不同的存储设备按一定的体系结构组织起来,以解决存储容量、存取速度和价格之间的矛盾。,设计目标:整个存储系统速度接近M1而价格和容量接近Mn,其他改善存储器带宽的方法,哈佛体系结构,并行存储器,现代高速总线,高速并行总线,高速总线串行化,多级总线结构,北桥,南桥,前端总线Front Side Bus,输入输出管理方式,计算机体系结构的演进:并行处理技术,指令级并行技术ISP流水线、超标量、超长指令字 系统级并行技术SLP多处理器(多机/多核)、多磁盘 线程级并行技术TLP同时多线程SMT 电路级并行技术CLP组

13、相联cache、先行进位加法器,并行处理技术实现多个处理器或处理器模块的并行性,其基本思想包括时间重叠(time interleaving)、资源重复(resource replicaiton)和资源共享(resource sharing)。,流水线技术,可通过分割逻辑,插入缓冲寄存器(流水线Reg)来构建,指令时空图,顺序执行,4级流水线执行,流水线满载,更细的流水线,取指(FI) 指令译码(DI) 计算操作数地址(CO) 取操作数(FO) 执行指令(EI) 写操作数(WO),流水线CPU的特点,优点:通过指令级并行来提高性能。 缺点: 增加了硬件成本。 流水寄存器会引入延迟和时钟偏移,这些

14、额外开销会使每条指令的执行时间有所增加,同时限制了流水线的深度。 流水线中各段的操作存在关联(dependence)时可能会引起流水线中断,从而影响流水线的性能和效率。,流水线冲突,理想流水线的性能:每个时钟周期完成一条指令 实际流水机器中可能存在冒险(hazard)导致停顿: 数据冲突(如后面的计算要用到前面的结果) 定向技术可将结果数据从其产生的地方直接传送到所有需要它的功能部件 编译器可利用流水线调度(scheduling)技术来重新组织指令顺序 结构冲突(硬件资源不够) 增加额外的同类型资源 改变资源的设计使其能被同时使用 控制冲突(分支等跳转指令引起 ) 可采用分支预测及预测执行技术

15、最大限度地使处理器各部分保持运行状态。,多端口的寄存器堆,哈佛结构存储器、超标量,流水线数据冲突及乱序执行,注意这里其实需要两个独立执行部件,流水线结构冲突及超标量流水线,?,有2套硬件的超标量流水线CPU,有5个执行单元的超标量流水线,共用一个取指单元的 5段双流水线,超标量CPU的体系结构,超标量技术:可在一个时钟周期内对多条指令进行并行处理,使CPI小于1; 特点:处理器中有两个或两个以上的相同的功能部件;要求操作数之间必须没有相关性;,整数指令,浮点指令,超标量处理机一般概念性结构,instruction fetching 多个流水线读取及转移预测逻辑 instruction decoding 并行译码器,预译码技术 instruction dispatching 动态规划 instruction execution 多个流水线功能单元 instruction completion 暂存结果数据 instruction retiring 真正更新Reg和Mem中的结果数据,2018-9-16,超标量结构机器的例子,两条输入流水线,三条执行流水线,每个时钟周期可从存储器中获取两条指令,用于执行不需要访问存储器的指令,可处理所有需要或不需要访问存储器的指令,可用于进行乘、除类较复杂的算术运算,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号