上机作业-12

上传人:子 文档编号:51897242 上传时间:2018-08-17 格式:PPT 页数:11 大小:426KB
返回 下载 相关 举报
上机作业-12_第1页
第1页 / 共11页
上机作业-12_第2页
第2页 / 共11页
上机作业-12_第3页
第3页 / 共11页
上机作业-12_第4页
第4页 / 共11页
上机作业-12_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《上机作业-12》由会员分享,可在线阅读,更多相关《上机作业-12(11页珍藏版)》请在金锄头文库上搜索。

1、Verilog HDL 上机作业 题目1:数字集成电路的verilog HDL描述与仿真。 要求:(1)学习使用Modelsim设计和仿真软件; (2)练习教材7.2.1中的例子; (3)掌握设计代码和测试代码的编写; (4)掌握测试仿真流程; (5)掌握Modelsim软件的波形验证方式。*1Microelectronics School Xidian University 题目2: 简述begin-end语句块和fork-join语句 块的区别,并写出下面信号对应的程序代码*2Microelectronics School Xidian University 题目3. 分别用阻塞和非阻塞赋

2、值语句描述如下 图所示移位寄存器的电路图。*3Microelectronics School Xidian University 题目4:设计16位同步计数器 要求:(1)分析16位同步计数器结构和电路特点; (2)用硬件描述语言进行设计; (3)编写测试仿真并进行仿真。*4Microelectronics School Xidian University 题目5. 试用Verilog HDL门级描述方式描述如下 图所示的电路。*5Microelectronics School Xidian University 题目6. 试用查找真值表的方式实现真值表中的加 法器,写出Verilog HDL

3、代码:*6Microelectronics School Xidian University CinainbinsumCout0000000110010100110110010101011100111111 题目7:设计16位同步加法器和乘法器 要求:(1)分析16位同步加法器和乘法器结构和电路特 点; (2)用硬件描述语言进行设计; (3)编写测试仿真并进行仿真。*7Microelectronics School Xidian University 题目8. 将下面的状态转移图用Verilog HDL描述 。*8Microelectronics School Xidian Universit

4、y 在图中,状态机的输入只与状态的跳转有关,与状态机的输出无关,因此该状态机为摩尔型状态机。下面为三段式描述方式题目9. 如下图所示电路,若其延迟时间设定如表所 示,试写Verilog HDL程序设计该电路。*9Microelectronics School Xidian University 路径最小值(min)典型值(type)最大值(max)a_sa_y101214s_s0_sa_y151719s_sb_y111315b_sb_y101214题目10.设计一个8位数字显示的简易频率计。要 求: 能够测试10Hz10MHz方波信号; 电路输入的基准时钟为1Hz,要求测量值以 8421BCD码形式输出; 系统有复位键; 采用分层次分模块的方法,用Verilog HDL进 行设计。*10Microelectronics School Xidian University 题目11. 用Verilog HDL设计一个4位LED显示器 的动态扫描译码电路。要求: 4个七段显示器共用一个译码驱动电路; 显示的数码管清晰明亮,无闪烁现象发生。*11Microelectronics School Xidian University

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号