数字2-4 2,5

上传人:206****923 文档编号:51485965 上传时间:2018-08-14 格式:PPT 页数:28 大小:786.50KB
返回 下载 相关 举报
数字2-4 2,5_第1页
第1页 / 共28页
数字2-4 2,5_第2页
第2页 / 共28页
数字2-4 2,5_第3页
第3页 / 共28页
数字2-4 2,5_第4页
第4页 / 共28页
数字2-4 2,5_第5页
第5页 / 共28页
点击查看更多>>
资源描述

《数字2-4 2,5》由会员分享,可在线阅读,更多相关《数字2-4 2,5(28页珍藏版)》请在金锄头文库上搜索。

1、同学们早晨好!2.4.2 数据分配器(DEMUX或DX)数据分配器功能:将传送来的或处理后的一路 信息,根据地址输入码分配到相应的通道去。DSW0W1W2W3AB数据分配器原理示意图单输入,多输出,但每次 只能有一路输出有效。比较数据分配器与数据选 择器的功能?输 入 控 制 端输出表达式1:4线DMUX选通端ST1时ST0时A1A0f0f1f2f300D000010D001000D011000DST1时功能表数据分 配器本 质上就 是一个 最小项 发生器分析逻辑电路图的逻辑功能?输出每次仅有一路输出有效。发送端接收端p45例14:试利用数数据分配器与数据选择 器配合实现数据并行输入,而传输通

2、道是单通道 的数据串行传输。flash并行入串行传输数据分配器其它应用?并行输出?寄存器数据分配器其它应用?数据分配器特点:当使能端有效时,每一个输出端都是选择输入端的一个最小项,因此数据分配器实际上就是最小项发生器,所以可以用数据分配器实现组合逻辑函数,即利用数据分配器实现组合逻辑电路。数据分配器与译码器关系?ST1时ST0时2.5 译码器和编码器把各种不同的信息表示为0和1表示的二进制代码的过程称为编码,实现编码功能的组合逻辑电路称做编码器。把经过编码的二进制代码的“翻译”出来的过程叫做译码,实现译码功能的组合逻辑电路称做译码器。二进制代码某种代码(或信息)译 码编 码译码器编码器2.5.

3、1 译码器常见的集成译码器有: 二进制译码器全译码器; 二十进制译码器部分译码器; 显示译码器部分译码器。全译码器:假设译码器有n个输入信号和N个输出信 号,如果N=2n ,就称为全译码器,常见的全译码器有 2线4线译码器、3线8线译码器、4线16线译码器 等。部分译码器:如果N2n ,称为部分译码器,如二 一十进制译码器(也称作4线10线译码器)等。设计2位二进制译码器译码器ABY0Y1Y2Y31.二进制译码器每输入一组不同的代码,输出端只有一个端子呈现 有效信号。每一个译码输出都是选择输入端的一个最小项.译码输入 译码输出0 0 1 0 0 00 1 0 1 0 01 0 0 0 1 01

4、 1 0 0 0 1真值表3:8译码器 74LS138使能输入端数据输入端38译码器74LS138功能表 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 0 1 0 0 1 0 0 1 0 0

5、 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 C B AG1 G2A G2B 输 出 输 入3:8译码器74LS13874LS138逻辑符号二进制译码器每一个译码输出都是数据输入端的一 个最小项,因此二进制译码器实际上就是最小项发生器.教材p46双2:4译码器74LS139逻辑电路图逻辑符号逻辑表达式使能端的作用?双2:4译码器74LS139功能表?双2:4译码器74LS139使能端有两个作用:(1)消除译码器输出尖峰干扰(冒险)使能电平的有效出现在A,B稳定之后;有效使 能电平的撤除在A,B再次改变之前。(2)逻辑功能扩展例如:

6、用74LS139构成3:8译码器,用3:8译码器 构成4:16译码器。避免A,B, 在变化过程中引 起输出端产生瞬时干扰脉冲使能端的两个作用设 3:8译码器 输入:A2-A0 输出:A2-A0:000011,第一个译码器工作A2-A0:100111第二个译码器工作例:用74LS139(双2 :4线译码器)构成3:8线译码器 。没有译码控制端设4:16一译码器 输入:X0-X3 输出: 译码控制端:E E=0,译码 E=1,禁止译码X3-X0:00000111,第一片工作X3-X0:10001111第二片工作例:用74LS138( 3 :8译码器)构成4:16译码器 。二十进制译码器的功能是 将

7、输入的BCD码译成对应的十进制 数,也叫4:10译码器。 任何时刻10个输出信号中只 一个有输出信号有效。2.二十进制(BCD码)译码器BCD输 入74LS42逻辑符号74LS42当输入一个8421BCD码时: 0010?对应输出端低电平有效信号; 1010?全部输出为高电平。即输入的是非法码(伪码),输出无低电平信号 产生, 74LS42芯片具有拒绝非法码的功能。七段或八段半导体数码管LED显示器共阴极共阳极:高电平亮:低电平亮每一段由一个发光二极管组成3.显示译码器 显示译码器是用来驱动显示器件,以显示数字 或字符的MSI部件。+VCCDP功能: 74LS48对8421BCD码先译码,然后

8、驱动数码 显示部件显示。8421BCD七段译码器74LS48-显示译码器74LS48译码器/驱动器共阴极LED七段数字显示系统原理图二进制译码器应用1) 作地址译码器 2)二进制译码器最重要的应用是在计算机存储 器和输入/输出系统中作地址译码器。3)实现组合逻辑函数2)带使能端的译码器可作数据分配器二进制译码器应用1) 作地址译码器 2)二进制译码器最重要的应用是在计算机存储 器和输入/输出系统中作地址译码器。3:8译码器74LS138地 址 端数据输入端输 出 端2)带使能端的译码器可作数据分配器使能控制端二进制译码器特点:当使能端有效时, 每一个译码输出都是选择输入端的一个最 小项,因此二

9、进制译码器实际上就是最小 项发生器,所以可以用译码器实现逻辑函 数。3)实现组合逻辑函数用译码器实现组合逻辑电路举 例 例:试用译码器和门电路实现逻辑函数解:将逻辑函数转换成最小项表达式例:某组合逻辑电 路的真值表如表所示,试 用译码器和门电路设计该 逻辑电路。解:写出各输出的最 小项表达式,再转换成与 非与非形式:真值表用一片74138加三个与非门 就可实现该组合逻辑电路。可见,用译码器实现多输出逻辑函数时,优点更明显。必交作业解题指南p20:15题数字逻辑p579:(用74LS138实现,画出逻辑电路图)13:(画出逻辑电路图)74LS138和4:16译码器图形 符号如下页所示。每周三课前交作业。下周教学内容2.6,2.7自修要求 重点阅读解题指南 p19第12题, p21第19题,p29第16题, p30第19题。根据教学内容和自己的情况在解题指 南2.1、2.2、2.3、2.4中选择题目进行练习 。或者译码器逻辑图形符号再见

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号