PIE工艺整合工程师101个问答题

上传人:飞*** 文档编号:50652949 上传时间:2018-08-09 格式:PPT 页数:106 大小:952.50KB
返回 下载 相关 举报
PIE工艺整合工程师101个问答题_第1页
第1页 / 共106页
PIE工艺整合工程师101个问答题_第2页
第2页 / 共106页
PIE工艺整合工程师101个问答题_第3页
第3页 / 共106页
PIE工艺整合工程师101个问答题_第4页
第4页 / 共106页
PIE工艺整合工程师101个问答题_第5页
第5页 / 共106页
点击查看更多>>
资源描述

《PIE工艺整合工程师101个问答题》由会员分享,可在线阅读,更多相关《PIE工艺整合工程师101个问答题(106页珍藏版)》请在金锄头文库上搜索。

1、lPIE工艺整合工程师 101个问答题 11.何谓PIE? PIE的主要工作是什么 ?l答:Process Integration Engineer(工艺整合工程师 ), 主要工作是整合各部门 的资源, 对工艺持续进行 改善, 确保产品的良率( yield)稳定良好。 22. 200mm,300mm Wafer 代表何意义 ?l答:8吋硅片(wafer)直 径为 200mm , 直径为 300mm硅片即12吋。33.目前中芯国际现有的三个工厂采用多少mm 的硅片(wafer)工艺?未来北京的Fab4(四厂) 采用多少mm的wafer工艺?l答:当前13厂为200mm(8英 寸)的wafer,

2、工艺水平已达 0.13um工艺。未来北京厂工艺 wafer将使用300mm(12英寸)。44.我们为何需要300mm?l答:wafer size 变大,单一 wafer 上的芯片数(chip)变多, 单位成本降低200300 面积增 加2.25倍,芯片数目约增加2.5倍 588 die 200-mm wafer 232 die 300-mm waferIncrease in Number of Chips on Larger Wafer Diameter目的:降低成本65.所谓的0.13 um 的工艺能力 (technology)代表的是什么意义?l答:是指工厂的工艺能力 可以达到0.13 u

3、m的栅极线 宽。当栅极的线宽做的越 小时,整个器件就可以变 的越小,工作速度也越快 。 76.0.35um0.25um0.18um0.15um0.13u m 的technology改变又代表的是什么意义?l答:栅极线的宽(该尺寸的大小代 表半导体工艺水平的高低)做的越 小时,工艺的难度便相对提高。从 0.35um0.25um0.18um0.15u m 0.13um 代表着每一个阶段工 艺能力的提升。87.一般的硅片(wafer)基材(substrate)可 区分为N,P两种类型(type),何谓 N, P-type wafer?l答:N-type wafer 是指掺 杂 negative元素(

4、5价电荷 元素,例如:P、As)的硅 片, P-type 的wafer 是指掺 杂 positive 元素(3价电荷 元素, 例如:B、In)的硅片 。 98.工厂中硅片(wafer)的制造过 程可分哪几个工艺过程(module)?l答:主要有四个部分:DIFF(扩散)、TF(薄 膜)、PHOTO(光刻)、ETCH(刻蚀)。其中 DIFF又包括FURNACE(炉管)、WET(湿刻)、 IMP(离子注入)、RTP(快速热处理)。TF包括 PVD(物理气相淀积)、CVD(化学气相淀积) 、 CMP(化学机械研磨)。硅片的制造就是依据客 户的要求,不断的在不同工艺过程(module) 间重复进行的生

5、产过程,最后再利用电性的测 试,确保产品良好。10光刻概念ImplantDiffusionTest/SortEtchPolishPhotoCompleted waferUnpatterned waferWafer startThin FilmsWafer fabrication (front-end) 光刻占成本119.一般硅片的制造常以几P几M 及光罩层数 (mask layer)来代表硅片工艺的时间长短, 请问几P几M及光罩层数(mask layer)代表 什么意义?l答:几P几M代表硅片的制造有几层的 Poly(多晶硅)和几层的metal(金属导线). 一般0.15um 的逻辑产品为1P

6、6M( 1层的 Poly和6层的metal)。而光罩层数( mask layer)代表硅片的制造必需经过 几次的PHOTO(光刻) 1210.Wafer下线的第一道步骤是形成start oxide 和zero layer? 其中start oxide 的目的 是为何?l答:不希望有机成分的 光刻胶直接碰触Si 表面。l 在laser刻号过程中,亦 可避免被产生的粉尘污染 。 1311.为何需要zero layer? l答:芯片的工艺由许多不同 层次堆栈而成的, 各层次之 间以zero layer当做对准的基 准。 1412.Laser mark是什么用途? Wafer ID 又代表什么意义?l

7、答:Laser mark 是用来刻wafer ID(ID是英文IDentity的缩写,ID 是身份标识号码的意思. ), Wafer ID 就如同硅片的身份证 一样,一个ID代表一片硅片的身 份。1513.一般硅片的制造(wafer process) 过程包含哪些主要部分?l答:前段(frontend)-元器 件(device)的制造过程。后 段(backend)-金属导线的连 接及护层(passivation)1614.前段(frontend)的工艺大致 可区分为那些部份?l答:STI的形成(定义AA区域及 器件间的隔离)阱区离子注入( well implant)用以调整电性l栅极(poly

8、 gate)的形成源/漏极(source/drain)的形成 硅化物(salicide)的形成1715.STI 是什么的缩写? 为何需要STI?l答:STI: Shallow Trench Isolation(浅沟道隔离), STI可以当做两个组件( device)间的阻隔, 避免两 个组件间的短路.1816.AA 是哪两个字的缩写? 简单说明 AA 的用途?l答:Active Area, 即有源区 ,是用来建立晶体管主体的 位置所在,在其上形成源、 漏和栅极。两个AA区之间便 是以STI来做隔离的。1917.在STI的刻蚀工艺过程中, 要注意哪些工艺参数?l答:STI etch(刻蚀)的 角

9、度;STI etch 的深度; STI etch 后的CD尺寸大小 控制。(CD control, CD=critical dimension)2018.在STI 的形成步骤中有一道liner oxide(线 形氧化层), liner oxide 的特性功能为何?l答:Liner oxide 为1100, 120 min 高温炉管形成的氧 化层,其功能为:修补进 行STI etch 造成的基材损伤 ;将STI etch 造成的etch 尖角给于圆化( corner rounding)。212219.一般的阱区离子注入调整电性 可分为那三道步骤? 功能为何?l答:阱区离子注入调整是利用离子注入的

10、方 法在硅片上形成所需要的组件电子特性,一 般包含下面几道步骤:lWell Implant :形成N,P 阱区;lChannel Implant:防止源/漏极间的漏电 ;lVt Implant:调整Vt(阈值电压)。2320.一般的离子注入层次(Implant layer)工艺制造可分为那几道步骤?l答:一般包含下面几道步骤 :光刻(Photo)及图形的形 成;离子注入调整;离 子注入完后的ash (plasma(等 离子体)清洗)光刻胶去除 (PR strip)2421.Poly(多晶硅)栅极形成的 步骤大致可分为那些?l答:Gate oxide(栅极氧化层)的沉积 ;Poly film的沉

11、积及SiON(在光刻中 作为抗反射层的物质)的沉积); Poly 图形的形成(Photo);Poly及 SiON的Etch;Etch完后的ash( plasma(等离子体)清洗)及光刻胶去除( PR strip);Poly的Re-oxidation(二 次氧化)。2522.Poly(多晶硅)栅极的刻蚀 (etch)要注意哪些地方?l答:Poly 的CD(尺寸大小控制; 避免Gate oxie 被蚀刻掉,造成基 材(substrate)受损。2623.何谓 Gate oxide (栅极氧化层)?l答:用来当器件的介电层, 利用不同厚度的 gate oxide ,可调节栅极电压对不同器 件进行开关

12、272824.源/漏极(source/drain)的形成 步骤可分为那些?l答:LDD的离子注入( Implant);Spacer的形成; N+/P+IMP高浓度源/漏极 (S/D)注入及快速热处理(RTA: Rapid Thermal Anneal)。2925.LDD是什么的缩写? 用途为何?l答:LDD: Lightly Doped Drain. LDD 是使用较低浓度的源/漏极, 以防止组件 产生热载子效应的一项工艺。3026.何谓 Hot carrier effect (热载流子效应)?l答:在线寛小于0.5um以下 时, 因为源/漏极间的高浓度 所产生的高电场,导致载流子 在移动时被

13、加速产生热载子 效应, 此热载子效应会对gate oxide造成破坏, 造成组件损 伤。3127.何谓Spacer? Spacer蚀刻时 要注意哪些地方?l答:在栅极(Poly)的两旁用 dielectric(介电质)形成的侧 壁,主要由Ox/SiN/Ox组成。蚀 刻spacer 时要注意其CD大小, profile(剖面轮廓),及remain oxide(残留氧化层的厚度)3228.Spacer的主要功能?l答:使高浓度的源/漏极与 栅极间产生一段LDD区域; 作为Contact Etch时栅极 的保护层。3329.为何在离子注入后, 需要热处理 ( Thermal Anneal)的工艺?l

14、答:为恢复经离子注入后 造成的芯片表面损伤;使注 入离子扩散至适当的深度; 使注入离子移动到适当的晶 格位置。3430.SAB是什么的缩写? 目的为何?l答:SAB:Salicide block (硅化物掩蔽层), 用于保护 硅片表面,在RPO (Resist Protect Oxide) 的保护下 硅片不与其它钛Ti,钴Co形 成硅化物(salicide)3531.简单说明SAB工艺的流层中要注意哪些 ? l答:SAB 光刻后(photo),刻蚀后 (etch)的图案(特别是小块区域)。要 确定有完整的包覆(block)住必需被 包覆(block)的地方。remain oxide (残留氧化

15、层的厚度)。3632.何谓硅化物( salicide)?l答:Si 与 Ti 或 Co 形成 TiSix 或 CoSix, 一般来说是 用来降低接触电阻值(Rs, Rc)。3733.硅化物(salicide)的形成步骤 主要可分为哪些?l答:Co(或Ti)+TiN的沉积;第一次 RTA(快速热处理)来形成Salicide。 将未反应的Co(Ti)以化学酸去除。 第二次RTA (用来形成Ti的晶相转化, 降低其阻值)。3834.MOS器件的主要特性是什么?l答:它主要是通过栅极电压(Vg)来 控制源,漏极(S/D)之间电流,实现其 开关特性。3935.我们一般用哪些参数来 评价device的特性

16、?l答:主要有Idsat、Ioff、Vt、 Vbk( break down)、Rs、Rc;一 般要求Idsat、Vbk (break down) 值尽量大, Ioff、Rc尽量小,Vt 、Rs尽量接近设计值.4036.什么是Idsat? Idsat 代表什么意义?l答:饱和电流。也就是在栅 压(Vg)一定时,源/漏 (Source/Drain)之间流动的最 大电流.4137.在工艺制作过程中哪些工艺 可以影响到Idsat?l答:Poly CD(多晶硅尺寸)、 Gate oxide Thk(栅氧化层厚 度)、AA(有源区)宽度、Vt imp.条件、LDD imp.条件、 N+/P+ imp. 条件。4238.什么是Vt? Vt 代表什么意义?l答:阈值电压(Threshold Voltage),就是产生强反转 所需的最小电压。当栅极电压 VgVt时, MOS处于关的状态 ,而Vg Vt时

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号