数电各章习题全解第5章 习题作业

上传人:mg****85 文档编号:49920245 上传时间:2018-08-04 格式:PPT 页数:43 大小:2.58MB
返回 下载 相关 举报
数电各章习题全解第5章 习题作业_第1页
第1页 / 共43页
数电各章习题全解第5章 习题作业_第2页
第2页 / 共43页
数电各章习题全解第5章 习题作业_第3页
第3页 / 共43页
数电各章习题全解第5章 习题作业_第4页
第4页 / 共43页
数电各章习题全解第5章 习题作业_第5页
第5页 / 共43页
点击查看更多>>
资源描述

《数电各章习题全解第5章 习题作业》由会员分享,可在线阅读,更多相关《数电各章习题全解第5章 习题作业(43页珍藏版)》请在金锄头文库上搜索。

1、0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000

2、0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 01110100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0

3、010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 0111 0101 0110 0001 0110 1

4、110 0110 0111 0110 0001 0110 1110 0111 0010 0110 0001 0110 1110 0011 0010 0011 0000 0011 0000 0011 0110 0011 0100 0011 0001 0011 0110 0100 1000 01110100 1000 0111 0101 0110 0001 0110 1110 0110 0111 0110 0001 0110 1110 0111第5章 时序逻辑电路习题 作业:【5.1】 【5.4】【5.6】【5.7】【5.16】建议练习:【5.5】【5.8】【5.11】【5.12】【5.13】练习

5、作业实验练习题练习题2图5-62 题5.2图驱动方程 状态方程 输出方程 【题5.2】分析图5-62给出的时序电路的逻辑功能。要求列出状态方程、输出方程,画出状态转换图,并检查电路自启动情况。 FF1: D1= Q3 FF2: D2=Q1 FF0: D3=Q1Q2FF1: Q1*= Q3 FF2: Q2*=Q1 FF0: Q3*=Q1Q2Y=(Q1 Q3) =Q1+ Q33能自启动 000001011111110100101101010/1/1/1/1/0/1/0 /1Q3Q2Q1/ /Y Y状态转换图: FF1: Q1*= Q3 FF2: Q2*=Q1 FF0: Q3*=Q1Q2Y=(Q1

6、Q3) =Q1+ Q34图5-63 题5.3图驱动方程 状态方程 输出方程 【题5.3】分析图5-63给出的时序电路的逻辑功能。要求列出状态方程、输出方程,画出状态转换图,并检查电路自启动情况。 FF1: J1= Q2 , K1=1FF2: J2= Q1 , K2=1FF1: Q1*=Q2Q1FF2: Q2*=Q1 Q2Y=Q25状态转换图: 000110/0/0/111/1Q2Q1/Y能自启动 FF1: Q1*=Q2Q1FF2: Q2*=Q1 Q2Y=Q2三进制加法计数器 图5-65 题5.5图 6X=0时时,为为六进进制。【题题5.5】分析图图5-65给给出的计计数器电电路,说说明当X=0

7、和X=1时时各为为几进进制,并画出相应应状态转换图态转换图 。74160 的功能表见见表5-13。 100101000111100001100101Q3Q2Q1Q0同步置数法:X=0,译译9 ,置4。1 0 0 10 0 1 007X=1时时,为为八进进制。1001001001010111100000110110Q3Q2Q1Q0同步置数法:X=1,译译9 ,置2。01001 0 0 10 1 0 018【题题5.8】同上题题,要求使用同步置数端LD 将集成十进进制计计 数器74160接成八进进制加法计计数器,置入状态值态值 可随意选择选择 。 同步置零法,译出状态为 M-1。1 1 1 00

8、0 0 009【题题5.9】要求使用异步复位端RD 将集成4位二进进制计计数器74161接成十三进进制加法计计数器,并标标出进进位输输出端。可以附加必要的门电门电 路。 异步清零法,译出状态为 M。1 0 1 1010【题题5.10】同上题题,要求使用同步置数端LD 将集成4位二进进制计计数器74161接成十三进进制加法计计数器,置入的数值值可随意选择选择 。 同步置数法:译译15 ,置3。/111图图5-67 题题5.11图图整体同步置零法 , 九十三进制。【题题5.11】分析图图5-67给给出的计计数器电电路,要求画出状态转态转 换图换图 ,说说明这这是多少进进制的计计数器。74160的功

9、能表见见表5-13 。 状态转换顺态转换顺 序为为 (十进进制表示):0092转换图转换图 略。1 0 0 10 1 0 012整体同步置数法, 916+2+1=147进进制。【题题5.12】若将图图5-67中的74160改为为74161,说说明这这是多少进进 制的计计数器,并画出状态转换图态转换图 。74161的功能表与表5-13相 同。 状态转换顺态转换顺 序为为 (十六进进制表示): 00H 92H转换图转换图 略。1 0 0 10 1 0 013使用整体同步置0法,译出状态M-1【题5.13】利用两片集成十进制计数器74160接成二十四进制 加法计数器。 0 1 0 01 1 0 01

10、4两个3进制、一个4进制, 串行进位法级联,即334=36进制。 【题5.14】利用3片集成十进制计数器74160接成三十六进制加法计数器。 15整体清零法: 译出状态M。 【题5.15】利用两片集成4位二进制计数器74161接成三十进制 加法计数器。 1 0 0 00 1 1 1M=116+14 16(1) 状态转换图如下:(2)画次态态和输输出卡诺图诺图 Q2*Q1*Q0*/C【题题5.17】利用D触发发器设计设计 一个同步七进进制加法计计数器。17总图拆分如下: 输出方程: 返回Q2*=Q1Q0+Q2Q1 Q1*=Q1Q0+Q2Q1Q0Q0*=Q1 Q0 +Q2Q0=(Q2Q1)Q0C=

11、 Q2Q1Q2*Q1*Q0*/C18状态态方程:驱动驱动 方程:DFF特性方程:FF2: Q2*=Q1Q0+Q2Q1 FF1: Q1*=Q1Q0+Q2Q1Q0 FF0: Q0*=Q1 Q0 +Q2Q0=(Q2Q1)Q0Qi*=DiFF2: D2=Q1Q0+Q2Q1 FF1: D1=Q1Q0+Q2Q1Q0 FF0: D0=Q1 Q0 +Q2Q0=(Q2Q1)Q019检验检验 自启动动: 由卡诺图诺图 可知111100,所以电电路能自启动动。(3)绘绘出电电路图图 (略)(略)20设计设计 提示: 1、分别实现别实现 24、60、60进进制三个计计数器,用以实现时实现时 、分、秒三个模块块;2、利

12、用串行进进位法将三个模块级联块级联 ,秒模块输块输 入1Hz频频率的时钟时钟 信号;3、每个模块块通过过显显示译码译码 器(如7448、7449)连连接到数码码管上,进进行时间时间 的显显示。电电路图图略。【题题5.18】设计设计 一个数字钟电钟电 路,要求能用24小时时制显显示 时时、分、秒。 21设计设计 一个灯光控制电电路:要求红红、绿绿、黄三种颜颜色的灯在时钟时钟 信号作用下按下表规规 定的顺顺序转换转换 状态态。表中1表示“亮”,0表示“灭灭”。 要求能自启 动动,尽可能采用MSI器件。 CLK 顺顺序红红 黄 绿绿0 12 3 45 6 7 80 0 0 1 0 0 0 1 0 0

13、 0 1 1 1 1 0 0 1 0 1 0 1 0 0 0 0 022用74161的低三位产产 生8个循环环的状态态。 用R,G,Y分别别表示红红 ,绿绿,黄灯。由真值表求出:R = (1,4,7)G = (3,4,5)Y = (2,4,6)可用38线译码线译码 器74138和与非门实现门实现 。真值表8进制计数器23也可用数据选择选择 器74153实现实现 :R: I0= Q0 , I1=0, I2=Q0, I3=Q0 Y: I0= 0 , I1=Q0, I2=Q0, I3=Q0 G: I0= 0 , I1=Q0, I2=1, I3=0真值表 24驱动方程: 状态方程: 输出方程: FF1

14、: D1 = AQ2FF2: D2=A(Q1Q2)= A(Q1 + Q2)FF1: Q1* = AQ2FF2: Q2*= A(Q1 + Q2)Y = AQ1Q2作业作业作业题作业题【题5.1】分析图5-61给出的时序电路的逻辑功能。要求列出状 态方程、输出方程,画出状态转换图,并检查电路自启动情况。注意,A为输入变量。图图5-61 题题5.1图图25状态转换图: 00011/0111/0Q2Q1A/Y101/01/10/00/00/00/01111序列检测检测 器FF1: Q1* = AQ2FF2: Q2*= A(Q1 + Q2)Y = AQ1Q226图图5-64 题题5.4 图图【题5.4】

15、分析图5-64给出的计数器电路,要求画出状态转换图,说明这是多少进制的计数器。74160的功能表见表5-13。 1 0 0 11 1 0 0同步置数法:译译9 ,置3。1001001101010111100001000110Q3Q2Q1Q0同步置数法,七进制。27图图5-66 题题5.6 图图异步清零法,十进制。【题题5.6】分析图图5-66给给出的计计数器电电路,要求画出状态转换态转换 图图,说说明这这是多少进进制的计计数器。74161的功能表与表5-13相 同。 0 1 0 128【题题5.7】要求使用异步复位端RD 将集成十进进制计计数器74160接成八进进制加法计计数器,并标标出输输入端、进进位输输出端。可以附加必要的门电门电 路。74160的功能表见见表5-13。 0 0 0 10异步清零法,译出状态为 M。29(1) 状态转换图如下:(2)画次态态和输输出卡诺图诺图 (Q2*Q1*Q0*/C)【题5.16】利用JK触发器设计一个同步六进制加法计数器。 000Q2Q1Q0/C001/0 010/0011/0100 /0101 /0/130总图拆分如下: 输出方程: 返回Q2*=Q1Q0Q2+Q0Q2Q1*=Q2Q0Q1

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号