教学课件PPT组合逻辑电路的分析和综合

上传人:ji****72 文档编号:48442472 上传时间:2018-07-15 格式:PPT 页数:63 大小:1.28MB
返回 下载 相关 举报
教学课件PPT组合逻辑电路的分析和综合_第1页
第1页 / 共63页
教学课件PPT组合逻辑电路的分析和综合_第2页
第2页 / 共63页
教学课件PPT组合逻辑电路的分析和综合_第3页
第3页 / 共63页
教学课件PPT组合逻辑电路的分析和综合_第4页
第4页 / 共63页
教学课件PPT组合逻辑电路的分析和综合_第5页
第5页 / 共63页
点击查看更多>>
资源描述

《教学课件PPT组合逻辑电路的分析和综合》由会员分享,可在线阅读,更多相关《教学课件PPT组合逻辑电路的分析和综合(63页珍藏版)》请在金锄头文库上搜索。

1、第六章 门电路和组合逻辑电路6.1 数字电电路概述6.2 数字电电路中数的表示方法6.3 晶体管开关作用6.4 逻辑门电逻辑门电 路6.5 组组合逻辑电逻辑电 路的分析与综综合6.6 数字组组合逻辑电逻辑电 路1逻辑电路组合逻辑电路时序逻辑电路现时的输出仅取 决于现时的输入除与现时输入有 关外还与原状态 有关6.5.3 组合逻辑电路的分析和综合2组合电路的研究内容:分析:设计:给定 逻辑图得到 逻辑功能分析给定 逻辑功能画出 逻辑图设计6.5.3 组合逻辑电路的分析和综合31、由给定的逻辑图写出逻辑关系表达式。分析步骤:2、用逻辑代数或卡诺图对逻辑代数进行化简 。3、列出输入输出状态表并分析逻

2、辑功能。电路 结构输入输出之间 的逻辑关系6.5.3.1 组合逻辑电路的分析4例1:分析下图的逻辑功能。 (2) 编码器每次只能对一个信号进行编码,不允许两个或两个以上的信号同时有效;(3) 设输入信号低电平有效。设计编码器的过程与设计一般的组合逻辑电路相同 ,首先要列出逻辑状态表,然后写出逻辑表达式并进行 化简,最后画出逻辑图。271)确定二进制代码的位数:有8个输入信号,所以输出需要三位二进制代码。2)列编码表 编码表28编码表3)由编码表列出逻辑表达式294)由逻辑式画出逻辑图I0 I1 I2 I3 I4 I5 I6 I7 8-3编码器逻辑图F2F1F0&306.6.2 编码器 2.二十

3、进制编码器将十个状态(对应于十进制的十个代码: 0,1,2,3,4,5,6,7,8,9)编制成BCD码。采用二进制码表示一个十进制数的代码,称为二-十 进制代码,即BCD码。表示十进制数10个 编码器高 低 电 平 信 号二 进 制 代 码4 4位位310 0 0 0 0 0 0 1 0 0 1 0 0 0 1 10 1 1 00 1 1 11 0 0 0 1 0 0 1 1 0 1 0 1 0 1 11 1 0 11 1 1 01 1 1 10 1 0 11 1 0 00 1 0 00 1 2 35789640 1 2 35 6 7 8 940345 6 7 82910 1 2 367854

4、9二进制数8421码2421码5421码余三码6.6.2 编码器 2.二十进制编码器32状态表(输入信号低有效)6.6.2 编码器 2.二十进制编码器336.6.2 编码器 2.二十进制编码器34二十进制编码器逻辑图I1 I2 I3 I4 I5 I6 I7 I8I0I9&F2F1F0&F36.6.2 编码器 2.二十进制编码器35当有两个或两个以上的信号同时输入编码电路, 电路只能对其中一个优先级别高的信号进行编码。即允许几个信号同时有效,但电路只对其中优先 级别高的信号进行编码,而对其它优先级别低的信号 不予理睬。优先编码器6.6.2 编码器 2.二十进制编码器36例:集成优先编码器(10线

5、-4线)CT74LS147引脚图低电平低电平 有效有效16 15 14 13 12 11 10 91 2 3 4 5 6 7 8CT74LS1476.6.2 编码器 2.二十进制编码器37集成编码器CT74LS147 功能表I I9 9 Y Y0 0I I8 8I I7 7I I6 6I I5 5I I4 4I I3 3I I2 2I I1 1Y Y1 1Y Y2 2Y Y3 31 1 1 1 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 1 1 1 1输输 入入 ( (低电平有效低电平有效) )输输 出出( (84218421反码反码) )0 0 0 1 1 0 0

6、1 1 0 1 1 0 0 0 1 1 1 0 1 1 11 1 1 1 0 0 1 0 0 0 1 0 0 0 1 1 1 1 1 1 0 0 1 0 0 11 0 0 1 1 1 1 1 1 1 1 1 0 0 1 0 1 01 0 1 0 1 1 1 1 1 1 1 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 0 01 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 1 0 1

7、1 1 0十进十进 制数制数0 0 1 1 2 2 3 3 4 4 5 5 6 6 7 7 8 8 9 9386.6.3 译码器与数码显示 1.二进制译码器译码是编码的逆过程,即将某二进制翻译成电路 的某种状态。将n 种输入的组合译成2n 种电路状态,也叫n-2n 线 译码器。译码器的输入:一组二进制代码译码器的输出:一组高低电平信号39状 态 表 例:三位二进制译码器(输出高电平有效)输 入A2 A1 A0F0 F1 F2 F3 F4 F5 F6 F70 0 0 1 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 00 1 1

8、0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 0 0 1 0 01 1 0 0 0 0 0 0 0 1 0 1 1 1 0 0 0 0 0 0 0 1输 出40写出逻辑表达式写出逻辑表达式F0= A2 A1 A0F1= A2 A1 A0F2= A2 A1 A0F3= A2 A1 A0F7= A2 A1 A0F4= A2 A1 A0F6= A2 A1 A0F5= A2 A1 A041逻辑图逻辑图A0A1A2111&F0F1F2F3F4F5F6F7A2A2A1A1A0A042例1:利用译码器分时将采样数据送入计算机。ABCD总线 数据 三态门三

9、态门三态门三态门2-4线 译码器4300工作原理:(以A0A1=00为例)0111ABCD总线 数据三态门三态门三态门三态门2-4线 译码器0脱离总线数据446.6.3 译码器与数码显示 2.二十进制译码器输 入A3 A2 A1 A0F0 F1 F2 F3 F4 F5 F6 F7 F8 F90 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 1 0 0 0

10、0 0 1 0 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 1 1 1 0 0 0 0 0 0 0 1 0 0输 出1 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1456.6.3 译码器与数码显示 3. 译码器在数字显示方面的应用二-十进制 编码显示 译码器显示 器件在数字系统中,常常需要将运算结果用人们习 惯的十进制显示出来,这就要用到显示译码器。1)辉光数码管数字显示466.6.3 译码器与数码显示 3. 译码器在数字显示方面的应用 2)半导体数码管显示七段显示器件 (半导体数码管)abcdfgefga be dc a b c d e f g a b c d e f g 共阳极 接法共阴极 接法47译 码 器A3A2A1A0A3-A0: 输入数据(BCD码)七段数码管显示译码器abcdefgYa Yb Yc Yd Ye Yf Yg6.6.4 显示译码器48abcdfge共阴极 1 1 1 1 1 1 0 0 1 1 0 0 0 01 1 1 1 0 0 1a b c d e f g0 1 1 0 0 1 1 1 0 1 1 0 1 1

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > PPT模板库 > 教育/培训/课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号