高性能dtv专用cmospll设计技术研究

上传人:cjc****537 文档编号:48357445 上传时间:2018-07-14 格式:DOC 页数:29 大小:112KB
返回 下载 相关 举报
高性能dtv专用cmospll设计技术研究_第1页
第1页 / 共29页
高性能dtv专用cmospll设计技术研究_第2页
第2页 / 共29页
高性能dtv专用cmospll设计技术研究_第3页
第3页 / 共29页
高性能dtv专用cmospll设计技术研究_第4页
第4页 / 共29页
高性能dtv专用cmospll设计技术研究_第5页
第5页 / 共29页
点击查看更多>>
资源描述

《高性能dtv专用cmospll设计技术研究》由会员分享,可在线阅读,更多相关《高性能dtv专用cmospll设计技术研究(29页珍藏版)》请在金锄头文库上搜索。

1、微电子学与固体电子学专业优秀论文微电子学与固体电子学专业优秀论文 高性能高性能 DTVDTV 专用专用 CMOSCMOS PLLPLL 设设计技术研究计技术研究关键词:关键词:CMOSCMOS 数字电视数字电视 锁相环锁相环 频率综合器频率综合器 压控振荡器压控振荡器 晶体振荡器晶体振荡器 SCLSCL 单单 元元 相位误差相位误差摘要:现代通信技术和音视频技术的飞速发展,使具有众多优点的数字电视以 飞快速度进入千家万户。作为数字电视接收机的一个重要部件数字电视调 谐器在数字电视的接收当中占有重要地位。而为了保证电视信号转换到中频的 信号纯度,就需要一个锁相环频率综合器为变频器提供稳定的、宽带

2、可编程的 低噪声本地振荡源(Local Oscillation)。本文以基于 DVB-C 的有线数字电视为 目标,系统的研究了基于标准 3.3V 0.25m CMOS 工艺的高性能宽带数字电视 锁相环的设计与实现。 本文系统地研究了频率综合器输出信号中的一些非理 想效应及其对接收机产生的影响,重点分析了相位噪声对接收机一些重要性能 的影响,根据数字电视的相关标准,系统的研究了本振信号相位噪声影响 QAM 接收机性能的机理,得到了 DVB-C 系统对射频前端本振信号的性能指标要求。 本文设计的锁相环环路滤波器结构针对宽带应用作了改进,并深入讨论了滤波 器参数变化对环路响应的影响,探讨了一种可以保

3、证宽带锁相环响应稳定性的 滤波器参数优化方法。论文还针对环路的输出相位误差性能优化应用了一种滤 波器设计技术。 论文根据电荷泵锁相环的噪声传输特性,改进了传统的电荷 泵锁相环噪声模型,并基于各模块的结构特点,分析得到了基于电路特性的各 模块相位噪声模型,构成了面向设计的锁相环噪声模型,使其可以直观有效地 用于指导和评估锁相环的设计。该模型通过仿真和测试结果得到了验证。 论 文根据宽带锁相环对高频模块的特殊要求,分析了传统的模拟和数字自动幅度 控制(AAC)电路的优点与不足,采用了一种创新的压控振荡器(VCO)AAC 电路, 该电路能够保证 VCO 在宽带工作时的起振以及维持振荡幅度的一致性,在

4、获得 较为一致的相位噪声性能的同时 AAC 电路本身对相位噪声几乎没有影响。另外, 论文还设计了一种改进的可工作于宽带高频的双模预分频器,通过和其它结构 比较证明,其工作速度得到了大大提高,并且具有较低的功耗。 论文还分析 了锁相环中的另两个重要模块鉴相器/电荷泵和晶体振荡电路。针对电荷泵 的失配问题,通过分析得出了相应的版图设计原则,通过仿真测试证明设计的 电荷泵具有极低的电流失配。针对 CMOS 电路的特点,论文设计了一种新颖的交 叉耦合晶振电路,并通过 Leeson 模型对晶振的相位噪声进行了分析和优化。 最后论文针对设计的宽带锁相环频率综合器进行了全面的测试并优化了环路滤 波器参数。测

5、试得到设计的锁相环频率综合器基本上能在整个工作频段 (80MHz900MHz)内取得比较高的性能。VCO 的相位噪声都低于- 80dBc/Hz10kHz,大部分频率都低于-85dBc/Hz10kHz。通过环路参数的优化设 计,本振信号的均方根相位误差基本上达到了低于 3.1#176;,而锁相环 的参考杂散均低于-70dBc。该频率综合器在应用到数字电视调谐器后,能够实 现了对 DVB-C 640AM 数字电视的高性能接收。正文内容正文内容现代通信技术和音视频技术的飞速发展,使具有众多优点的数字电视以飞 快速度进入千家万户。作为数字电视接收机的一个重要部件数字电视调谐 器在数字电视的接收当中占有

6、重要地位。而为了保证电视信号转换到中频的信 号纯度,就需要一个锁相环频率综合器为变频器提供稳定的、宽带可编程的低 噪声本地振荡源(Local Oscillation)。本文以基于 DVB-C 的有线数字电视为目 标,系统的研究了基于标准 3.3V 0.25m CMOS 工艺的高性能宽带数字电视锁 相环的设计与实现。 本文系统地研究了频率综合器输出信号中的一些非理想 效应及其对接收机产生的影响,重点分析了相位噪声对接收机一些重要性能的 影响,根据数字电视的相关标准,系统的研究了本振信号相位噪声影响 QAM 接 收机性能的机理,得到了 DVB-C 系统对射频前端本振信号的性能指标要求。 本文设计的

7、锁相环环路滤波器结构针对宽带应用作了改进,并深入讨论了滤波 器参数变化对环路响应的影响,探讨了一种可以保证宽带锁相环响应稳定性的 滤波器参数优化方法。论文还针对环路的输出相位误差性能优化应用了一种滤 波器设计技术。 论文根据电荷泵锁相环的噪声传输特性,改进了传统的电荷 泵锁相环噪声模型,并基于各模块的结构特点,分析得到了基于电路特性的各 模块相位噪声模型,构成了面向设计的锁相环噪声模型,使其可以直观有效地 用于指导和评估锁相环的设计。该模型通过仿真和测试结果得到了验证。 论 文根据宽带锁相环对高频模块的特殊要求,分析了传统的模拟和数字自动幅度 控制(AAC)电路的优点与不足,采用了一种创新的压

8、控振荡器(VCO)AAC 电路, 该电路能够保证 VCO 在宽带工作时的起振以及维持振荡幅度的一致性,在获得 较为一致的相位噪声性能的同时 AAC 电路本身对相位噪声几乎没有影响。另外, 论文还设计了一种改进的可工作于宽带高频的双模预分频器,通过和其它结构 比较证明,其工作速度得到了大大提高,并且具有较低的功耗。 论文还分析 了锁相环中的另两个重要模块鉴相器/电荷泵和晶体振荡电路。针对电荷泵 的失配问题,通过分析得出了相应的版图设计原则,通过仿真测试证明设计的 电荷泵具有极低的电流失配。针对 CMOS 电路的特点,论文设计了一种新颖的交 叉耦合晶振电路,并通过 Leeson 模型对晶振的相位噪

9、声进行了分析和优化。 最后论文针对设计的宽带锁相环频率综合器进行了全面的测试并优化了环路滤 波器参数。测试得到设计的锁相环频率综合器基本上能在整个工作频段 (80MHz900MHz)内取得比较高的性能。VCO 的相位噪声都低于- 80dBc/Hz10kHz,大部分频率都低于-85dBc/Hz10kHz。通过环路参数的优化设 计,本振信号的均方根相位误差基本上达到了低于 3.1#176;,而锁相环 的参考杂散均低于-70dBc。该频率综合器在应用到数字电视调谐器后,能够实 现了对 DVB-C 640AM 数字电视的高性能接收。 现代通信技术和音视频技术的飞速发展,使具有众多优点的数字电视以飞快速

10、 度进入千家万户。作为数字电视接收机的一个重要部件数字电视调谐器在 数字电视的接收当中占有重要地位。而为了保证电视信号转换到中频的信号纯 度,就需要一个锁相环频率综合器为变频器提供稳定的、宽带可编程的低噪声 本地振荡源(Local Oscillation)。本文以基于 DVB-C 的有线数字电视为目标, 系统的研究了基于标准 3.3V 0.25m CMOS 工艺的高性能宽带数字电视锁相环 的设计与实现。 本文系统地研究了频率综合器输出信号中的一些非理想效应 及其对接收机产生的影响,重点分析了相位噪声对接收机一些重要性能的影响,根据数字电视的相关标准,系统的研究了本振信号相位噪声影响 QAM 接

11、收机性 能的机理,得到了 DVB-C 系统对射频前端本振信号的性能指标要求。 本文设 计的锁相环环路滤波器结构针对宽带应用作了改进,并深入讨论了滤波器参数 变化对环路响应的影响,探讨了一种可以保证宽带锁相环响应稳定性的滤波器 参数优化方法。论文还针对环路的输出相位误差性能优化应用了一种滤波器设 计技术。 论文根据电荷泵锁相环的噪声传输特性,改进了传统的电荷泵锁相 环噪声模型,并基于各模块的结构特点,分析得到了基于电路特性的各模块相 位噪声模型,构成了面向设计的锁相环噪声模型,使其可以直观有效地用于指 导和评估锁相环的设计。该模型通过仿真和测试结果得到了验证。 论文根据 宽带锁相环对高频模块的特

12、殊要求,分析了传统的模拟和数字自动幅度控制 (AAC)电路的优点与不足,采用了一种创新的压控振荡器(VCO)AAC 电路,该电 路能够保证 VCO 在宽带工作时的起振以及维持振荡幅度的一致性,在获得较为 一致的相位噪声性能的同时 AAC 电路本身对相位噪声几乎没有影响。另外,论 文还设计了一种改进的可工作于宽带高频的双模预分频器,通过和其它结构比 较证明,其工作速度得到了大大提高,并且具有较低的功耗。 论文还分析了 锁相环中的另两个重要模块鉴相器/电荷泵和晶体振荡电路。针对电荷泵的 失配问题,通过分析得出了相应的版图设计原则,通过仿真测试证明设计的电 荷泵具有极低的电流失配。针对 CMOS 电

13、路的特点,论文设计了一种新颖的交叉 耦合晶振电路,并通过 Leeson 模型对晶振的相位噪声进行了分析和优化。 最后论文针对设计的宽带锁相环频率综合器进行了全面的测试并优化了环路滤 波器参数。测试得到设计的锁相环频率综合器基本上能在整个工作频段 (80MHz900MHz)内取得比较高的性能。VCO 的相位噪声都低于- 80dBc/Hz10kHz,大部分频率都低于-85dBc/Hz10kHz。通过环路参数的优化设 计,本振信号的均方根相位误差基本上达到了低于 3.1#176;,而锁相环 的参考杂散均低于-70dBc。该频率综合器在应用到数字电视调谐器后,能够实 现了对 DVB-C 640AM 数

14、字电视的高性能接收。 现代通信技术和音视频技术的飞速发展,使具有众多优点的数字电视以飞快速 度进入千家万户。作为数字电视接收机的一个重要部件数字电视调谐器在 数字电视的接收当中占有重要地位。而为了保证电视信号转换到中频的信号纯 度,就需要一个锁相环频率综合器为变频器提供稳定的、宽带可编程的低噪声 本地振荡源(Local Oscillation)。本文以基于 DVB-C 的有线数字电视为目标, 系统的研究了基于标准 3.3V 0.25m CMOS 工艺的高性能宽带数字电视锁相环 的设计与实现。 本文系统地研究了频率综合器输出信号中的一些非理想效应 及其对接收机产生的影响,重点分析了相位噪声对接收

15、机一些重要性能的影响, 根据数字电视的相关标准,系统的研究了本振信号相位噪声影响 QAM 接收机性 能的机理,得到了 DVB-C 系统对射频前端本振信号的性能指标要求。 本文设 计的锁相环环路滤波器结构针对宽带应用作了改进,并深入讨论了滤波器参数 变化对环路响应的影响,探讨了一种可以保证宽带锁相环响应稳定性的滤波器 参数优化方法。论文还针对环路的输出相位误差性能优化应用了一种滤波器设 计技术。 论文根据电荷泵锁相环的噪声传输特性,改进了传统的电荷泵锁相 环噪声模型,并基于各模块的结构特点,分析得到了基于电路特性的各模块相 位噪声模型,构成了面向设计的锁相环噪声模型,使其可以直观有效地用于指 导

16、和评估锁相环的设计。该模型通过仿真和测试结果得到了验证。 论文根据 宽带锁相环对高频模块的特殊要求,分析了传统的模拟和数字自动幅度控制(AAC)电路的优点与不足,采用了一种创新的压控振荡器(VCO)AAC 电路,该电 路能够保证 VCO 在宽带工作时的起振以及维持振荡幅度的一致性,在获得较为 一致的相位噪声性能的同时 AAC 电路本身对相位噪声几乎没有影响。另外,论 文还设计了一种改进的可工作于宽带高频的双模预分频器,通过和其它结构比 较证明,其工作速度得到了大大提高,并且具有较低的功耗。 论文还分析了 锁相环中的另两个重要模块鉴相器/电荷泵和晶体振荡电路。针对电荷泵的 失配问题,通过分析得出了相应的版图设计原则,通过仿真测试证明设计的电 荷泵具有极低的电流失配。针对 CMOS 电路的特点,论文设计了一种新颖的交叉 耦合晶振电路,并通过 Leeson 模型对晶振的相位噪声进行了分析和优化。 最后论文针

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 经济/贸易/财会 > 经济学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号