基于8086cpu单芯片计算机系统总线设计技术的研究

上传人:cjc****537 文档编号:48279923 上传时间:2018-07-12 格式:DOC 页数:36 大小:70.83KB
返回 下载 相关 举报
基于8086cpu单芯片计算机系统总线设计技术的研究_第1页
第1页 / 共36页
基于8086cpu单芯片计算机系统总线设计技术的研究_第2页
第2页 / 共36页
基于8086cpu单芯片计算机系统总线设计技术的研究_第3页
第3页 / 共36页
基于8086cpu单芯片计算机系统总线设计技术的研究_第4页
第4页 / 共36页
基于8086cpu单芯片计算机系统总线设计技术的研究_第5页
第5页 / 共36页
点击查看更多>>
资源描述

《基于8086cpu单芯片计算机系统总线设计技术的研究》由会员分享,可在线阅读,更多相关《基于8086cpu单芯片计算机系统总线设计技术的研究(36页珍藏版)》请在金锄头文库上搜索。

1、检测技术与自动化装置专业毕业论文检测技术与自动化装置专业毕业论文 精品论文精品论文 基于基于 8086CPU8086CPU单芯片计算机系统总线设计技术的研究单芯片计算机系统总线设计技术的研究关键词:系统总线关键词:系统总线 单芯片计算机单芯片计算机 AHBAHB 协议协议摘要:单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片 中,使其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统 总线的设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的 意义。本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设 计方法,研究了 8086

2、CPU 与片上总线的接口方法,设计了 8086 单芯片计算机 的系统总线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的 仲裁、译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真 平台,并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯 片计算机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。正文内容正文内容单芯片计算机将传统 PC

3、机主板上的全部芯片最大限度地集成到单颗芯片中, 使其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线 的设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了

4、系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台, 并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线

5、的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台, 并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地

6、集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁

7、、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台, 并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086

8、 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台,并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、

9、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL

10、 级设计; 4.搭建了单芯片计算机的系统仿真平台, 并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 I

11、P,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台, 并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却

12、会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片

13、计算机的系统仿真平台, 并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯

14、片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台,并在其上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线

15、的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 8086 CPU 与 AHB 总线之间的接口; 3.完成了系统总线 IP 软核中的仲裁、 译码和中断等模块的 RTL 级设计; 4.搭建了单芯片计算机的系统仿真平台, 并在其

16、上完成了系统总线 IP 软核的 RTL 级功能仿真; 5.搭建了单芯片计算 机的 FPGA 原型,设计并完成了电子钟实验和 VGA 显示实验。 单芯片计算机将传统 PC 机主板上的全部芯片最大限度地集成到单颗芯片中,使 其重量、体积和功耗大幅下降,而性能却会得到很大改善。其中,系统总线的 设计质量对缩小芯片面积,简化系统结构以及扩展外设都有非常积极的意义。 本文围绕 8086 单芯片计算机开发项目开展研究工作,采用 IP/SoC 的设计方法, 研究了 8086 CPU 与片上总线的接口方法,设计了 8086 单芯片计算机的系统总 线 IP,并实现了该 IP 在单芯片计算机验证平台上的集成与验证。 论文的主 要工作和成果如下: 1.设计了面向 8086 CPU 的 AHB 系统总线 IP; 2.设 计了 80

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 经济/贸易/财会 > 经济学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号