任意进制计数器的设计

上传人:油条 文档编号:47650912 上传时间:2018-07-03 格式:PPT 页数:13 大小:211.50KB
返回 下载 相关 举报
任意进制计数器的设计_第1页
第1页 / 共13页
任意进制计数器的设计_第2页
第2页 / 共13页
任意进制计数器的设计_第3页
第3页 / 共13页
任意进制计数器的设计_第4页
第4页 / 共13页
任意进制计数器的设计_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《任意进制计数器的设计》由会员分享,可在线阅读,更多相关《任意进制计数器的设计(13页珍藏版)》请在金锄头文库上搜索。

1、同步时序逻辑电路的分析方法异步时序逻辑电路的分析方法逻辑功能、自启动功能任意进制计数器的设计方法反馈归零法利用计数器的直接置零端功能,截取计数 过程中的某一个中间状态来控制清零端, 使计数器从该状态返回到零而重新开始计 数,这样就弃掉了后面的一些状态,把模 较大的计数器改成了模较小的计数器。例1:试用一片二进制计数器74LS293构 成一个十二进制计数器。例2:试用十进 制计数器74LS90 构成二十三进制 计数器。反馈归零法的有关问题 1、过渡状态的问题 2、归零可靠性问题反馈置数法 例3:使用74LS161构成一个计数状态为二进制 数00001101的计数器。 注意:74LS161为一个4

2、位可预置的同步计数器 ;AD为预置数据输入端,9端为数据置入控 制端(低电平有效,且在CP有效沿作用下能将 数据置入同步置数);1端为清零端,低电 平有效(异步置零);2端为时钟输入端,上升 沿有效;进位信号CO(高电平有效)出现在 QDQCQBQA=1111且ET=1时;EP=1、ET=1且清 零端和置数控制端均无效时,计数器才处于计 数状态;清零端的优先级最高。例4:使用74LS163构成一个计数状态 为二进制01111111的计数器。寄存器 数码寄存器四位数码寄存器移位寄存器 四位左移寄存器双向移位寄存器寄存器应用举例利用数据寄存器( 锁存器)实现单片 机对多个继电器的 控制:利用寄存器 把单片机瞬间输出 的控制信号“记忆” 下来,以便单片机 与其他电路打交道 。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号