学习硬件知识必备

上传人:ji****n 文档编号:45335745 上传时间:2018-06-15 格式:DOC 页数:9 大小:54.50KB
返回 下载 相关 举报
学习硬件知识必备_第1页
第1页 / 共9页
学习硬件知识必备_第2页
第2页 / 共9页
学习硬件知识必备_第3页
第3页 / 共9页
学习硬件知识必备_第4页
第4页 / 共9页
学习硬件知识必备_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《学习硬件知识必备》由会员分享,可在线阅读,更多相关《学习硬件知识必备(9页珍藏版)》请在金锄头文库上搜索。

1、这些都是我在网上找的 算是借用吧 想象我一样的小白一起学习 希望以后可以 帮助别人PC 主机上的各种配件都有着相当多的技术参数指标,整套系统中包含了数万个 专业名词和数据,这些过于庞大负责的数据,对于刚入门的新丁来说,无异于 天书。而在实际的购买过程中,JS 往往满口数据对用户进行忽悠,一知半解的 用户往往被这些听上去有点美的产品迷惑,屡屡中招。今天,我们将去粗存精 的给大家讲解一些在购买中最常遇到的 PC 配件重要参数,只要掌握好这些简 单的数据,走遍卖场,JS 的花言巧语也对您束手无策。CPU 重要参数详解主频经常听人家说:“这个计算机速度是多少?”其实这个多少就是泛指的频率, 是指 CP

2、U 的主频,主频也叫时钟频率,单位是 MHz,用来表示 CPU 的运算速 度。CPU 的主频外频倍频系数。很多人以为认为 CPU 的主频指的是 CPU 运行的速度,实际上这个认识是很片面的。CPU 的主频表示在 CPU 内数字脉 冲信号震荡的速度,与 CPU 实际的运算能力是没有直接关系的。当然,主频和 实际的运算速度是有关的,但是目前还没有一个确定的公式 能够实现两者之间的数值关系,而且 CPU 的运算速度还要看 CPU 的流水线的 各方面的性能指标。由于主频并不直接代表运算速度,所以在一定情况下,很 可能会出现主频较高的 CPU 实际运算速度较低的现象。因此主频仅仅是 CPU 性能表现的一

3、个方面,而不代表 CPU 的整体性能。外频外频是 CPU 的基准频率,单位也是 MHz。外频是 CPU 与主板之间同步运 行的速度,而且目前的绝大部分电脑系统中外频也是内存与主板之间的同步运 行的速度,在这种方式下,可以理解为 CPU 的外频直接与内存相连通,实现两 者间的同步运行状态。外频与前端总线(FSB)频率很容易被混为一谈,下面的前 端总线介绍我们谈谈两者的区别。倍频系数倍频系数是指 CPU 主频与外频之间的相对比例关系。在相同的外频下,倍 频越高 CPU 的频率也越高。但实际上,在相同外频的前提下,高倍频的 CPU 本身意义并不大。这是因为 CPU 与系统之间数据传输速度是有限的,一

4、味追求高倍频而得到高主频的 CPU 就会出现明显的“瓶颈“效应-CPU 从系统中得到数 据的极限速度不能够满足 CPU 运算的速度。前端总线(FSB)前端总线(FSB)频率(即总线频率)是直接影响 CPU 与内存直接数据交换速度。 由于数据传输最大带宽取决于所有同时传输的数据的宽度和传输频率,即数据 带宽(总线频率数据带宽)/8。外频与前端总线(FSB)频率的区别:前端总线的 速度指的是数据传输的速度,外频是 CPU 与主板之间同步运行的速度。也就是 说,100MHz 外频特指数字脉冲信号在每秒钟震荡一千万次;而 100MHz 前端 总线指的是每秒钟 CPU 可接受的数据传输量是 100MHz

5、64bit8Byte/bit=800MB/s。超线程技术(Hyper-Threading Technology)超线程技术(Hyper-Threading Technology)是 Intel 公司在 2002 年发布的一项 新技术。Intel 率先在 XERON 处理器上得到应用。“超线程”技术就是通过采用 特殊的硬件指令,可以把两个逻辑内核模拟成两个物理芯片,在单处理器中实 现线程级的并行计算,同时在相应的软硬件的支持下大幅度的提高运行效能, 从而实现在单处理器上模拟双处理器的效能。其实,从实质上说,超线程是一 种可以将 CPU 内部暂时闲置处理资源充分“调动”起来的技术。Hyper Tr

6、ansport相对于 Intel 的 Hyper-Threading Technology 技术,AMD 也有自己的类似提 高 CPU 工作效能的技术,名为 Hyper Transport。HyperTransport 是一种新型、 高速、高性能的为主板上的集成电路互联而设计的端到端总线技术,它可提供 比目前的技术更宽的带宽和更短的反应时间,并与标准的 PC 总线相适应。 HyperTransport 最突出的技术特点在于其 6.4GB/s 的高速传输速度。 HyperTransport 由两条端到端的单向数据传输路径组成(一条为输入、一条为输 出)。两条单向传输路径的数据带宽是可以根据数据量

7、的大小而弹性改变,最低 的有 2 位,可以调节为 4 位、8 位、16 位和 32 位,HyperTransport 运行在 400MHz 的时钟频率下,但是使用的是与 DDR SDRAM 相同的双时钟频率触发 技术,所以在 400MHz 的额定频率下,与工作在 800MHz 的效能相当,正是如 此每个数据的资料传输路径最高可以有 800Mbps。如果这样来计算,当输入输 出的资料输出路径都设置到最高的 32 位时,然后以全速度 400MHz DDR(相当 于 800MHz)的时钟频率运行,这时数据最高的传输率就实现了 6.4GB/s。但是当传输的数据路径的数据宽度降低为非 32 位时,那么传

8、输数据的速度 也自然下降。不过 HyperTransport 还有一大特色就是当数据宽度为非 32 位时, 可以分批传输数据来达到与 32 位相同的效果,比如说 16 位的数据就分两批传 输,在使用 8 位数据时就分 4 批传送,这种分包传输数据的方法,给了 HyperTransport 更大的弹性空间。Hyper Transport 技术另一个特点在于数据高速传输过程中的分段操作上。 说得通俗一点,就是根据实际传输的外部条件,以及需要传输的对象条件来进 行合理的单位化传输。合理利用总线的宽度,将宽度较大的数据分段成为若干 个宽度较小的数据进行同批次传输,这样可以在一个时间段内同时传输一个带

9、宽较大的数据。这样的弹性操作,给数据的快速传输带来了革命性的改良,全 面提升了系统的实际传输性能。内存重要参数详解时序内存的时序参数一般简写为 2/2/2/6-11/1T 的格式,分别代表 CAS/tRCD/tRP/tRAS/CMD 的值。 2/2/2/6-11/1T 中最后两个时序参数,也就是 tRAS 和 CMD(Command 缩写),是其中较复杂的时序参数。目前市场上对这两 个参数的认识有一些错误,因为部分内存厂商直接用它们来代表内存性能。CMD RateCommand Rate 译为“首命令延迟”,这个参数的含义是片选后多少时间可以 发出具体的寻址的行激活命令,单位是时钟周期。片选是

10、指对行物理 Bank 的 选择(通过 DIMM 上 CS 片选信号进行)。如果系统指使用一条单面内存,那就 不存在片选的问题了,因为此时只有一个物理 Bank。用更通俗的说法,CMD Rate 是一种芯片组意义上的延迟,它并不全由内 存决定,是由芯片组把虚拟地址解释为物理地址。不难估计,高密度大容量的 系统内存的物理地址范围更大,其 CMD 延迟肯定比只有单条内存的系统大, 即使是双面单条。Intel 对 CMD 这个问题就非常敏感,因此部分芯片组的内存 通道被限制到四个 Bank。这样就可以比较放心地把 CMD Rate 限定在 1T,而不 理用户最多能安装多少容量的内存。宣扬 CMD Ra

11、te 可以设为 1T 实际上多少也算是一种误导性广告,因为所有 的无缓冲(unbuffered)内存都应具有 1T 的 CMD Rate,最多支持四个 Bank 每条 内存通道,当然也不排除芯片组的局限性。tRAStRAS 在内存规范的解释是 Active to Precharge Delay,行有效至行预充电时 间。是指从收到一个请求后到初始化 RAS(行地址选通脉冲)真正开始接受数据 的间隔时间。这个参数看上去似乎很重要,其实不然。内存访问是一个动态的 过程,有时内存非常繁忙,但也有相对空闲的时候,虽然内存访问是连续不断 的。tRAS 命令是访问新数据的过程(例如打开一个新的程序),但发生

12、的不多。接下来几个内存时序参数分别为 CAS 延迟,tRCD,以及 tRP,这些参数又 是如何影响系统性能的呢?CASCAS 意为列地址选通脉冲(Column Address Strobe 或者 Column Address Select),CAS 控制着从收到命令到执行命令的间隔时间,通常为 2,2.5,3 这 个几个时钟周期。在整个内存矩阵中,因为 CAS 按列地址管理物理地址,因此 在稳定的基础上,这个非常重要的参数值越低越好。过程是这样的,在内存阵列中分为行和列,当命令请求到达内存后,首先 被触 发的是 tRAS (Active to Precharge Delay),数据被请求后需预

13、先充电,一旦 tRAS 被激活后,RAS 才开始在一半的物理地址中寻址,行被选定后,tRCD 初 始化,最后才通过 CAS 找到精确的地址。整个过程也就是先行寻址再列寻址。 从 CAS 开始到 CAS 结束就是现在讲解的 CAS 延迟了。因为 CAS 是寻址的最 后一个步骤,所以在内存参数中它是最重要的。tRCD根据标准 tRCD 是指 RAS to CAS Delay(RAS 至 CAS 延迟),对应于 CAS,RAS 是指 Row Address Strobe,行地址选通脉冲。CAS 和 RAS 共同决定 了内存寻址。RAS(数据请求后首先被激发)和 CAS(RAS 完成后被激发)并不是

14、连续的,存在着延迟。然而,这个参数对系统性能的影响并不大,因为程序存 储数据到内存中是一个持续的过程。在同个程序中一般都会在同一行中寻址, 这种情况下就不存在行寻址到列寻址的延迟了。tRPtRP 指 RAS Precharge Time ,行预充电时间。也就是内存从结束一个行访 问结束到重新开始的间隔时间。简单而言,在依次经历过 tRAS, 然后 RAS, tRCD, 和 CAS 之后,需要结束当前的状态然后重新开始新的循环,再从 tRAS 开始。这也是内存工作最基本的原理。如果你从事的任务需要大量的数据 变化,例如视频渲染,此时一个程序就需要使用很多的行来存储,tRP 的参数 值越低表示在不

15、同行切换的速度越快。颗粒封装技术1、SIMM(Single Inline Memory Module,单内联内存模块) 内存条通过金手指与主板连接,内存条正反两面都带有金手指。金手指可 以在两面提供不同的信号,也可以提供相同的信号。SIMM 就是一种两侧金手 指都提供相同信号的内存结构,它多用于早期的 FPM 和 EDD DRAM,最初一 次只能传输 8bif 数据,后来逐渐发展出 16bit、32bit 的 SIMM 模组,其中 8bit 和 16bitSIMM 使用 30pin 接口,32bit 的则使用 72pin 接口。在内存发展进入 SDRAM 时代后,SIMM 逐渐被 DIMM 技

16、术取代。 2、DIMM DIMM 与 SIMM 相当类似,不同的只是 DIMM 的金手指两端不像 SIMM 那样是互通的,它们各自独立传输信号,因此可以满足更多数据信号的传送需 要。同样采用 DIMM,SDRAM 的接口与 DDR 内存的接口也略有不同, SDRAM DIMM 为 168Pin DIMM 结构,金手指每面为 84Pin,金手指上有两个 卡口,用来避免插入插槽时,错误将内存反向插入而导致烧毁;DDR DIMM 则 采用 184Pin DIMM 结构,金手指每面有 92Pin,金手指上只有一个卡口。卡口 数量的不同,是二者最为明显的区别。DDR2 DIMM 为 240pin DIMM 结构,金手指每面有 120Pin,与 DDR DIMM 一样金手指上也只有一个卡口,但是卡口的位置与 DDR DIMM 稍微有 一些不同,因此 DDR 内存是插不进 DDR2 DIMM 的,同理 DDR2 内存也是插 不进 DDR DIMM 的,因此在一些同时具有 DDR DIMM 和 DDR2 DIMM 的主板 上,不会出现将内存插错插槽的问题。 3、RIMM RIMM

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号