电路仿真与pcb设计机考分析报告

上传人:j****9 文档编号:45141871 上传时间:2018-06-15 格式:DOC 页数:6 大小:229.50KB
返回 下载 相关 举报
电路仿真与pcb设计机考分析报告_第1页
第1页 / 共6页
电路仿真与pcb设计机考分析报告_第2页
第2页 / 共6页
电路仿真与pcb设计机考分析报告_第3页
第3页 / 共6页
电路仿真与pcb设计机考分析报告_第4页
第4页 / 共6页
电路仿真与pcb设计机考分析报告_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《电路仿真与pcb设计机考分析报告》由会员分享,可在线阅读,更多相关《电路仿真与pcb设计机考分析报告(6页珍藏版)》请在金锄头文库上搜索。

1、第一大题:1、4.927VRc50012.00VQ1Q2N3904737.8mVVcc12Vdc0VPARAMETERS: Rf = 10kIs0Adc00RfRf0V放大电路的静态工作点随着温度的变化会产生漂移,会使静态工作点不稳定。试题是 用 PSpice 来分析温度对集电极电流的影响。采用直流扫描分析在温度为-30 度50 度之间, IC(Q1)的变化情况。直流扫描分析设置如下图:运行“PSpice/Run”菜单命令,在出现的 Probe 窗口中执行“Trace/Add Trace”菜单命 令,在弹出的 Add Traces 对话框中选择 IC(Q1),单击“OK”按钮,得到的仿真输出结

2、果 如下图所示:综合分析结果,静态工作点电流 IC(Q1)随温度的升高而升高,但是在-30 度50 度 之间只升高了 1.227mA,电路可以看作基本稳定的。稳定的原因是由于 Rf 的负反馈作用, 温度升高使 IC(Q1)增大,而 IC(Q1)由于是 Is 提供的,Is 是稳定的电流源,所以 Ib 由于 IC(Q1)的增大而减小,Ib 的减小又导致 IC(Q1)的减小。2、通过改变反馈电阻 Rf 的阻值,分析 IC(Q1)在温度-30 度50 度范围时的变化情况。把 Rf 设置为全程变量,让 Rf 从 5k 变化到 50k,变化间隔为 5k。设置方法为:把 Rf 值改为 Rf,再从元件库中取出

3、 PARAM 元件放在电路图的空白处。选中 PARAMETERS 符号,双 击,在弹出的对话框中单击“New”按钮,在弹出的“Add New Property”对话框中输入 Rf,如下图所示:并输入其基准值 10k,然后点击“Display”按钮将 Rf 显示属性设置为 Name and value, 即完成了 Rf 的设置。直流扫描的设置如上小题一致,加入了全程变量 Rf 后要进行 Parametric Sweep 的设置, 如下图所示:用“File/Save”菜单命令存档后,运行“PSpice/Run”菜单命令,在出现的对话框中单 击“All”按钮,点击“OK”按钮,即表示这 10 条曲线

4、都将显示在 Probe 界面下。得到输 出结果如下图所示:TEM P-30-20-10-01020304050 I C (Q 1)12m A14m A16m A18m A20m A22m A (50. 000, 21. 2(50. 000, 20. 1(50. 000, 19. 2(50. 000, 18. 3(50. 000, 17. 6(50. 000, 16. 9(50. 000, 16. 2(50. 000, 15. 6(50. 000, 15. 1(50. 000, 14. 6930, 12. 330m )930, 12. 877m )930, 13. 478m )930, 14.

5、140m )930, 14. 875m )930, 15. 697m )930, 16. 627m )930, 17. 700m )930, 18. 917m )000, 20. 369m )图中从上至下依次为 Rf 为 5k、10k、15k、20k、25k、30k、35k、40k、45k、50k 时, IC(Q1)在温度范围为-30 度50 度内的变化情况。分析仿真结果,整理如下表所示:可以看出随着反馈电阻 Rf 的增大,IC(Q1)在温度变化范围为-30 度50 度之间时的改 变量越来越大,即电路的不稳定性增大了。由此猜测 Rf 过大,其负反馈性能就差了,所以 考虑到电路在温度变化时的工作

6、稳定性,Rf 不宜过大。Rf5k10k15k20k25k30k35k40k45k50kIC(Q1) Min/mA20.36918.91517.69916.62615.69514.87214.13713.47512.87512.328IC(Q1) Max/mA21.20820.14219.22718.38517.62216.91816.28315.69915.15814.656Max-Min /mA0.8391.2271.5281.7591.9272.0462.1462.2242.2832.328第二大题:画图过程中遇到的第一个问题就是在现存的库中找不到 U1 和 U2,后来才发现必须是自 己创

7、建新元件,即下图中的 LT1468 是创建的新元件,其封装引脚为 DIP8。R5 100kR25.1kR451kR35.1kR151kR231kR141kC16 682C110pFC22pFNULL DNC -INV+ +IN Vout V- NULLU1LT1468 NULL DNC -INV+ +IN Vout V- NULLU2LT1468Vin-Vin+5V-5V+5V-5V Vo1还有就是元件的引脚与元件连接的问题,像图中就没完全连接上,事后才注意到的, 而在设计时却容易被忽略掉。在设计新元件 U1 和 U2 时,忘记在“Properties”对话框中输 入引脚名称和引脚编号也是经常

8、发生。经过设计规则检查后,生成网络表文件。然后再新建 PCB 文件,在 PCB 文件中加载 网络表时发现有“Footprint not found in Library”的问题,必须回到 Library/PCB/Generic Footprint 中加载常用的元件库,比如说 Advpcb.ddb、DC to DC.ddb、General IC.ddb,即:原理图中的元件封装如下表所示: ObjectKind Path Description DesignatorFootPrint Part Sheet1.SchPotentiometer R5 VR4 Part Sheet1.Sch* R2 A

9、XIAL0.4 Part Sheet1.Sch* R4 AXIAL0.4 Part Sheet1.Sch* R3 AXIAL0.4 Part Sheet1.Sch* R1 AXIAL0.4 Part Sheet1.Sch* R23 AXIAL0.4 Part Sheet1.Sch* R14 AXIAL0.4 Part Sheet1.SchCapacitor C16 RAD0.3 Part Sheet1.SchCapacitor C1 RAD0.3 Part Sheet1.SchCapacitor C2 RAD0.3 Part Sheet1.Sch* U1 DIP8 Part Sheet1.Sch* U2 DIP8当加载网络表没错误后通过自动布局和手动布线,以及修整,就能得到 PCB 的输出文件, 如下图:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号