[信息与通信]差分信号传输技术

上传人:油条 文档编号:44197435 上传时间:2018-06-08 格式:PDF 页数:35 大小:2.70MB
返回 下载 相关 举报
[信息与通信]差分信号传输技术_第1页
第1页 / 共35页
[信息与通信]差分信号传输技术_第2页
第2页 / 共35页
[信息与通信]差分信号传输技术_第3页
第3页 / 共35页
[信息与通信]差分信号传输技术_第4页
第4页 / 共35页
[信息与通信]差分信号传输技术_第5页
第5页 / 共35页
点击查看更多>>
资源描述

《[信息与通信]差分信号传输技术》由会员分享,可在线阅读,更多相关《[信息与通信]差分信号传输技术(35页珍藏版)》请在金锄头文库上搜索。

1、11-11Data TransmissionCommunications Interface Division11-22Differential Signaling What and WHY?下面这一节将解释什么是差分信号传输技术,为何应用差分信号,以及它的一些好处。11-33What is Differential Signaling?ABCDRDifferential Equation: C = ADifferential Equation: C = A B B 差分信号利用两根导线来传输数据。在这次讲座中,我们将主要讨论低压差分信号(LVDS)技术,以后还 将更为详细的讨论它。我们还将讨

2、论已得到应用的其他几种差分技术。LVDS 驱动器一般为电流驱动器, 在接收一侧则一般是简单的 100 欧姆无源端接器。在正引线上,电流正向流动,负引线构成电流的返回 通路。接收器仅仅给出 A 和 B 线上的信号差。A 和 B 线共有的噪声或者信号将被抑制掉。11-44Why Differential Signaling?0V1V2V3V4VCMOSBTLTTL LVCMOS5VLVDS5V3V1.1V0.3VDifferentialSingle-endedGTL+高速传输已经是一个实际的需求,这一需求每年以惊人的速度增长。随着处理器变得越来越快,总线速度 必须相应提升以满足其要求。随着速度的增

3、加,时间裕度相应减少 于是出现了对高性能接口装置的 需求。还记得只能看到文字信息的年代吗?今天你可以在每封 email 中看到图标、图像以及大把大把的各种 附件 于是,台式机通过数据网和电信网的连接,推动了对带宽的需求的增长。这张幻灯片示出了信号摆幅变小以及向差分信号转移的趋势。一般,当信号摆幅减小时,噪声裕度也相应 降低。然而,LVDS 就不是这种情况,即使它的信号摆幅小于 BTL 或者 GTL 。它可以实现更大的信号裕度。 这就是差分信号所带来的好处。TTL/CMOS 逻辑或者摆幅更小的技术(BTL 和 GTL)在底板中的使用,是当前设计工程师们一个共同的选择, 但是它们提供的对噪声的抗扰

4、性都达不到 LVDS 信号所具备的水平,消耗的功率过大,端接复杂,而且不易 升级。11-55High Speed OperationSmall Swing ? fast ? dv/dt ? HIGH Speed !datadata3V Swing300mV Swing7XdatadataLVDSLVDSdata速度信号的转换时间就是你能达到的速度的极限。更高的信号摆幅将需要花更长的时间才能完成转换。 一个提高速度的办法就是缩短转换时间,但由于噪声、串扰和功率方面的原因,那是不现实的。为了提高速度,LVDS 通过降低信号摆幅来加快转换过程。更短的转换时间,并不会增加串扰、EMI 和功耗, 因为信

5、号摆幅大大减小了。一般来说,这减小了噪声裕度,但 LVDS 可以利用其差分传输方式来解决这个 问题,在该方案中,信噪比得以大大提高。上图通过一个只有大信号 1/10 的小信号进行了说明,在相同的 dv/dt 条件下,速度可以提高 7x 以上。 但这还不是全部,由于信号小,可以通过提高 dv/dt,达到更高的速度。由于信号摆幅小,LVDS 可以获得速度上的优势而这有助于获得其他方面的好处,如功耗和噪声等。11-66What Is LVDS?Low Voltage Differential Signaling (LVDS) ANSI/TIA/EIA-644-A-2001 Standard Only

6、 electrical levels specified Medium independent Other standards reference LVDS Also standardized by IEEE for use in SCI IEEE 1596.3 (1995) (similar, not identical) Gigabits/second (Gbps) at milliwatts over backplanes or up to 10-15m cable? High Speed megabits/second (Mbps) through gigabits/second (G

7、bps) ? Low Power x3.5mA current loop/output ? Low Noise low demands on power/ground radiated electric fields tend to cancel ? Low Cost pure CMOS implementations低压差分信令技术在标准 ANSI/TIA/EIA-644-A-2001(这是过去的 ANSI/TIA/EIA-644 的一个修订本) 中 得到了详细的说明和规定。该标准只规定了 LVDS 信号电平 传输介质和应用都由用户来决定,这一点 使得 LVDS 在种类繁多的各种应用中大有用

8、武之地。事实上,许多系统标准都以 LVDS 作为收发信号格式。TIA 版本是一种一般性的标准,仅规定了驱动器的输出端和接收器输入端的特性。它的目的是为其他的标准 所引用,而由这些标准来定义整个接口,包括协议、连接器和媒质,如 SPWG(Standard Panels Working Group)组织制定的针对笔记本电脑的 Camera Link 标准或者 FPD 接口标准。LVDS 在很多特定应用中 使用。IEEE 标准则定义了针对 SCI(Scaleable Coherent Interface)应用的 LVDS,在测试、条件和限制方面实 现了多样化。这更倾向于具体的垂直应用,但从概念上来说

9、,它们是相同的。LVDS 是一种电流环路信令技术,其电流流动的方向(顺时针或者逆时针)决定了逻辑电平(高或低)。线对 中一根线上的电流为 3.5 mA ,从另一根线上返回。端接电阻两端将产生电压(约为 +/-3.5 mA x 100 = +/-350 mV )。接收机是差分比较器,对该电压的极性进行测量,正电压对应于逻辑高而负电压对应于逻辑低。LVDS 的小摆幅和差分的本质使得它成为一种高速、低噪声和低功耗的技术。恒定而小的输出电流降低了电源 /地线噪声,由于信号线对中的电流与电流环路是紧密耦合在一起的,发射的电磁场实现相互抵消,从而减少 EMI。11-77LVDS Circuit Basic

10、sUltra-low power consumption, almost flat versus frequency Low signal noise and EMI, and high immunity to external noise Point-to-point, high-speed copper interconnect 100 Ohm differential impedance matched transmission line (cable or PCB trace) 3.5 mA current loopCurrent returns within the pair (sm

11、all loop area for lowest EMI)Supports 1 VCOMMON-MODESingle resistor termination这幅简化的图片说明了低压、差分信号技术是如何工作的。电流流过端接电阻,接收装置对电阻两端的电压 进行解读。接收机将根据电阻两端的电压发出满幅的 CMOS/TTL 1 或 0 电平。连接线应该被视为传输线距离越增加,对其应愈加关注。由于 LVDS 在本质上属于低电压信,而且有 潜在的 EMI 问题,因此,该技术主要适用于几米之内的短距传输。不过由于这种传输方式是差分的,在采用共模抑制技术后,其信号能耐受大量干扰的影响。另一个主要的 优点,则

12、来自于其低功耗。由于其电流小,工作时所消耗的功率也小。大多数国半的 LVDS 器件支持任何一个处于器件 VDD 和 GND 电源连接之内的共模输入电压。与每个部分 有关的具体信息,可参见各自的数据表。11-88LVDS Common-mode RangeSingle-ended2.375V2.025V2.2V1.375V1.025V1.2V0.375V0.025V0.2V- 1 V+1 V2.2V0.2VMost noise is coupled & rejected as common-mode!L V D SO P E R A T I N GR E G I O NVCMRange2.4VG

13、ND Driver Differential Output Voltage Driver Offset Voltage Receiver Thresholds Receiver Input Voltage Range Common-Mode Range Differential Noise MarginData Rate Range Cable Length RangeVOD VOS VTH VIN VCM DNMf L250 - 450 |mV| +1.25 V 100 mV GND to +2.4 V 1V around 1.25 V 150 mVDC to 2Gbps 0 to 15+

14、metersSee ANSI/TIA/EIA-644-A-2001 for complete specifications.对于 LVDS 而言,共模电压(Vcm)应该与单端噪声裕度(对于 BTL 来说是 400 mV)进行比较。如果在互联 上使用了紧密耦合的差分线对,噪声拾取后以共模形式存在。1V 的共模电压范围使 LVDS 和 Bus LVDS 的噪声裕度是低摆幅的 BTL 或者 GTL 器件的噪声裕度的两倍 以上。1V 的 Vcm 还提供了热/运行中插入的能力。LVDS是抗扰性很好的信号信号 = 400 mV, 噪声 = 1000 mV, N/S = 2.5对于CMOS,我们有信号 =

15、3000 mV, 噪声 = 400 mV, N/S = 0.133LVDS 的信噪比比 CMOS 高出 18 倍!11-99What Is Bus LVDS/Why Do We Need It? Bus LVDS is LVDS with increased output current to drive double-terminated buses Bus LVDS simplifies transmission line termination over other bus technologies NO active devices, only 2 resistors (RT) NO

16、secondary power supply (VT)Termination Load Power = (IODx VOD)= (10 mA x 270 mV) = 2.7 mWRRRRRRRRRDRTRT10 mAD270 mVRT 210 mADRT 2RT= 54 RT= 54 Bus LVDS products have fault tolerance: High impedance on power down Hot insertion capability Bus contention toleranceBus LVDS features Light bus loading ( 2000V ESD to HBM +/- 300 mA latch upRT = 54 Ohms就给总体的系统功耗带来的优势而言,没有哪种总线驱动技术堪与 Bus LVD

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号