基于DSP和SOPC数字信号发生器的设计

上传人:飞*** 文档编号:3782679 上传时间:2017-08-11 格式:DOC 页数:6 大小:731KB
返回 下载 相关 举报
基于DSP和SOPC数字信号发生器的设计_第1页
第1页 / 共6页
基于DSP和SOPC数字信号发生器的设计_第2页
第2页 / 共6页
基于DSP和SOPC数字信号发生器的设计_第3页
第3页 / 共6页
基于DSP和SOPC数字信号发生器的设计_第4页
第4页 / 共6页
基于DSP和SOPC数字信号发生器的设计_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《基于DSP和SOPC数字信号发生器的设计》由会员分享,可在线阅读,更多相关《基于DSP和SOPC数字信号发生器的设计(6页珍藏版)》请在金锄头文库上搜索。

1、基于 DSP 和 SOPC 数字信号发生器的设计时间:2009-07-16 09:29:23 来源:现代电子技术 作者:张建平,潘玲玲,戴咏夏 上海电力学院摘 要:为了比较 DSP 和 SOPC 技术在电子设计领域的应用,采用泰勒展开法和DDFS 技术,分别给出设计方案的硬件电路结构和软件流程图,并通过集成开发环境 CCS和 DE2 开发板实现正弦信号发生器。结果表明,采用 SOPC 技术设计的正弦信号发生器与使用 DSP 芯片实现相比,其高速的运算能力以及内部操作的灵活性,使得产生的波形具有控制方便,输出相位连续,精度高,稳定性好等优点,具有很高的应用价值。关键词:可编程片上系统;DSP;集

2、成开发环境 CCS;信号发生器O 引 言数字信号发生器是在电子电路设计、自动控制系统和仪表测量校正调试中应用很多的一种信号发生装置和信号源。而正弦信号是一种频率成分最为单一的常见信号源,任何复杂信号( 例如声音信号 )都可以通过傅里叶变换分解为许多频率不同、幅度不等的正弦信号的叠加,广泛地应用在电子技术试验、自动控制系统和通信、仪器仪表、控制等领域的信号处理系统中及其他机械、电声、水声及生物等科研领域。目前,常用的信号发生器绝大部分由模拟电路或数字电路构成,体积和功耗都很大,价格也比较贵。随着微电子技术和计算机技术的发展,以 DSP 微处理器及 DSP 软硬件开发系统( 例如集成开发环境 CC

3、S)及配套产品为内容已形成了庞大并极具前途的高新技术产业,而可编程逻辑器件、SOPC 等新技术的应用迅速渗透到电子、信息、通信等领域。这里分别借助 DSP 芯片运算速度高,功耗低,实时分析的优势以及 SOPC 技术灵活的可配置性、较高的可靠性、硬件升级容易等优点设计了正弦信号发生器,并对各自设计过程及优缺点进行了对比。1 基于 DSP 设计正弦信号发生器1 1 正弦波产生原理一般情况,产生正弦波的方法有两种:查表法和泰勒级数展开法。查表法是使用比较普遍的方法,优点是处理速度快,调频调相容易,精度高,但需要的存储器容量很大。泰勒级数展开法需要的存储单元少,具有稳定性好,算法简单,易于编程等优点,

4、而且展开的级数越多,失真度就越小。本文采用了泰勒级数展开法。一个角度为 的正弦和余弦函数,可以展开成泰勒级数,取其前 5 项进行近似得: 式中:x 为 的弧度值,x=2ffs(fs 是采样频率;f 是所要发生的信号频率) 。12 硬件设计系统硬件主要由微机、DSP 芯片、数模转换模块组成。其中,DSP 芯片采用的是 TI公司性价比良好的 TMS320VC5402。它有一组程序总线和三组数据总线、高度并行性的算术逻辑单元 ALU、专用硬件逻辑片内存储器、增强型 HPI 口和高达 100 MHz 的 CPU频率。它可以在一个周期里完成两个读和一个写操作,并且具有专门的硬件乘法器,广泛采用流水线操作

5、,提供特殊的 DSP 指令,可以用来快速地实现各种数字信号处理算法。DA 采用了一种双极型 8 位、低功耗数模转换器 DAC08,实现了高速同步数模转换。硬件结构框图如图 1 所示。 13 软件设计软件设计是基于 CCS 开发环境的。CCS 是 TI 公司推出的为开发 TMS320 系列 DSP 软件的集成开发环境,是目前使用最为广泛的 DSP 开发软件之一。它提供了环境配置、源文件编译、编译连接、程序调试、跟踪分析等环节,并把软、硬件开发工具集成在一起,使程序的编写、汇编、程序的软硬件仿真和调试等开发工作在统一的环境中进行,从而加速软件开发进程。本文采用了与硬件开发板相结合的在线编程模式,通

6、过 CCS 软件平台上应用 C 语言及 C54X 汇编语言来实现正弦信号发生装置。软件设计的思想是:正弦波的波形可以看作由无数点组成,这些点与 x 轴的每一个角度值相对应,可以利用 DSP 处理器处理大量重复计算的优势来计算 x 轴每一点对应的 y 的值(在 x 轴取 N 个点进行逼近)。整个系统软件由主程序和基于泰勒展开法的 SIN 子程序组成,相应的软件流程图如图 2 和图 3 所示。 程序中,N 值为产生正弦信号一个周期的点数,产生的正弦信号频率与 N 数值大小及 D A 转换频率 fDA 有关,产生正弦波信号频率 f 的计算公式为:f=fDA/N因此,选择每个正弦周期中的样点数,改变每

7、个采样点之间的延迟,即通过调节 N 值产生不同频率的波形,同时也可以利用软件改变输出的离散波形值乘以相应的缩放因子 A,从而调节波形的幅度。将程序装载到 DSP 目标芯片中,波形实现结果可以在 CCS 图形显示界面直观地表示出来(见图 4)或者用示波器观察输出结果如图 5 所示。 输出结果显示,在 CCS 图形观察窗口得到了频率稳定,信号干扰小,波形失真度较小的正弦信号;利用示波器也可观察到波形较好,稳定的正弦信号。2 基于 SOPC 技术设计正弦信号发生器尽管 DSP 处理器 (如 TI 的 TMS320 系列)在过去很长一段时间几乎是 DSP 应用系统核心器件的惟一选择。但由于其自身的局限

8、性,例如不灵活的硬件结构,使得其很难满足当今迅速发展的 DSP 应用市场。现代大容量、高速度、内嵌有各种 DSP 模块的 FPGA 和相应的 SOPC 技术出现,使得数字信号处理的实现更加容易。21 DDFS 原理直接数字频率合成(DDFS)电路由系统时钟、相位累加器、频率累加器、波形查找表、DA 转换器和信号调理电路构成。DDFS 的工作原理是在每个时钟周期,用频率累加器以输入频率字 FW 为步进进行自增累加,累加结果的高位送相位累加器,并与输入的相位字 PW 进行累加,相位累加的输出作为波形查找表的地址,从查找表中读出相应的数据送给 DA 转换器,最后经过低通滤波器、后级放大等信号调理电路

9、,以形成模拟量波形输出。图 6 给出系统结构框图。DDFS 的频率输出公式:式中:N 为相位累加器的位宽;M 为频率字位宽;Fclk 为系统时钟信号。 DDFS 通过数控振荡器产生频率、相位可控的正弦波。其优点体现在无需相位反馈控制,频率建立及频率切换较快,可编程且全数字化,控制灵活方便,输出相位连续。如果在相位累加器的位数 N 足够大时,理论上可以获得很高的分辨精度,应用 DDFS 还可以产生其他多种调制信号,因此具有极高的性价比。22 硬件模块设计与仿真利用 DSP BuiIder 进行 DSP 模块设计是 SOPC 技术的一个组成部分。关键设计过程在Matlab 的图形仿真环境 Simu

10、link 中进行,用图形方式调用 DSP Builder 和其他 Simulink库中,图形模块,构成系统级设计模块,如图 7 所示。模块化设计的主要优点在于只要改变模块中的状态字就可以轻松地控制正弦波的频率和相位,不用到程序里修改了,也不需要理解复杂难于掌握的硬件描述语言,真正做到模块化并充分节省设计时间和设计周期。电路模型设计完成后,可以利用 Simulink 环境的强大的图形化仿真验证功能,直接进行算法级模型仿真验证,结果如图 8 所示。由于在 Matlab 的 Simulink 中,模型仿真属于系统验证性质的仿真,并不是 RTL 级仿真,与目标器件和硬件系统没有关系。因此采用Model

11、sim 对设计电路进行功能仿真。Modelsim 是 Mentor 公司杰出的 HDL 仿真工具,以其强大的数字和模拟仿真功能而广泛应用,且仿真结果直观、易懂,如图 9 所示。由图 8 和图 9 输出波形结果可以看出,采用 SOPC 方案设计的正弦信号发生器产生的正弦波波形清晰、稳定、相位变化比较连续,且输出相位噪声低。23 系统硬件验证通过 SignaICompiler 把设计模型文件转成相应的硬件描述语言 VHDL 设计文件。在Quartus集成环境中,对vhd 文件进行编译、时序仿真,对设计文件进行仿真验证,确定 DE2 开发板中 PIO 所对应的输入输出即引脚锁定;对器件编程并最终下载到目标芯片 DE2EP2C35F672C6 上,以实现硬件测试;调用 Signal-Tap观察硬件测试结果,经DA 转换由示波器观察波形输出,其结果与系统仿真结果相同,从而验证了系统设计的合理性。3 结 语从工程应用的角度,提出了基于 DSP 及 SOPC 的结构化、模块化设计方法,该方法可以推广到其他电子设计领域,使系统电路设计更加简便直观,且便于扩展,具有较高的实用性和可靠性。通过对比 DSP 和 SOPC 设计的优缺点表明,与 DSP 设计相比,SOPC 技术可以大大缩短系统的设计周期,节省设计费用,提高产品的性价比和竞争力,因此更具有良好的推广和应用前景。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 综合/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号