五四位左移右移移位寄存器

上传人:ji****72 文档编号:35884434 上传时间:2018-03-22 格式:DOC 页数:4 大小:153KB
返回 下载 相关 举报
五四位左移右移移位寄存器_第1页
第1页 / 共4页
五四位左移右移移位寄存器_第2页
第2页 / 共4页
五四位左移右移移位寄存器_第3页
第3页 / 共4页
五四位左移右移移位寄存器_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《五四位左移右移移位寄存器》由会员分享,可在线阅读,更多相关《五四位左移右移移位寄存器(4页珍藏版)》请在金锄头文库上搜索。

1、实验实验五四位左移五四位左移/右移寄存器右移寄存器一、实验目的1、掌握双向移位寄存器的组成和工作原理;2、掌握双向移位寄存器逻辑功能;3、了解双向移位寄存器的应用;4、学可层次设计的方法二、实验内容1、仿真并下载验证四位并行存取双向移位寄存器(74194)的逻辑功能。画出 74194 实现左移的电路图及波形仿真图。画出 74194 右移的电路图和波形仿真图。画出 74194 并入置数的电路图和波形仿真图。2、设计并实现一个四位左/右移位寄存器。要求画出电路测试图;逻辑仿真,记录仿真图波形;下载验证,记录管脚分配和实验结果。原理:serin 在每个时钟触发沿到来时给出一位新的数据,移入寄存器的最

2、末端数据位中。这一位在过 n 个时钟触发沿后出现在 serout,下一个时钟触 发沿后,这个数据就丢失了。N 位串入串出移位寄存器可以使一个信号延迟 n 个时钟周期后再输出。74194 功能表输入输出功能S1S2QA*QB*QC*QD*保持00QAQBQCQD右移位01RINQAQBQC左移位10QBQCQDLIN载入11ABCD因为 194 是双向移位寄存器,它的内容可以根据控制输入信号的状态,向两个方向中的一 个方向移动。在 194 中,左移意味着从 QD 移到 QA右移意味着从 QA 移到 QD 所以,在 194 中,只要控制 S0S1 的输入,就可以控制左移和右移。其中 D3、D2、D

3、1、D0 为并行输入端;Q3、Q2、Q1、Q0 为并行输出端;SR 为右移串 行输入端,SL 为左移串行输入端;S1、S0 为操作模式控制端;MR 为无条件清零端; CP 为时钟脉冲输入端。 74194 能很好的实现左右移波形图如图1、以 S1.0的值 11 开头是因为当 S1.0为 11 时,载入数字。 2、当第一个时钟上跳沿到来时,移位器开始工作,如图,输入为 0001,载入,当 S1.0 为 10 时向左移动,输入 1,,输出则变为 0011,当时钟改变时,S1.0的值也发生该变, 在前一个输出的树枝上做改变八位移位寄存器 因为 74194 的芯片可以实现左右移,则通过级联的方式我们可以

4、得到八位移位寄存器 如图左移时,将低位向高位移动,则第 2 个芯片的则输出 H 连接第 1 块芯片的 SL,右移 则 A 连到 SR因为需要同一时钟信号的的变化,所以处理输入,以及 SR, SL,的不相同以外,其余都相同。 右移时,将高位的数向低一级的芯片作为右移的输入,左移时,则将第一级的芯片输出作 为低一级芯片的左移输入。 波形图实验总结及心得 实验验证 74194 的逻辑功能,并且利用芯片的级联设计了八位的移位器 1、验证了由于不同的输入 S1.0,所控制的移位器的以为方向不一样,如上表的总结 2、再设计八位移位器的时候,注意高位地位的顺序,以及高低位同 SR SL 的连接是否正 确匹配 3、在做波形仿真的时候,要注意合理安排初始值,S1.0从 11 开始,现在图一个数比较 方便移位的观察。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号