附录十一 两份模拟试题及参考答案

上传人:xzh****18 文档编号:34603136 上传时间:2018-02-26 格式:DOC 页数:10 大小:73.50KB
返回 下载 相关 举报
附录十一 两份模拟试题及参考答案_第1页
第1页 / 共10页
附录十一 两份模拟试题及参考答案_第2页
第2页 / 共10页
附录十一 两份模拟试题及参考答案_第3页
第3页 / 共10页
附录十一 两份模拟试题及参考答案_第4页
第4页 / 共10页
附录十一 两份模拟试题及参考答案_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《附录十一 两份模拟试题及参考答案》由会员分享,可在线阅读,更多相关《附录十一 两份模拟试题及参考答案(10页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理试题 11填空与选择题 :把正确的答案或选择写进括号内小数点后 6 位 (1) ( 2.56 )10 = ( )2 = ( )8 = ( )16(2) X= -0.1100 X原 = ( ) X补 = ( ) -X补 = ( )Y= 0.1001 Y原 = ( ) Y补 = ( ) -Y补 = ( )X+Y补 = ( )Y /X原 = ( )(3) 按照 IEEE 标准,一个浮点数由 1 位( ) ,n 位( )和 m 位( )组成,其中的( )部分选用移码表示, ( )选用原码表示。该浮点数的数值范围主要取决于( )的位数,而数据的表示精度主要取决于( )的位数。在不使用隐藏位

2、时,非零值的规格化的浮点数尾数数值的( )必定为 1。A 浮点数 B 阶码 C 一位 D 符号 E 多位F 中央处理器(CPU) G 移码 H 尾数 I 动态J 最高位 K 每一位 L 控制(4) 在计算机系统中,高速缓冲存储器是被设置在( )和( )之间,用于解决( )读写速度慢,跟不上( )快速取得指令或数据的矛盾;通常选用( )存储器芯片实现。它与主存储器的读写原理不同,执行写入操作时,在把有关( )信息写入选中的高速缓冲存储器的某一单元时,还应该将与这一信息相关的( )信息或其中的一部分写入与之对应的标志字段;在执行读出操作时,不能仅仅只通过对原本用于读主存储器的地址信息进行译码去选择

3、高速缓冲存储器的某一单元来取得所需要的数据,还必须通过检查高速缓冲存储器的有关单元的标志位的值,才能确定得到的是否是所要求的数据,这是因为高速缓冲存储器的( )单元对应( )的多个存储单元。依据被读单元的内容或其一部分来判断得到的是否是所需要的数据这一原理来运行的存储器被称为( )存储器。A 数据 B 一个 C 主存地址 D 可以 E 多个 G 不可以H 中央处理器(CPU) I ROM J 静态 K 动态L RAM M 不可以 N 高位 O 低位 P 控制 Q 读/ 写R 运行 S 关联(相联)2. 回答题(1) 动态与静态存储器芯片在特性和使用场合两个方面有那些区别?(2) 为了提高计算机

4、系统的输入/输出能力,可以在总线的设计与实现中采用哪些方案?他们各自解决的是什么方面的问题?(3) 在 PC 机系统中,为了使选用 CRT 器件的显示器既能显示字符又能显示简单的图形,在显示接口卡中包括那些功能部件?显示字符和显示简单的图形的运行过程的主要区别是什么?(4) 简单说明微程序控制器应由哪几个功能部件组成,每一个部件承担的主要功能是什么? (5) 从概念上讲,有哪几种指令会通过给出一个新的指令地址来改变指令顺序执行的情况?通常可以采用什么方案在指令字中给出这一新的指令地址(至少说出 3 种)和其他有关信息?(6) 在微程序的控制器中,使用哪个部件来接续每条指令不同的执行步骤?有哪些

5、办法(至少说出 3 种)用于从当前微指令找到下一条微指令?计算机组成原理试题 21填空与选择题 :把正确的答案或选择写进括号内(1) ( 1A.B )16 = ( )2 = ( )8 = ( )10 (2) X= 0.1100 X原 = ( ) X补 = ( ) -X补 = ( )Y= -0.1001 Y原 = ( ) Y补 = ( ) -Y补 = ( )Y+X补 = ( )Y*X原 = ( )(3) 奇偶校验码中的偶校验实现的是在 k 个( )位之外,增加( )个校验位,使得新得到的 k + 1 位的码字具有某种特性,即新的码字中取值为 1 的( )总保持为( ) ,例如对应 4 位数据 0

6、101 的校验位的值必定为( ) ,数据 1101 的校验位的值必定为( ) ,奇偶校验码中的码距为( ) 。当一个选用偶校验规则的合法码字中的一个信息位出现错误时,可以发现这一出了错的码字中取值为( )的总位数变成奇数,不再具有规定的特性。正是通过检查奇偶校验码的码字仍保持规定的特性来区分是否某一位信息出现了错误。A 0 B 存储容量 C 4 D 一个 E 地址F 数据 G 1 H 2 I 多个 J 控制K 3 L 位数 M 主存储器 N 偶数 O 奇数(4) 虚拟存储器是使用高速( )上的一片存储空间,来保存原本应存放在( )中的信息,来解决( )的( )不够大,存放不下足够多的数据和程序

7、的问题,这不仅确保更大容量的程序可以在配备比较小容量的主存储器的系统中运行,还使得保存单位信息的( )得到降低,因为存放同等数量信息时,使用磁盘比使用( )的成本要低得多。但是磁盘的读写速度很慢,而且只能以数据块的方式和主存储器交换数据,CPU 不能直接以字为单位读磁盘中的数据。按照以何种方式来管理和分配主存储器空间,可以把对存储器管理区分为( )和( )两种基本的管理方案。其中( )存储管理中段的长度是程序本身的规模决定的,可变,会在主存储器中形成( ) , ( )存储管理中的页长是按照需要对程序存储区域人为划分的结果。A 磁带 B 存储容量 C 读写 D 平均价格 E 数据 F 磁盘G 页

8、式 H 光盘 I 碎块 J 存储空间 K 主存储器L 段式 M 状态 N 主存储器分段 O 动态分区 P 请求分页2回答题(1) 何谓主存储器的多体结构?为什么它能提高主存储器的读写速度?(2 简单说明常规针式打印机的组成和打印一个字符的工作过程。(3) 直接控制方式,程序中断方式和直接内存访问方式在计算机系统的输入/输出过程中,各自的主要作用是什么?各自对 CPU 的运行负荷有什么样的影响?(4) 简单说明微程序的控制器应由哪几个功能部件组成,每一个部件承担的主要功能是什么? (5) 从原理上讲,若不计算读取指令和检查有无中断请求的处理过程,下述类型的指令各自要用几个执行步骤来完成相应的操作

9、要求,并写出每一步完成的具体功能。 CPU 内部的寄存器和寄存器之间的数据运算与传送, 主存储器的一个存储单元与一个累加器之间的数据传送, 主存储器的 2 个存储单元之间的数据传送。(6) 在组合逻辑的控制器中,是哪个部件并通过什么办法来区分每条指令不同的执行步骤?从线路的角度看,它属于哪一种逻辑电路?如何确定它所使用的触发器的位(个)数?计算机组成原理试题 1 参考答案2填空与选择题 :把正确的答案或选择写进括号内小数点后 6 位 (1) ( 2.56 )10 = (10.100011 )2 = (2.43 )8 = (2.8C )16(2) X= -0.1100 X原 = (1 1100

10、) X补 = (1 0100 ) -X补 = ( 0 1100 )Y= 0.1001 Y原 = (0 1001 ) Y补 = (0 1001) -Y补 = ( 1 0111 )X+Y补 = ( 1 1101 )Y /X原 = ( 1 1100 )(3) 按照 IEEE 标准,一个浮点数由 1 位(D ) ,n 位(B)和 m 位(H)组成,其中的(B )部分选用移码表示, (H)选用原码表示。该浮点数的数值范围主要取决于(B)的位数,而数据的表示精度主要取决于(H )的位数。在不使用隐藏位时,非零值的规格化的浮点数尾数数值的(J)必定为 1。A 浮点数 B 阶码 C 一位 D 符号 E 多位F

11、 中央处理器(CPU) G 移码 H 尾数 I 动态J 最高位 K 每一位 L 控制(4) 在计算机系统中,高速缓冲存储器是被设置在(C)和(H )之间,用于解决(C )读写速度慢,跟不上(H)快速取得指令或数据的矛盾;通常选用(J)存储器芯片实现。它与主存储器的读写原理不同,执行写入操作时,在把有关(A)信息写入选中的高速缓冲存储器的某一单元时,还应该将与这一信息相关的(C )信息或其中的一部分写入与之对应的标志字段;在执行读出操作时,不能仅仅只通过对原本用于读主存储器的地址信息进行译码去选择高速缓冲存储器的某一单元来取得所需要的数据,还必须通过检查高速缓冲存储器的有关单元的标志位的值,才能

12、确定得到的是否是所要求的数据,这是因为高速缓冲存储器的(B)单元对应 (C )的多个存储单元。依据被读单元的内容或其一部分来判断得到的是否是所需要的数据这一原理来运行的存储器被称为(S)存储器。A 数据 B 一个 C 主存地址 D 可以 E 多个 G 不可以H 中央处理器(CPU) I ROM J 静态 K 动态L RAM M 不可以 N 高位 O 低位 P 控制 Q 读/ 写R 运行 S 关联(相联)2. 回答题(1) 动态与静态存储器芯片在特性和使用场合两个方面有那些区别?动态存储器芯片是通过寄生电容存储一个二进制位的信息,为解决漏电会丢失信息的问题需要刷新操作,是破坏性读出,需要回写操作

13、,使读写周期变长,造成运行速度较慢,但是它的集成度高,价格便宜,主要用于实现速度低一些、但容量要求较大的主存储器;而静态存储器芯片不需要刷新操作,也不是破坏性读出,不需要回写操作,运行速度高,但芯片的集成度低,故价格更高,主要用于实现要求速度更快但容量可以较小的 CACHE存储器。(2) 为了提高计算机系统的输入/输出能力,可以在总线的设计与实现中采用哪些方案?他们各自解决的是什么方面的问题?提高总线时钟的频率,以便在单位时间内完成更多次数的数据传送;增加数据总线的位数,以便在每次数据传送时同时传送更多位数的数据;采用成组数据传送(BURST 传送)方式,使得在一组数据传送的过程中,尽可能地把

14、发送地址和传送数据在时间上重叠起来;采用多总线结构,使得多个数据同时通过不同的总线完成传送。最终达到在单位时间内传送尽可能多的数据的目的,即提高了输出输入能力。(3) 在 PC 机系统中,为了使选用 CRT 器件的显示器既能显示字符又能显示简单的图形,在显示接口卡中包括那些功能部件?显示字符和显示简单的图形的运行过程的主要区别是什么?包括显示存储器,字符发生器,产生视频信号的移位寄存器等。显示字符时,是通过从显示存储器取得将要显示字符的 ASCII 码和显示属性信息,再从字符发生器找到该字符字形的相应点阵信息,并经过移位寄存器给出视频信号送到 CRT 器件。而显示图形时,显示存储器中存放的是图形中每个显示点(像素)的显示属

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 中学教育 > 试题/考题 > 高中试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号