串行数据检测器课程设计

上传人:wt****50 文档编号:32731077 上传时间:2018-02-12 格式:DOC 页数:17 大小:204.50KB
返回 下载 相关 举报
串行数据检测器课程设计_第1页
第1页 / 共17页
串行数据检测器课程设计_第2页
第2页 / 共17页
串行数据检测器课程设计_第3页
第3页 / 共17页
串行数据检测器课程设计_第4页
第4页 / 共17页
串行数据检测器课程设计_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《串行数据检测器课程设计》由会员分享,可在线阅读,更多相关《串行数据检测器课程设计(17页珍藏版)》请在金锄头文库上搜索。

1、串行数据检测电路的设计I摘 要分析了时序逻辑电路设计中的状态化简问题,指出了状态化简不会改变电路的逻辑功能,不可能使电路产生错误输出。讨论了串行数据检测器的米里型电路设计和摩尔型电路设计,提出了一种在输入数据稳定的区段进行检测、确定电路状态,在输入数据改换为下一位时输出状态信息,确保系统正常工作的米里型电路设计方法,这种方法对米里型电路的设计有通用性。时 序 逻 辑 也 叫 时 态 逻 辑 ( temporal logic) , 是 计 算 机 科 学 里 一 个 很 专 业 很 重 要的 领 域 。 时 序 逻 辑 被 用 来 描 述 为 表 现 和 推 理 关 于 时 间 限 定 的 命

2、题 的 规 则 和 符 号 化 的 任 何 系 统 , 主要 用 于 形 式 验 证 。 20世 纪 60年 代 Arthur Prior提 出 介 入 的 基 于 模 态 逻 辑 的 特 殊 的 时 间 逻 辑 系 统 , 这一 理 论 后 来 被 艾 米 尔 伯 努 利 等 逻 辑 学 家 进 一 步 发 展 。关键词:串行数据检测电路 ; 逻辑电路 ;调试串行数据检测电路的设计II目 录1.绪论 .12.设计方案 .23.电路的原理及其设计 .34.安装与调试 . 115.结 论 .13参考文献 .14串行数据检测电路的设计11.绪论 本次试验所需要的选择器有着很重要的应用意义。在当今社

3、会各个领域都发挥着重要的作用,因为它能在触发后产生相应的反应,可以应用在报警器、抢答器等电子产品中,它为人们本次课设所设计的数据选择器在现实生活中带来许多方便之处。接收到本课设时想到的相关内容非常之多:首先是想到了是要有连续的序列脉冲信号输入;其次是要进行以触发器为基础的同步时序电路设计或是以中大规模集成电路为基础的时序电路的设计;最后还应检测一下电路能否自启动。若以 X 为输入信号出现,Y 为输出信号出现时:以触发器为基础的同步时序电路设计,还要在原始状态图上补充 X 不是 1111 码的各种输入的对应状态及其转换关系,建立完整的原始状态图,然后进行状态化简,求触发器的级数、类型以及驱动方程

4、,最后画出逻辑电路;以中大规模集成电路为基础的时序电路设计,则需要将 X 序列的串行码按连续 4 位为 1 组转换成并行码,这样就可以用组合电路检测并行码是否正好是 1111。用移位寄存器可实现上述转换。串行数据检测电路的设计22.设计方案我们自己设计电路时,要要让自己设计的电路力求简单,自己反复思考,提升动手能力,加强团队意识。一、 逻辑抽象,得出电路的状态转换图或状态转换表,就是要求实现的时序逻辑功能表示为时序逻辑函数,可以用状态转换表的形式,也可以用状态转换图的形式。二、 状态化简的目的就在于将等价状态合并,以求得最简单的状态转换图。三、 状态分配又称为状态编码。四、 选定触发器的类型,

5、求出电路的状态方程、驱动方程和输出方程。五、 根据得到的方程式画出逻辑图。六、 检查设计的电路能否自启动。如果电路不能自动启动,则需要采取措施加以解决。一种解决方法是在电路开始工作时通过预置数将电路的状态置成有效状态循环中的某一种。另一种解决办法是通过修改逻辑设计加以解决。串行数据检测电路的设计33.电路原理及设计时序逻辑问题状态转换图(表)最简状态转换图(表)电路方程式逻辑电路图逻辑抽象 状态化简选定触发器的类型检查能否自启动图1. 同步时序逻辑电路的设计过程时序逻辑电路设计的一般步骤是:(1) 逻辑抽象,画出电路的原始状态转换图、状态转换表。(2) 状态化简。(3) 状态编码(即二进制状态

6、分配) ,进而作出状态转移表。(4) 选定触发器类型,求出电路的逻辑函数表示式(状态方程、驱动方程和输出方程) 。(5) 画出逻辑图,检测设计的电路能否自启动。这种方法具有一般性,例1 也是依此完成串行数据检测电路的设计4设计的。输人数据为输入变量,以X 表示;检测结果为输出变量,以Y 表示。设电路在输入1个时的状态为S 0 ,输入个2以后的状态为S 1 ,连续输入3个1以后的状态为S 2 ,连续输入4个或4个以上1 以后的状态为S 3 ,同时输出Y 为高电平1 。则电路的状态转换图如图1 所示。图1 原始状态转换图图2 化简后的状态转换图S2 和S3 是等效状态,可以合并为一个状态,化简后的

7、状态转换图如图2 所示。所需触发器个数为2 ,取触发器状态Q1 Q0 的00 、01 和10 分别代表S 0 、S 1 和S 2 ,则有Q1n+1 = XQ0+ XQ1Q0n+1= X Q1 Q0 = ( X Q1) Q0 + 1Q0选用J 、K触发器,则 J 1 = XQ0 K 1 = XJ 0 = XQ1 K0 = 1电路的输出方程为 Y = XQ 1由上所述,可画出检测电路的逻辑图,如图3 所示。串行数据检测电路的设计53S2S1S0S1/0 1/00/10/00/01/00/01/0图 A.状态转换图表 A. 状态转换表卡诺图:YSn/1nX0S1S2S3S0 /00S/00S/13S

8、/00S1 /01/02/02/01串行数据检测电路的设计6由图 A 中可见,S4 和 S3 在同样的输入下有同样的输出,而且转向同样的次态,因而 S4和 S3 为等价状态可以合并,将状态转换图简化为图 B 的形式。需要强调的一点是每当电路转换到次态时,输入也必须同时转换为下一个输入状态,否则将会把原来的输入状态当做下一个输入状态。而且,只有在这种条件下,才能将 S4和 S5 两个状态合并化简。因为电路工作过程中有四个状态,所以需要用两个触发器的四种状态组合表示,若以两个触发器状态的 00,01,10,11 分别表示 S0,S1,S2,S3,并以 A 表示输入,以 Y 表示输出,即可根据图的状

9、态转换图列出电路的状态转换表。从表可画出 Q1*,Q0*,Y 的卡诺图,从从卡诺图得到电路的状态方程和输出方程Q1Q0 Q1Q0/YA00 01 11 100 00/0 00/0 00/0 00/01 01/0 10/0 11/1 11/0串行数据检测电路的设计7Q1*=AQ1+AQ0Q0*=AQ1+aq0Y=AQ1Q0若选用 D 触发器组成该电路,则根据 D 触发器的特性方程 Q*=D,得到电路的驱动方程D1=AQ1+AQ0D0=AQ1+AQ0在连接实物时我们用到与门,或门,D 触发器,下面是一些介绍。74LS08串行数据检测电路的设计8四 2 输入与门08 为四组 2 输入端与门(正逻辑)

10、 ,共有 54/7408、54/74S08、54/74LS08 三种线路结构型式,其主要电特性的典型值如下:型号 t PLH t phl P D54/7408 17.5ns 12ns 78mW54/74S08 4.5ns 5ns 125mW54/74LS08 8ns 10ns 7mW串行数据检测电路的设计9引出端符号:1A-4A 输入端1B-4B 输入端1Y-4Y 输出端本次设计采用的是 74LS08逻辑图:串行数据检测电路的设计10功能表:Y=AB输入 输出A B YL L LL H LH L LH H串行数据检测电路的设计1174LS32串行数据检测电路的设计124.安装与调试D 触发器工

11、作原理SD 和 RD 接至基本 RS 触发器的输入端,它们分别是预置和清零端,低电平有效。当SD=1 且 RD=0 时,不论输入端 D 为何种状态,都会使 Q=0,Q 非=1,即触发器置 0;当SD=0 且 RD=1 时,Q=1,Q 非=0 ,触发器置 1,SD 和 RD 通常又称为直接置 1 和置 0 端。我们设它们均已加入了高电平,不影响电路的工作。工作过程如下: 1.CP=0 时,与非门 G3 和 G4 封锁,其输出 Q3=Q4=1,触发器的状态不变。同时,由于 Q3 至 Q5 和 Q4 至 Q6 的反馈信号将这两个门打开,因此可接收输入信号 D,Q5=D非,Q6=Q5 非=D。 D 触

12、发器原理2.当 CP 由 0 变 1 时触发器翻转。这时 G3 和 G4 打开,它们的输入 Q3 和 Q4 的状态由 G5和 G6 的输出状态决定。Q3=Q5 非=D ,Q4=Q6 非=D 非。由基本 RS 触发器的逻辑功能可知,Q=Q3=D 。 3.触发器翻转后,在 CP=1 时输入信号被封锁。这是因为 G3 和 G4 打开后,它们的输出 Q3 和 Q4 的状态是互补的,即必定有一个是 0,若 Q3 为 0,则经 G3 输出至 G5 输入的反馈线将 G5 封锁,即封锁了 D 通往基本 RS 触发器的路径;该反馈线起到了使触发器维持在 0 状态和阻止触发器变为 1 状态的作用,故该反馈线称为置

13、 0 维持线,置 1 阻塞线。Q4 为 0 时,将 G3 和 G6 封锁,D 端通往基本 RS 触发器的路径也被封锁。Q4 输出端至G6 反馈线起到使触发器维持在 1 状态的作用,称作置 1 维持线;Q4 输出至 G3 输入的反串行数据检测电路的设计13馈线起到阻止触发器置 0 的作用,称为置 0 阻塞线。因此,该触发器常称为维持-阻塞触发器。总之,该触发器是在 CP 正跳沿前接受输入信号,正跳沿时触发翻转,正跳沿后输入即被封锁,三步都是在正跳沿后完成,所以有边沿触发器之称。与主从触发器相比,同工艺的边沿触发器有更强的抗干扰能力和更高的工作速度。功能描述串行数据检测电路的设计145.结论本次课

14、程设计,我所设计的是串行数据检测电路。通过这次课程设计让我了解了更多关于数电的知识,为今后的学习打下了坚实的基础。这个电路设计是关于时序逻辑电路的设计。在时序逻辑电路的设计中,状态化简不会改变电路的逻辑功能,不可能使电路产生错误输出。为保证串行数据检测器可靠、正常地工作,可在一般设计方法的基础上,依具体情况灵活处时序逻辑电路简称时序电路。时序电路有两大类:同步时序电路和异步时序电路。在同步时序电路中,有一个公共的时钟信号,电路中各记忆元件受它统一控制,只有在该时钟信号到来时,记忆元件的状态才能发生变化,从而使时序电路的输出发生变化,而且每来一个时钟信号,记忆元件的状态和电路输出状态才可能改变一

15、次。如果时钟信号没有到来,输入信号的改变不能引起电路输出状态的变化。在异步时序电路中,电路没有统一的时钟信号,各记忆元件也不受同一时钟控制,电路的改变是由输入信号引起的。本次课设设计的思想是设计设计一个串行数据检测电路,当连续出现四个和四个以上的 1 时,检测输出信号为 1,其余情况下的输出信号为 0。总共有六个步骤来设计,分别是原始状态转换图、状态转换表;状态化简; 状态分配;选定触发器类型、确定激励和输出函数表达式;根据得到的方程式画出逻辑图;检查设计的电路能否自启动。串行数据检测电路的设计15参考文献1 唐志宏.数字电路与系统.大连理工大学城市学院电子技术研究室2 阎石、王红编.数字电子技术

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 建筑机械

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号