protel中erc检查错误中英对照大全

上传人:第*** 文档编号:32694802 上传时间:2018-02-12 格式:DOCX 页数:6 大小:23.68KB
返回 下载 相关 举报
protel中erc检查错误中英对照大全_第1页
第1页 / 共6页
protel中erc检查错误中英对照大全_第2页
第2页 / 共6页
protel中erc检查错误中英对照大全_第3页
第3页 / 共6页
protel中erc检查错误中英对照大全_第4页
第4页 / 共6页
protel中erc检查错误中英对照大全_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《protel中erc检查错误中英对照大全》由会员分享,可在线阅读,更多相关《protel中erc检查错误中英对照大全(6页珍藏版)》请在金锄头文库上搜索。

1、一、Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共 12 项)6 v b# K4 P Dbus indices out of range 总线分支索引超出范围( T8 $ D) ( k A2 sBus range syntax errors 总线范围的语法错误Illegal bus range values 非法的总线范围值Illegal bus definitions 定义的总线非法 7 v: V/ N L/ d) q! N( M$ q- k fMismatched bus label orderin

2、g 总线分支网络标号错误排序 Z7 e+ M5 R$ % OMismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线 5 I8 ( v6 5 F0 h6 FMismatched bus widths 总线宽度错误Mismatched bus section index ordering 总线范围值表达错误Mismatched electrical types on bus 总线上错误的电气类型 2 ?4 j v, w. m. ?2 CMismatched generics on bus (first index) 总线范围值的首位错误Mism

3、atched generics on bus (second index) 总线范围值末位错误Mixed generics and numeric bus labeling 总线命名规则错误+ |) s A# k: F% : A4 5 o2 S1 T AB:Violations Associated Components 有关元件符号电气错误(共 20 项)2 F0 k+ s4 M# ) J O9 a! Q1 G4 RComponent Implementations with duplicate pins usage 元件管脚在原理图中重复被使用Component Implementatio

4、ns with invalid pin mappings 元件管脚在应用中和 PCB 封装中的焊盘不符( b0 L* ?% g q3 6 X7 a& R+ AComponent Implementations with missing pins in sequence 元件管脚的序号出现序号丢失Component contaning duplicate sub-parts 元件中出现了重复的子部分 2 _: % B# S3 J i4 c1 K: m9 c+ p5 lComponent with duplicate Implementations 元件被重复使用Component with du

5、plicate pins 元件中有重复的管脚Duplicate component models 一个元件被定义多种重复模型Duplicate part designators 元件中出现标示号重复的部分 4 N6 H# _1 ?0 M& DErrors in component model parameters 元件模型中出现错误的的参数 0 m7 a/ I$ z5 x1 M m1 z3 l9 UExtra pin found in component display mode 多余的管脚在元件上显示Mismatched hidden pin component 元件隐藏管脚的连接不匹配 #

6、 k% T, K, p# n) C+ UMismatched pin visibility 管脚的可视性不匹配 2 z; ?) U 3 - |Missing component model parameters 元件模型参数丢失Missing component models 元件模型丢失Missing component models in model files 元件模型不能在模型文件中找到 . S: ?4 K b: N& a8 TMissing pin found in component display mode 不见的管脚在元件上显示 5 n- U5 x. k2 s- t5 W+ n

7、: d# dModels found in different model locations 元件模型在未知的路径中找到 % v 8 + _( E& Sheet symbol with duplicate entries 方框电路图中出现重复的端口 2 o4 . h5 w+ R8 Y. l+ x2 wUn-designated parts requiring annotation 未标记的部分需要自动标号+ K2 o& N& E* X! n4 X, hUnused sub-part in component 元件中某个部分未使用 4 _- Y3 f/ i% 4 B- SC: violatio

8、ns associated with document 相关的文档电气错误(共 10 项) b F M% w8 W, _( Zconflicting constraints 约束不一致的 5 * 8 v- a7 o, s4 e% A# qduplicate sheet symbol name 层次原理图中使用了重复的方框电路图duplicate sheet numbers 重复的原理图图纸序号missing child sheet for sheet symbol 方框图没有对应的子电路图 4 z7 K/ S$ p, O: y- 5 K; jmissing configuration targ

9、et 缺少配置对象; j: K7 R9 X9 R, s6 h& N8 s. C$ n& c* qmissing sub-project sheet for component 元件丢失子项目multiple configuration targets 无效的配置对象 5 c7 # o( L; N5 x6 Bmultiple top-level document 无效的顶层文件; C9 H/ Q0 X U8 P; q+ h! Vport not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口sheet enter not linked to

10、 child sheet 方框电路图上的端口在对应子原理图中没有对应端口) K% p a5 # N+ x8 m# ED: violations associated with nets 有关网络电气错误(共 19 项)adding hidden net to sheet 原理图中出现隐藏网络 9 Y+ U. V# b4 P. adding items from hidden net to net 在隐藏网络中添加对象到已有网络中auto-assigned ports to device pins 自动分配端口到设备引脚duplicate nets 原理图中出现重名的网络floating net

11、 labels 原理图中有悬空的网络标签 h0 a s( t* Z, Pglobal power-objects scope changes 全局的电源符号错误net parameters with no name 网络属性中缺少名称/ / V2 ( l$ k7 / J/ h( m3 pnet parameters with no value 网络属性中缺少赋值nets containing floating input pins 网络包括悬空的输入引脚 D$ g enets with multiple names 同一个网络被附加多个网络名# q! j/ X) W Qnets with no

12、 driving source 网络中没有驱动 g$ b* L4 m1 v6 i5 _! anets with only one pin 网络只连接一个引脚nets with possible connection problems 网络可能有连接上的错误signals with multiple drivers 重复的驱动信号sheets containing duplicate ports 原理图中包含重复的端口signals with load 信号无负载signals with drivers 信号无驱动# F0 o2 F+ R$ 5 N# V3 X; w1 unconnected o

13、bjects in net 网络中的元件出现未连接对象unconnected wires 原理图中有没连接的导线E: Violations associated with others 有关原理图的各种类型的错误(3 项) ! y( _, ( F* v$ r9 Q/ e6 N- H% z% H$ I P1 1 ONo Error 无错误; q& h8 w% z# d9 G+ P1 vObject not completely within sheet boundaries 原理图中的对象超出了图纸边框 ?; m8 M0 T9 L5 r0 E* T0 bOff-grid object 原理图中的

14、对象不在格点位置; e& m8 V( T/ tF:Violations associated with parameters 有关参数错误的各种类型2 + r5 2 o; tsame parameter containing different types 相同的参数出现在不同的模型中 A7 K5 Z h+ R E9 W4 Lsame parameter containing different values 相同的参数出现了不同的取值% K* V 2 y0 W. 二、Comparator 规则比较/ N7 q6 N+ N0 NA:Differences associated with com

15、ponents 原理图和 PCB 上有关的不同(共 16 项) O) l* g4 V+ Z4 : a2 u, NChanged channel class name 通道类名称变化; o- g P4 D# |$ ?2 G. wChanged component class name 元件类名称变化 3 L A m . A6 c# Y4 s7 q: 4 vChanged net class name 网络类名称变化 ; Q6 n l% y1 Y: M. O5 wChanged room definitions 区域定义的变化Changed Rule 设计规则的变化 1 u0 E q: f1 A

16、O7 CChannel classes with extra members 通道类出现了多余的成员 8 6 a8 N c4 _, w9 H C) X. v7 S7 Component classes with extra members 元件类出现了多余的成员 |% B9 R! W. Q5 h& r2 n7 nDifference component 元件出现不同的描述; J% n5 N& p9 * q1 z& $ w, FDifferent designators 元件标示的改变$ u% V( H6 c i r/ PDifferent library references 出现不同的元件参考库Different types 出现不同的标准 5 r: x! Y# a: f4 G oDifferent

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 职业教育

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号