专业综合课程设计-PCM编码器的设计

上传人:aa****6 文档编号:29981301 上传时间:2018-01-26 格式:DOC 页数:15 大小:1.38MB
返回 下载 相关 举报
专业综合课程设计-PCM编码器的设计_第1页
第1页 / 共15页
专业综合课程设计-PCM编码器的设计_第2页
第2页 / 共15页
专业综合课程设计-PCM编码器的设计_第3页
第3页 / 共15页
专业综合课程设计-PCM编码器的设计_第4页
第4页 / 共15页
专业综合课程设计-PCM编码器的设计_第5页
第5页 / 共15页
点击查看更多>>
资源描述

《专业综合课程设计-PCM编码器的设计》由会员分享,可在线阅读,更多相关《专业综合课程设计-PCM编码器的设计(15页珍藏版)》请在金锄头文库上搜索。

1、湖南文理学院课程设计报告课程名称: 专业综合课程设计 系 部: 电气与信息工程学院 专业班级: 通信 07103 班 学生姓名: 指导教师: 完成时间: 2010-6-22 报告成绩:评阅意见:评阅教师 日期 目 录1设计目的和意义12设计原理12.1 PCM 编码系统工作原理12.2单片 PCM编译码芯片 TP3067介绍32.3 系统工作原理53 仿真波形及分析74 心得体会85 参考文献8附录91 设计目的和意义掌握 PCM 码的基本原理和设计方法,并设计实现 PCM 码编码器。PCM 编解码比其他一些方式更能提供高性能的点到点通信,通信保密性强,特别适合金融、保险等保密性要求的客户需要

2、; 另外,它的传输质量高,网络时延小,信道固定分配,充分保证了通信的可靠性,保证用户的带宽不会受其他用户的影响;而且 拥护通过这条高速的国际互联通道,可构筑自己的 Internet、E-mail等应用系统; 还可以使用户网络的整体接入使局域网内 PC 均可共享互联网资源。2 设计原理2.1 PCM 编码系统工作原理脉冲编码调制是把模拟信号数字化传输的基本方法之一,它通过抽样、量化和编码,把一个时间连续、取值连续的模拟信号变换成时间离散、取值离散的数字信号,然后在信道中进行传输。PCM编码系统的组成如图1所示。图1 PCM编码原理框图信号先经过防混叠低通滤波器,得到限带信号(300Hz3400H

3、z),进行脉冲抽样,变成8KHz重复频率的抽样信号(即离散的脉冲调幅PAM信号),然后将幅度连续的PAM信号用“四舍五入”办法量化为有限个幅度取值的信号,再经编码,转换成二进制码。为解决共有均匀量化时小信号量化误差大、音质差的问题,在实际中采用不均匀选取量化间隔的非线性量化方法,即量化特性在小信号时分层密、量化间隔小,而在大信号时分层疏、量化间隔大。A律的量化特性初始段如图2。量化编码表见表1。这种折线近似压扩的特点是各段落量阶关系都是2的幂次。在段落内为均匀分层量化,即等间隔16个分层,这些对于用数字电路实现非线性编译码是极为方便的。模拟信号输入低通滤波 抽 样 量 化 编 码图2 A律的量

4、化特性曲线表1:A律量化编码表2.2 单片PCM编译码器TP3067介绍本实验系统选择了TP3067芯片作为PCM编译码器,它把编译码器(Codec)和滤波器(Filter)集成在一个芯片上,功能比较强,它既可以进行A律变换,也可以进行u律变换,它的数据既可用固定速率传送,也可用变速率传送,它既可以传输信令帧也可以选择它传送无信令帧,并且还可以控制它处于低功耗备用状态,到底使用它的什么功能可由用户通过一些控制来选择。TP3067可以组成模拟用户线与程控交换设备间的接口,包含有话音A律编解码器。自调零逻辑。它的编码和解码工作既可同时进行,也可异步进行。它的内部结构方框图见图3,外部引脚排列见图4

5、,引脚说明见表2。图3 TP3067内部结构框图 图4 TP3067管脚排列图表2:引脚说明引脚号符 号 功 能1 VPO+ 接收功率放大器非倒相输出2 GNDA 模拟地3 VPO- 接收功率放大器倒相输出4 VPI 接收功率放大器倒相输入5 VFRO 接收滤波器的模拟输出6 VCC 正电源引脚,V cc=+5V57 FSR接收的帧同步脉冲,它启动BCLKR, 于是PCM数据移入Dr,FSR为8KHz脉冲序列。8 Dr 接收帧数据输入,PCM数据随着FSR前沿移入Dr。9BCLKRCLKSEL在FSR的前沿后把数据移入Dr的位时钟,其频率可从64KHz到2.048MHz。另一方面它也可能是一个

6、逻辑输入,以此为在同步模式中的主时钟选择频率R C 有 源滤波 器开 关电容带通 滤波器电压基准自动零逻辑A / D控制 逻辑R C 有 源滤波 器开 关电容带通 滤波器S / HD A CS / HD A CX M TR E GO E比较 器-+-+-+定 时和控制R C VR E GC L KD xD rM C L K xM C L K R /P D NB C L K xB C L K R/ C L K S E LF S x F S RVC CVB BG N D A- 5 V+ 5 V0 VR 4R 3R 2R 1RRV F x I +V F x I -V P O +V P O -模拟环回

7、V F R OV P IB C L K R / C L K S E LV P O +G N D AV P O -V P IV F R OVC CF S RD rM C L K R / P D NVB BV F x I +V F x I -G S xA N L BT S xF S xD xB C L K xM C L K x1234567891 0 1 11 21 31 41 51 61 71 81 92 01.536MHz/1.544MHz或2.048MHz。BCLKR 用在发送和接收两个方向。10MCLKR/PDN接收主时钟。其频率可以为1.536MHz、1.544MHz或2.048MHz。

8、它允许与MCLKx异步,但为了获得最佳性能应当与MCLKx同步,当MCLKR连续联在低电位时,MCLKx被选用为所有内部定时,当MCLKR连续工作在高电位时,器件就处于掉电模式。11 MCLKx发送主时钟,其频率可以是1.536MHz,1.544MHz或2.048MHz,它允许与MCLKR异步,同步工作能实现最佳性能。12 BCLKx把PCM数据从Dx上移出的位时钟,其频率可从64KHz变至2.048MHz,但必须与MCLKx同步。13 Dx 由FSx启动的三态PCM数据输出14 FSx 发送帧同步脉冲输入,它启动BCLKx,并使Dx上PCM数据移出。15 TSx 开漏输出,在编码器时隙内为低

9、电平脉冲。16 ANLB模拟环回路控制输入,在正常工作时必须置为逻辑“0”,当拉到逻辑“1”时,发送滤波器和发送前置放大器输出的连接线被断开,而改为和接收功率放大器的VPO+输出连接。17 GSx 发送输入放大器的模拟输出。用来在外部调节增益。18 VFxI- 发送输入放大器的倒相输入。19 VFxI+ 发送输入放大器的非倒相输入。20 VBB 负电源引脚,V BB=-5V5它的外部接口可分两部分:一部分是模拟接口电路,它与编译码器中Filter发生联系,这一部分可控制模拟信号的放大倍数,另一部分是与处理系统和交换网络的数字接口,它与编译码器中的Codec发生联系,通过这些数字接口线来实现对编

10、译码器的控制。发送部件:发送部件的输入端为一个运算放大器,并配有两个调整增益的外接电阻。在低噪声和宽频带条件下,整个音频通带内的增益可达 20dB 以上。该运算放大器驱动一个增益为 1 的滤波器(由 RC 有源前置滤波器组成) ,后面跟随一个时钟频率为 256KHz 的 8 阶开关电容带通滤波器。该滤波器的输出直接驱动编码器的抽样保持电路。在制造中配入一个精密电压基准,以便提供额定峰值为 2.5V 的输入过载(tmax) 。FSx 帧同步脉冲控制滤波器输出的抽样,然后逐次逼近的编码周期就开始。8 位码装入缓冲器内,并在下一个 FSx 脉冲下通过 Dx 移出,整个编码时延近似地等于 165ns

11、加上 125ns(由于编码时延) ,其和为 290ns。接收部件:接收部件包括一个扩展 DAC(数模转换器) ,而它又驱动一个时钟频率为 256KHz 的 5 阶开关电容低通滤波器。译码器是依照 A 律(TP3067)设计的,而 5 阶低通滤波器矫正 8KHz 抽样保持电路所引起的sinx/x 衰减。在滤波器后跟随一个输出在 VFRO 上的 2 阶 RC 低通后置滤波器。接收部件的增益为 1,但利用功率放大器可加大增益。当 FSr 出现时在后续的8 个 BCLKR(BCLKx )的下降沿,DR 输入端上的数据将被时钟控制。在译码器的终端,译码循环就开始了。接收功率放大器:两个倒相模式的功率放大

12、器用来直接驱动一个匹配的线路接口电路。同步工作时,主时钟加到 MCLKx 端上,移位时钟加到 BCLKx 端上,主时钟的频率通过 BCLKxCLKSEL 选择。如果 BCLKxCLKSEL 0,主时钟为1536KHz 或 1544KHz,如果 CLKSEL=1,主时钟为 2048KHz。移位时钟可以从 64kHz 到 2048KHz,需和主时钟同步。在这种方式下,编解码主时钟和移位时钟相同。异步工作时,MCLKx 和 BCLKx 上均需 2048KHz 时钟,两者可以不同步,但若要性能最佳,两者应该同步,同样 BCLYx 和 BCLKxCLKSEL 端上也要加入编码和译码时钟,分别用作编码输出

13、和译码输入的 PCM 码流的移位时钟,两者均可以从 64kHz 到 2048KHz, FSX 和 FSR 分别为编码和解码的帧同步脉冲,FSX 脉冲开始一次编码周期,并把上次编码的结果在 BCLKx 的上升沿从DX 上移出,经过 8 次移位后,DX 回到三态。FSR 脉冲开始解码周期,PCM数据在 BCLKR(同步方式中为 BCLKx)的下降沿锁入接收寄存器,FSX 和FSS 的频率均为 8kHz。TP3067 采用的是 A 律并带有偶位取反的编码方法。即:VIN= +2.5V,编码为:VIN= 0V, 编码为:或VIN= -2.5V, 编码为:2.3 系统工作原理在本实验中我们选择它进行A律

14、变换,以2.048Mbit/s来传送信息,信息帧为无信令帧,它的发送时序与接收时序直接受FSX和FSR控制。系统上电:当开始上电瞬间,加压复位电路启动COMBO并使它处于掉电状态,所有非主要电路都失效,而DX、VFRO、VPO-、VPO+均处于高阻抗状态。为了使器件上电,一个逻辑低电平或时钟脉冲必须作用在MCLKR/PDN引脚上,并且FSX和FSR脉冲必须存在。于是有两种掉电控制模式可以利用。在第一种中MCLKR/PDN引脚电位被拉高。在另一种模式中使FSX和FSR二者的输入均连续保持低电平,在最后一个FSX或FSR脉冲之后相隔2ms左右,器件将进入掉电状态,一旦第一个FSX和FSR脉冲出现,

15、上电就会发生。三态数据输出将停留在高阻抗状态中,一直到第二个FS脉冲出现。 系统时序:短帧同步工作:COMBO既可以用短帧,也可以用长帧同步脉冲。在加电开始时,器件采用短帧模式,在这种模式中,FSx和FSr这两个帧同步脉冲的长度均为一个位时钟周期。在BCLKx的下降沿当FSx为高时,BCLKx的下一个上升沿可启动输出符号位的三态输出Dx的缓冲器,紧随其后的7个上升沿以时钟送出剩余的7个位,而下一个下降沿则阻止Dx输出。在BCLKR的下降沿当FSr为高时(BCLKx在同步模式),其下一个下降沿将锁住符号位,跟随其后的7个下降沿锁住剩余的7个保留位。长帧同步工作:为了应用长帧模式,FSx和FSr这两个帧同步脉冲的长度应等于或大于位时钟周期的三倍。在64KHz工作状态中,帧同步脉冲至少要在160ns内保持低电位。随着FSx或BCLKx的上升沿(无论哪一个先到)来到,Dx三态输出缓冲器启动,于是被时钟移出的第一比特为符号位,以后到来的BCLKx的7个上升沿以时钟移出剩余的7位码。随着第8个上升

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号