nlx230型模煳控制器及其嵌入式应用研究

上传人:ji****72 文档编号:25255117 上传时间:2017-12-12 格式:DOC 页数:12 大小:253KB
返回 下载 相关 举报
nlx230型模煳控制器及其嵌入式应用研究_第1页
第1页 / 共12页
nlx230型模煳控制器及其嵌入式应用研究_第2页
第2页 / 共12页
nlx230型模煳控制器及其嵌入式应用研究_第3页
第3页 / 共12页
nlx230型模煳控制器及其嵌入式应用研究_第4页
第4页 / 共12页
nlx230型模煳控制器及其嵌入式应用研究_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《nlx230型模煳控制器及其嵌入式应用研究》由会员分享,可在线阅读,更多相关《nlx230型模煳控制器及其嵌入式应用研究(12页珍藏版)》请在金锄头文库上搜索。

1、天马行空官方博客:http:/ ;QQ:1318241189;QQ 群:175569632NLX230 型模糊控制器及其嵌入式应用研究 1 引言 在自动控制领域,模糊控制理论及其应用的研究取得了很大的进展,美国 NeuraLogix 公司推出的 NLX230 型单片模糊控制器是一种可编程的超大规模集成模糊逻辑微处理器FMC(Fuzzy Micro Controller),根据模糊逻辑原理对输入条件进行模糊逻辑运算,得到最优的动作,通过执行并行操作控制输出,其处理速度高达 30M 规则/秒,具有与计算机的接口电路、与外接 EEPROM 的接口电路和晶体振荡器接口电路,可广泛应用于过程嵌入式控制、

2、模式匹配,人工智能,机器人及专家系统。 2 NLX230 的设计特点与工作原理 模糊逻辑在控制领域的应用原理是利用模糊逻辑器件通过项 和规则去构造任意复杂的线性和非线性函数,再根据输入状态经过模糊推理,找到最佳的输出动作值并应用于控制过程,从而使模糊逻辑获得类似于人类专家似然推理的能力。 NLX230 基于条件用模糊逻辑规则计算出优化的输出操作。输入值在用户定义的隶属函数中按适合的程度排序。为了实施有效的数字化,采用 1 个线性对称隶属函数或最简单的最大/最小模糊参考方法,规则决定了在输入时所需的状态集,每一规则至多包含 16 个项,每 1 个项与 1 个清晰 输入/模糊隶属函数配对。1 个当

3、前值是对用户在某一规则下的输出值合计的修改。对于所有的输入和输出,输入排序与规则处理是并行的。单片式 24 位宽的规则存储器最多可存 64 个规则,所有输入都可共享这些规则。根据需要每个输出可以被编程为最多用 64 个规则,任一个输出所用的规则个数是其他规则所用的规则的剩余数。模糊逻辑原理的高效数字化实现使 NLX230 在低价格下获得高处理速度(30M 规则/秒)。2.1 距离测量的相似判决原理 NLX230 型单片模糊集成控制器利用模糊逻辑元件将输入与隶属度函数结合起来,确定输入对于被选定的隶属函数中心值的距离,通过距离测量进行相似决策。由于最佳隶属函数的形状与系统中传感器特性、控制响应及

4、其他动态特性有关,因而确定最佳隶属函数形状往往是很困难的(当然,在某些情况下可以根据经验确定)。NLX230 型单片模糊控制器在设计上采取了一种新的方法,不依赖隶属函数的形状和确值输入与隶属函数的交点,而且测算出输入与选定的隶属函数的中心点的距离,其原理如图 1 所示。不考虑隶属函数的区间和输入的单调,而测量输出与中间位置的距离,距离用中心位置减去输入,忽略符号。确值输入 Xa 离中心点越远,其隶属值越低,反之,其隶属值越高。当确值输入 Xa 正好位于中心点位置时,则隶属值最大。 有二种不同类型的隶属函数,对于第一种隶属函数,确值输入离中心点愈近,隶属值愈大,如果确值输入落入隶属函数的宽度范围

5、之外,那么隶属值最小。对于第二隶属函数,当确值输入落入隶属函数的宽度范围之内时隶属值最小。距离测量的优点有二:其一是使设计者在保留重要信息的同时不必决定复杂隶属函数的形状;其二是这种方法提供了相似判决的简单途径。2.2 确值输入向模糊逻辑量的转换 确值输入向模糊逻辑量的转换是通过测量距离的相似判决模糊逻辑单元实现的,在相似判决模糊逻辑单元内求取隶属值的电路结构如图 2 所示。模糊逻辑单元内被选定的隶属函数中心点值和确值输入送进减法器计算出差值 ac,该差值与隶属函数宽度值相比较,只有当差值在宽度范围内时,隶属值计算器才输出结果(该结果等于从允许的最大隶属值中减去差值 ac,如图 1 所示),否

6、则,隶属值计算器输出将被置零或置最小值。隶属值实际上是1 个模糊逻辑量,用 (或 d)表示。 3 NLX230 的内部结构和引脚功能 NLX230 型模糊控制器的内部结构如图 3 所示,它由模糊输入选择器,16 个模糊单元、最小和最大比较器、规则寄存器、输出寄存器和定时控制等部分组成,完成模糊推理运算并作出控制决策。3.1 模糊输入选择器和模糊单元 8 选 1 多路选择器控制 N LX230 中 16 个模糊单元的每个单元的输入。模糊单元求取输入量对用户所定义的隶属函数的隶属度。每个模糊单元从 8 个外部输入中任选 1 个作为输入数据(1 个模糊单元只能访问 1 个输入数据)。把模糊单元组态构

7、成输出反馈到输入的形式,可不处理外部输入。把一个输入同 1 个隶属函数联系起来构成 1 个项,NLX230 最多可支持 16 个项。每个模糊单元的结构如图 2 所示,含有 1 个 16 位的项寄存器,包括 8 位的中心值、5 位的宽度值及 3 位的输入选择组态(完成对 8 个外部输入中任 1 个输入的选择)。每个模糊单元计算输入值与用户定义的中心点的距离,完成输入确值量到模糊逻辑量的转换。这样,每 1 个模糊单元与 1 个 8 位中心位置相联,计算出距离后,其结果与用户定义的宽度相比较,5 位的宽度值代表输入离中心位置的最远距离,如果输入的距离小于或等于此宽度,那么输入被认为是隶属函数的一部分

8、,距离的求补得到隶属函数度。求补就是 30 减去距离(30 是最大宽度,)输入离中心越近,隶属值越高,落在宽度内的隶属值被传到最小比较器来进行规则处理。 当输入等于中心值时,模糊单元输出最大值 31;当输入落在宽度范围以外时,模糊输出值为 0,表示完全没有关系。 3.2 最小值比较器和最大值比较器 NLX230 的最小值比较器是由高流通量的神经元网路执行的,以适合高速的数据量。64 条规则分别存储在 64 个规则寄存器中,每个规则寄存器字有 24 位,其前 16 位分别用来完成每个模糊单元的输出对最小比较器的使能。每个规则位固定对应 1 个模糊单元。当 1 个规则位被置 1,则此规则包含该项,

9、相应的模糊单元输出可与其他置 1 的规则位相比较以找出最小项。某个规则的最小项一旦被找到,就储存在 NLX230 最大值比较器的暂存寄存器中,对应被处理的每一规则经处理所得最小项与暂存于最大值寄存器中的值进行比较,去小存大;当处理完所有规则,最大值寄存器中的结果是所有最小项中的最大值,该值对应的规则为取胜规则,代表 1 个 模糊逻辑各结果的和。取胜规则的当前值(动作值)送到模糊量与确值量的转换单元(输出寄存器),经转换处理后进行模糊控制。 当前值定义在每个规则寄存器字的 8 个保留位,代表输出动作值所需的修正量,动作修正值是 1 个 8 位二进制补码值为128 127。从规则寄存器字来的 8

10、位动作修正值与用户定义的初值相加。例如,初始值为 100,动作修正值为5,则输出为 95。 3.3 规则寄存器和输出寄存器 规则寄存器用于存放控制规则,NLX230 最多可存放 64 条规则。输出寄存器为总线使能方式,只要处理了所有的规则,规则寄存器的 8 位补码修正值与初始值之和,饱和算数运算使输出位取模 128(当前值使输出高于或低于界限128 和 127),输出即由模糊量转换为确值量,模糊控制器在输入下一组数据的同时输出结果数据。 3.4 NLX230 的引脚功能 NLX230 采用 40 引脚双列直插式封装,如图 4 所示。RST 是系统复位脚,低电平有效。DI0DI7 是 8 位数据

11、输入口。 VSS 是地。SK 是串行时钟脚,用于将组态数据打入FMC(M/S0 时,该脚输出)。CS 是片选,与 M/S 和 R/W 联用使能串行数据输入/输出(M/S1 时输出,M/S0 时输入)。DI 是串行数据输入脚。DO 是串行数据输出脚。M/S 是主/从模式选择(M/S1 时为主动模式;M/S0 时为伺服模式)。R/W 是读/写输入脚,仅用于伺服模式(R 1 为读;W 0 为写)。NC 是空脚,必须接地。XI 为晶体振荡器输入脚。XO 为晶体振荡器输出脚。 CLK 是缓冲系统时钟输出脚。STB 是选通脚,与MA0MA2 联用以选通输入/输出数据。MA2 是输入/输出多路传输地址 2

12、输出脚。MA1是输入/输出多路传输地址位 1 输出脚。MA0 是输入/输出多路传输地址位 0 输出脚。DO7DO0 为数据输出脚。VDD 是5V 电源脚。 4 NLX230 模糊控制器的工作模式 NLX230 模糊控制器的工作模式有模糊单元模式、输入模式、输出模式及输入输出扩展应用。4.1 模糊单元模式 在模糊单元模式下有二种方式,典型应用为模糊单元的输出表示每一个输入接近中心位置的程度;另一种方式是将 NLX230 组态成为不包含模糊单元,通过使用不包含模糊单元的工作方式可用输入与中心位置的距离来加权规则项。 4.2 输入模式 NLX230 的输入即可以是来自 8 个分时多路输入引脚的信号又

13、可以是输出的内部反馈信号,二种输入模式通过输入组态寄存器选择。 4.3 输出模式 NLX230 的每个输出可以配置为立即输出和累加输出二种组态。在立即输出模式中,由取胜规则(该规则带有最大的最小项)所特指的动作值加上初始值。对 NLX230 的工作周期,原始的初始值都被用来计算输出。在累加输出模式中,1 个输出的新值是加了新动作值(此动作值由获胜规则所决定)的现在值。在这个模式中,新输入值被保留作为初始我用于下 1 个输出值的计算。用户定义的原始初始值仅在复位后计算第一个输出值时被使用。 4.4 扩展 多个 NLX230 级联使用能够扩展输入、输出、模糊单元和规则的数目。4.5 时钟 1 个外

14、部时钟源从 XI 引脚输入可直接驱动 NLX230。NLX230 也包含了 1 个有源振荡器电路用于时钟的发生。CLK 提供了所需的时钟输出。 5 NLX230 的操作方式 NLX230 的操作模式通过初始化完成。复位引脚 M/S 可设置 2 种不同结构的操作方式:主动方式(NLX230 自动从外部 EEPROM 中读取数据)和从动方式(NLX230 等待外部逻辑电路读写数据)。 5.1 主动方式 主动方式是在复位引脚由1变为0 和 M/S 为1 时使 NLX230 开始 1 个自动卸载周期。NLX230 通过时钟 SK 的发生、片选使能和地址(DO)的发生来寻址 2048 位的串行EEPRO

15、M。NLX230 输出串行时钟(SK)并维持片选( CS),接着出现读标志,7 位地址在 DO 输出引脚出现,NLX230 立即开始在 DI 引脚输入 16 位数据,该过程持续进行到NLX230 已经输入 128 个数据字( 16282048),之后片选失效。这个组态周期的下 1个工作是由 NLX230 处理出现在输入引脚(DI0DI7)上的数据。 5.2 从动(伺服)方式 M/S 为0时,NLX230 处于从动(伺服)模式,由外部控制逻辑提供 SK、CS、R/W 等信号。在 SK 上升沿之前,维持 R/W 为低电平和 CS 为高电平以触发卸载过程。然后,在SK 的上升沿由 DI 引脚输入数据

16、。所有数据位(2048)顺序写入后,CS 变为低电平;在SK 的上升沿之前,保持 R/W 和 CS 信号为高电平以触发加载过程。然后,在 SK 的上升沿由 DO 引脚输出数据。所有数据位(2048)被顺序读出后,CS 变为低电平。在串行卸载或加载周期之后,需要一个复位信号(保持为低电平)以清除内部数据通道。 6 应用接口 6.1 NLX230 接口功能 NLX230 有 8 个时分多路复用输入脚和 8 个多路复用输出脚。内部连接输出到输入可以得到反馈路径、外部晶体振荡器或 PC 电路;输入和输出计数的 1 个时钟输出;为使外部数据输入信号同步的 1 个帧信号;串行 EEPROM 接口由数据输入(DI)、片选(CS )、时钟(SK)和读写(R/W )引脚组成。当 NLX230 与微机接口时,只需 DI、CS、DO、SK和 R/W 引脚即可。6.2 数据接口电路 NLX230 与微处理器(或单片机)接口只

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号