SystemView二进制差分相移键控DPSK

上传人:自*** 文档编号:23230986 上传时间:2017-11-30 格式:DOC 页数:4 大小:2.05MB
返回 下载 相关 举报
SystemView二进制差分相移键控DPSK_第1页
第1页 / 共4页
SystemView二进制差分相移键控DPSK_第2页
第2页 / 共4页
SystemView二进制差分相移键控DPSK_第3页
第3页 / 共4页
SystemView二进制差分相移键控DPSK_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《SystemView二进制差分相移键控DPSK》由会员分享,可在线阅读,更多相关《SystemView二进制差分相移键控DPSK(4页珍藏版)》请在金锄头文库上搜索。

1、例七:二进制差分相移键控 DPSK一、实验原理前一个实验我们讲述了绝对调相 2PSK 的仿真系统,但在 2PSK 系统中,由于本地参考载波有 0、 模糊度,因而解调得到的数字信号可能极性完全相反,从而造成 1 和 0 倒置。这对于数字传输来说当然是不能允许的。克服相位模糊度对相干解调影响的最常用而又有效的办法是在调制器输入的数字基带信号中采用差分编码, 即相对调相(2DPSK) ,也叫二进制差分相移键控。它不是利用载波相位的绝对数值传送数字信息,而是用前后码元的相对相位变化传送数字信息。实现相对调相的最常用方法是:首先对数字基带信号进行差分编码,即由绝对码表示变为相对码(差分码)表示,然后再进

2、行绝对调相。原理方框图 a(n)因为二进制绝对码与相对码之间符合模 2 加的关系,即有bn=an bn-1an=bn bn-1因此二进制差分编码器和解码器组成如图 2.7.2 所示,其中:a n为二进制绝对码序列,bn为差分编码序列,D 触发器用于将序列延迟一个码元间隔,在 SystemView 中此延迟环节一般可不使用 D 触发器,而是使用操作库中的 “数 字采样延迟块” 。由于系统的采样频率为 10000Hz,绝对码时钟频率为 100Hz,故延迟一个码元间隔需 100个系统采样时钟。差分编码器解码器由下列图标组成。PN 码发生器差 分编码器2PSK系 统差 分译码器a(n)图 2.7.1

3、DPSK 系统组成原理框图QCKDan发送码时钟bn-1bnD QCK 位同步时钟bnbn-1an(a) 发送差分编码器 (b) 接收差分解码器图 2.7.2 差分编码、解码原理框图差分编码器 差分译码器图 2.7.3二、实验步骤1、仿真系统电路,如图 2.7.3 所示参数设置:Token 0:基带信号 PN 码序列(频率=100Hz ,电平=2Level,偏移=0V)Token 1:逻辑异或( Operator 库/Logic 组/Xor 项)Token 2:数字采样延迟块(Operator 库/Delays 组/Samp Delay 项,参数 Fill Last Register,Dela

4、y(Samples)=100)Token 3:观察窗Token 4:观察窗Token 5:数字采样延迟块,同 Token 2Token 6:逻辑异或( Operator 库/Logic 组/Xor 项)Token 7:乘法器Token 8:载波正弦波发生器,频率=1000HzToken 9:乘法器Token 10:载波正弦波发生器,频率=1000HzToken 11:模拟低通滤波器(频率=225Hz ,极点个数=3)Token 12:观察窗Token 13:采样器Token 14:保持( Gain=1)Token 15:比较器 (ab)Token 16:比较电平 (Amp=0,Frequenc

5、y=0)Token 17:观察窗2、 运行时间的设置运行时间=0.5s 采样频率:10000Hz3、 运行系统在 System View 系统窗内运行电路后,观察各信号接收器的波形。图 2.7.3 DPSK 仿真系统电路 数字基带波形(Sink 4)差分编码波形(Sink4)解调后差分码波形(Sink12)差分解码波形(Sink17)下图为采用相位比较法解调 DPSK 信号的仿真电路,Token 8 将 DPSK 信号延时一个 Tb,请自行运行分析该系统。分析:1、在前面图 2.7.3 所示的采用相干解调法的系统中,试将解调端本地参考载波相位设置为与调制端载波相位相差 180,运行系统,观察解调波形。结果与绝对移相有何不同?图 2.7.4

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号