《微机原理》1练习题Word版

上传人:日度 文档编号:179164560 上传时间:2021-04-09 格式:DOC 页数:13 大小:112KB
返回 下载 相关 举报
《微机原理》1练习题Word版_第1页
第1页 / 共13页
《微机原理》1练习题Word版_第2页
第2页 / 共13页
《微机原理》1练习题Word版_第3页
第3页 / 共13页
《微机原理》1练习题Word版_第4页
第4页 / 共13页
《微机原理》1练习题Word版_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《《微机原理》1练习题Word版》由会员分享,可在线阅读,更多相关《《微机原理》1练习题Word版(13页珍藏版)》请在金锄头文库上搜索。

1、1.Inter 8086微处理器是多少位处理器( B )。A.8 B.16 C.32 D.462.选取字长为8位,则33的补码为( A )。-33=10100001,补码= 11011110+1(反码加一) A.0DFH B.0FDH C.1FHD.0DEH3.二进制数110111100.111转换为十六进制数为( A )。0001 1011 1100.1110A.1BC.EH B.DE0.EH C.DE0.7H D.1BC.7H4. 十进制数129.75转换为二进制数为( B )。A.10000001.111 B.11000001.110 C.10000001.110 D.11111111.

2、1115.下列8086CPU标志寄存器FR的标志位中,不属于状态标志位的是(B)课本40A.OF B.IF C.AF D.PF6.CPU在中断响应过程中(B),是为了能正确地实现中断返回。A.识别中断源B.断点压栈C.获得中断服务程序入口地址D.清除中断允许标志IF7.在8086CPU的下列4种中断中,需要由硬件提供中断类型码的是( A)课本263A.INTR B.INTOC.INTnD.NMI8.在8259A内部,(A )是用于反映当前哪些中断源要求CPU中断服务的。A.中断请求寄存器B.中断服务寄存器C.中断屏蔽寄存器D中断优先级比较器9.8086/8088CPU基本的总线周期由( C )

3、个时钟周期组成。A.2 B.3 C.4 D.510.MOV指令中,不能作为目的操作数的是( A )。有问题 ,都不能A.立即数 B. SP C.IP D. AX11.CPU可以对8253计数器执行读操作,其读到的是(C) A.工作方式字B.计数初值 C.计数执行部件CE(减法计数器)的当前值D.012.8086指令PUSH的操作数一定是( B )。A.单字节 B.双字节 C.三字节 D.双字13.下列指令中,不合法的是( D )。A.IN AL,03HB.OUT DX,ALC.IN AL,0BCH D.OUT 2BCH,AL 14.与指令LEA BX,BUF等效的指令是( B )。课本104A

4、.MOV BX,BUF B.MOV BX,OFFSET BUF C.LEA BUF,BX D.LEA BX, OFFSET BUF15.INC指令的功能是将目的操作数( A )课本109A.加1 B.减1 C.左移 D.右移16.SBB指令的功能是( B )课本109A.不带借位减法 B.带借位减法 C.带借位减1 D.不带借位减117.在中断控制器Intel 8259A中, B 寄存器的每一位可以对IRR中的相应的中断源进行屏蔽。但对于较高优先权的输入线实现屏蔽并不影响较低优先权的输入。( B ) A.中断请求 B.中断屏蔽 C.中断服务 D.数据总线18.下列哪个不是内部中断?( C )

5、课本263A.执行DIV时,除数为0或商超出了寄存器范围B.8086指令系统中的中断指令INT nC.中断请求线INTR D.单步执行19.在8086环境下,对单片方式使用的8259A进行初始化时,必须设置的初始化命令字为( B ) A.ICW2,ICW3,ICW4 B.ICW1,ICW2,ICW4 课本274 C.ICW1,ICW3,ICW4 D. ICW1,ICW2,ICW3 20.6116为2Kx8位的SRAM芯片,它的地址线条数为( A )。2的11次方*8A.11 B.12 C.13 D.14 21. 某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是( A )。A.

6、 1M B. 4MB C. 4M D. 1MB22. 在8259A内部,( A )是用于反映当前哪些中断源要求CPU中断服务的。A.中断请求寄存器 B.中断服务寄存器C.中断屏蔽寄存器 D.中断优先级比较器23. 8255A的PA口工作于方式2时,PB口不能工作于( C )A.方式0 B.方式1 C.方式2 D.任何方式24. 假设程序中的数据定义如下:BUFF DB 1,2,3,123EBUFF DB 0L EQU EBUFF-BUFF则L的值为( C )。A.4 B.5 C.6 D.7从BUFF开始分配了6个字节的存储空间123这是db以字符串的形式来分配空间的,每个字符分别占据1个字节,

7、共3字节加上前面的1,2,3,所以一共是6字节EBUFF DB 0L EQU EBUFF-BUFFEBUFF-BUFF是取得从BUFF到EBUFF之间的偏移量,BUFF之后有6个字节,所以EBUFF-BUFF=6,equ宏指令用来定义编译时常量,所以L=625. 若已知(SP)=2000H,(AX)=0020H,则执行指令PUSH AX后,(SP)和(SS):(SP)的值分别为( C )。课本101入栈SP-2A.2002H,00H B.1FFEH,00H C.1FFEH,20H D.2002H,20H26将十进制数84表示成8位的二进制补码,其十六进制形式为_B_。A、A6H B、ACH C

8、、D3H D、B2H原码反码补码27二进制数101101和111000进行XOR(异或)运算的结果是_D_。(异或同为) A、101010 B、101111 C、101000 D、01010128堆栈中的数据是以_D_的结构方式处理的。课本39SSA、只进不出 B、先进后出 C、先进先出 D、后进先出4不影响8088堆栈指针SP值的指令是_A_。课本101入栈SP-2 A、JMP B、PUSH AX C、POP CX D、INT 21H298259A可编程中断控制器在级联方式时,最多可实现对_D_个外设的中断源的管理。 A、8 B、16 C、32 D、64 课本168第一段 308086执行O

9、UT 90H,AL 指令时,其引脚信号_C_同时有效。A、INTA,WR B、INTA,RD M/IO=0,WR=0,RD=1C、M/IO,WR D、M/IO,RD 318086/8088CPU标志寄存器共有_B_个可供使用的状态标志位。课本40 A、9 B、6 C、16 D、1232下列能改变IP寄存器内容的指令有_A_。 A、 PUSH、POP指令 B、 转移指令C、 数据传送指令 D、 宏调用指令33 设X补=11100101B,则X=_B_。 A、 229 B、 -27 C、-26 D、 +2734. 系统掉电后,下面_C_中的内容将会丢失。 A、ROM存储器 B、 EPROM存储器

10、C、RAM存储器 D、 PROM存储器35.下列哪个寄存器属于程序段寄存器 。( B )?ACS B.DS C.ES D.SSCS(Code Segment):代码段寄存器;DS(Data Segment):数据段寄存器;SS(Stack Segment):堆栈段寄存器;ES(Extra Segment):附加段寄存器。368086有两种工作模式,即最小模式和最大模式,它由( B ) 决定。A . BHE/S7 B. MN/MX C. INTA D. HOLD 将8086/8088的第33MAX/MN脚接地时,系统处于最大模式,接5V时,为最小模式37串行异步通信的波特率为4800波特表示 (

11、 C )。A4800位/分钟 B. 4800字符/分钟 C. 4800位/秒 D. 4800字符/秒38. 8086中,在基址加变址的寻址方式中,基址、变址寄存器分别是( C )课本92 。A. AX或CX,BX或CX B. DX或DI,CX或SIC. BX或BP,SI或DI D. SI或BX,DX或DI39D/A转换器用于将( A )。课本323A数字量转换为模拟量 B.数字量转换为开关量C模拟量转换为开关量 D.模拟量转换为数字量40三片8259A芯片最多可以管理 级可屏蔽中断 ( C )。2*8(从片)+8-2(主片)=22A4 B.16 C.22 D.2441已知物理地址为FFFF0H

12、,且段内偏移量为A000H,放在BX中,若对应的段基址放在DS中,则DS应为( A )。DS*10H+A000H=FFFF0HAF5FFH B.5FF0H C.5FFFH D.F5F0H428086/8088 存储器写周期中,数据开始的状态是( A )。课本218无AT1 B.T3 C.T2 D.T443同步通信时,要求( A )。A收发双方时钟必须一致 B.收方时钟高于发方时钟 C发方时钟高于收方时钟 D.收、发双方时钟无限制填空1.计算机与外设之间的信息交换是通过接口电路中的端口实现的,这些信息按其功能不同可分为_数据信息,控制信息和状态信息三种;8086CPU可访问的I/O端口最多有 64K 个。2.8086/8088 CPU的地址总线有_20_根,能直接对 1M 个存储单元进行访问。3.8253可编程定时计数器芯片的地址引脚A1A0上的信息为00时,访问的端口为计数器0,为11时访问的端口为控制字寄存器端口。4.8086 CPU中,设(SS)=22A0H,(SP)=0140H,若在堆栈中压入5个数据,则栈顶的物理地址是_22B36 _H,如果又从堆栈中弹出4个数据,则栈顶的物理地址是22B3E H。5.若(AL)=7EH,(BL)=5BH,执行ADD AL,BL指令后

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 专业基础教材

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号