MC14550中文资料

上传人:A**** 文档编号:153806553 上传时间:2020-12-02 格式:DOC 页数:10 大小:1.93MB
返回 下载 相关 举报
MC14550中文资料_第1页
第1页 / 共10页
MC14550中文资料_第2页
第2页 / 共10页
MC14550中文资料_第3页
第3页 / 共10页
MC14550中文资料_第4页
第4页 / 共10页
MC14550中文资料_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《MC14550中文资料》由会员分享,可在线阅读,更多相关《MC14550中文资料(10页珍藏版)》请在金锄头文库上搜索。

1、.自适应差值脉冲编码(ADPCM)芯片MC14550一、典型参数1、 单一供电方式:2.7V5.25V2、低功耗:5V时,150mW 功耗下降0.3mW 3V时,65mW 功耗下降0.2mW3、低噪声:有差分模拟电路。4、u律/A律压扩PCM编译码/滤波器电路5、三种速率选择(32、24、16kbit/s)、四种算法ADPCM CODEC完全满足G721、723、726和G714的PCM性能。6、通用可编程双音频发生器。7、可编程,发送增益调整,接收增益调整与侧音增益调整。8、可直接与话简接口的低噪声,高增益的三端输入运算放大器电路。9、可直接与与扬声器接口,推挽300负载阻抗。10、可提供振

2、铃接口的推挽300的驱动电路。11、可提供降功耗方式,3V电源输入数字信号处理电路 5V电源输入模拟信号处理电路12、在接收端具有噪声突发检测算法13、有串行控制口和监控内存,可实现微计算机控制二、引脚图三、逻辑图四、管脚功能简介第1引脚(TGransmit Gain):发送增量控制。由第2引脚(TI-)和第3引脚(TI+)输入的音频模拟信号经输入运放后从该端输出。该端实质上是发送滤波器的输入端。这是设定运算放大器发送增益的输出和输入到发送带通滤波器。此运算放大器能驱动2K负载到VAG引脚。当TI_和TI+连到VDD时,TG运算放大器掉电,TG引脚变成高阻抗,输入到发送放大器。此引脚上的所有信

3、号以VAG引脚为基准。当器件是在模拟掉电方式下时,此引脚是高阻抗。此运算放大器由VDD引脚加电。第2引脚(TI_Transmit Analog Inverting Input):模拟运算放大器反相输入端。音频模拟信号通过该端进入模拟运放。这是发送增益设定运算放大器的反相输入。增益设定电阻通常从此引脚连到TG和从此引脚到模拟信号源。TI+和TI_引脚的工模范围从10V到V。连接此引脚和TI+(引脚3)到VDD将置此放大器的输出(TG)于高阻抗状态,这样,允许TG引脚作为发送滤波器的高阻抗输入。第3引脚(TI+Transmit Analog Input):模拟运算放大器反相输入端。该端一般与第引脚

4、相接,由第四引脚提供一个2.4V电频输入。这是发送增量益设定运算放大器的同相输入。对于输入增益设定运算放大器,此引脚调节差分到单端电路。允许输入信号以VSS引脚为基准,使电频移向VAG引脚,噪声最小。对于反相放大器结构,如果输入信号准备以VAG引脚为基准,则此引脚可连到VAG引脚。TI+和TI_引脚的共模范围是1.0V到VDD 2V。连接此脚和TI_(引脚2)到VDD将置此放大器的输出(TG)于高阻抗态,这样,允许TG引脚作为高阻抗输入到发送滤波器。第4引脚(VAGAnalog Ground Qutput):模拟对地输出端,该端能提供一个输出2.4V电压,输出给第3引脚。该端必须在和地之间接入

5、一个去耦电容,电容量在0.01uf0.1uf之间。此输出提供中电源模拟地调整到2.4V。器件内部所有模拟信号都以此引脚为基准。此引脚应用使用0.010.1uf陶瓷电容器祛耦到VSS。如果音频信号处理基准为VSS,则要特别小心利用以防止VSS和VAG引脚之间的噪生。当在模拟掉电方式下VAG引脚变为高阻抗。第5引脚(ROReceive Analog Output):接收模拟信号输出端。ADPCM信号经过变换处理后的模拟音频信号从该端输出。这来自数/模变换器的接收平滑滤波器的同相输出。此输出能趋动2K负载到1.575V峰值,基准为VAG引脚。此引脚可以是以VAG引脚或通过BR2(b7)为VEXT的一

6、半电压两者之一为直流基准。除了它启动作模拟信号输出外,此引脚是高阻抗。当器件是在模拟掉电方式下时,此引脚是高阻抗。第6引脚(AXO_Auxlliary Audio Power Inverting Output):音频信号反相输出端。该端与第7引脚一起可把音频信号平衡输出。这是辅助功率输出驱动器的反相输出。此辅助功率驱动器能差动地驱动300负载。此功率放大器从VEXT得电,其输出能摆动到VSS和VEXT的0.5V以内。此引脚可以是以VAG引脚或经BR2(b7)的VEXT的一半电压两者之一为直流基准。此引脚在电下为高阻抗。除了当它为模拟信号输出而启动外,此引脚是高阻抗。第7引脚(AXO+Auxll

7、iary Audio Power Output):音频信号同相输出,功能同AXO_。这是辅助功率输出驱动器的同相输出。输助功率驱动器能差动地驱动300负载。此功率放大器从VEXT得电,其输出能摆动VSS和VEXT的0.5以内。此引脚可以是以VAG引脚或BR2(b7)的VEXT的一半电压两者之一为直流基准。此脚在掉电下为高阻抗。除了当它为模拟信号输出而起动外,此引脚为高阻抗。第8引脚(VDSPDigital Signal Processor Power Supply Qutput):数字信号处理单元电压输出端。该端是指向该芯片内的数字信号处理单元电路提供稳定的输出电压。电压为。但是它不能向外不负

8、载电路供电。该引脚与地之间应接上一个去耦电容。电容值在.1uf。此引脚连到在片VDSP电压调整器的输出,供给DSP电路和ADPCM编码解码器的其它数字单元的正电压。此引脚应该用0.1uf陶瓷电容祛耦到VSS。此引脚不能用来对外部负载加电,当掉电以维持存储时此引脚内部连到VEXT。此电源输入引脚必须在2.70和5.25V之间,在内部它连到VDSP电压调整器的输入,5V调整充电泵、全部数字I/0,包括串行控制端口和ADPCM串行数据端口。此引脚也连到模拟输出驱动器(P0+、P0_、AXO+和AXO_)此引脚应用0.1uf陶瓷电容器祛耦到VSS,当器件掉电时,此引脚内部连到VDD和VDSP引脚。第1

9、0引脚(PIPower Amplifier Input):音频功率信号放大输入端。该芯片必须与第5引脚或第6、7引脚的输出音频功率信号之间反馈接入到该端。从第11引脚输出音频功率信号。同时,该端内运放的放大增益由芯片内部的16个字节的可编程序的RAMBR2(b7)控制,后面还将要介绍芯片内的16个字节的RAM存贮器的功能。这是到P0_放大器的同相输入,到P0_放大器的同相输入可以VAG引脚或经BR2(b7)的VEXT的一半电压两者之一为直流基准。PI和PC_引脚在反相运算放大器中的外部电阻一起作用,以设置P0+和P0_推挽功率放大器输出的增益。连接PI到VDD将引起掉电,这些放大器和P0+、P

10、0_输出将是高阻抗。第11引脚(P0_Power Amplifier Inverting Output):音频功率信号放大反相输出端。经过音频功率放大器放大后的信号反相从该端输出。同样由BR2(b7)控制增益大小。这是反相功率放大器输出,用来提供反馈信号给PI引脚,以设置推挽功能放大器输出的增益。此功率放大器从VEXT得电。其输出能摆动到VSS和VEXT的0.5V以内,这在设定此放大器的增益时应注意。此引脚能驱动300负载到和电源电压无关的P0+。P0+和P0_的输出是差动的(推挽的)并能驱动300负载到3.15V值。当VEXT使用额定5V电源时它是6.3V峰一峰值。此引脚的偏压和信号基准可以

11、是VAG引脚或经BR2(b7)的VEXT一半电压两者之一为直流基准。P0+和P0_之间必须是低阻抗负载。当器件为模拟掉电方式时,P0+和P0_之间必须是高阻抗。除了它对模拟信号输出始能时外,此引脚是高阻抗。第12引脚(P0+Powwer Amplifier Output):音频功率信号放大同相输出端。功能同P0_。这是同相功率放大器输出,它是P0_上信号的反相变型。此功率放大器从从VEXT得电,其输出能摆动VSS和WEXT的0.5V以内。此引脚能驱动300负载到P0_。此引脚可以是以VAG引脚或经BR2(b7)的VEXT的一半的两者之一为直流基准。当器件在模拟掉电方式下时,此引脚为高阻抗,关于

12、更多的信息见PI和P0_。除了当为模拟信号输出而启动外,此引脚是高阻抗。第13引脚(PDI RESET Power Down Input/Reset):降功耗输入/复位输入。该端正常时应为高电平太态,当需要对该芯片进行复位重新工作时,必须送入“低电平”,由该电位的上升沿进行复位工作。在本实验系统中,有两种方式可进行复位,一种是传统方式,即硬件复位电路,另一种是软件进行复位。逻辑0加到此输入强制器件进入低功率耗方式。此引脚的上升沿引起电源恢复并强制ADPCM复位状态(在标准中规定)。第14引脚(SCP EN Control Port Enable Input):串行控制口使能信号输入端。MC14

13、5540内部的数字信号处理单元必须要由外部CPU控制单元对其芯片内的16个字节的RAM进行编程控制,才能工作,否则,该芯片不工作,但SCPCLK端、SCP TX端和SCP RX一起操作,该端是使能信号输入端。本实验中由U301(8031)CPU的P1的P1.7,P1.6,P1.5,P1.4同时控制。其时序关系见图133所示。此引脚当保持低时,为控制的变换选择串行控制端口、状态信息以及进入MC145540的ADPCM编码解码器和从其输出的状太信息。对于总的16个SCPCLK信号周期,此引脚应保持低,适用的信息传送入MC145540 ADPCM 编码解码器或从其输出。SCPEN 和 SCPLK 之

14、间的定时关系示于图133所示。第15引脚引脚(SCP CLKSerial Control Port Clock Input):串行控制口时钟信号输入端。其主要功能同上,其时序关系见图133所示。到此器件的输入是用来控制进入SCP接口或从其出来的数据的传输速率。数据在SCPCLK的上升沿上从SCP RX进入MC145540 ADPCM编码解码器。数据在SCPCLK的下降沿在SCP TX上移出器件。SCPDLK可以是04。096MHZ的任何频率,当SCPEN变低,发生SCP事务处理。注意当SCPEN高时(即它可以连续或能在脉冲串方式下运行)SCPCLK被忽略。第16引脚(SCP TXSerial

15、Contral Port Transmit Input):串行控制口发送状态字输出端,它必须要和上面的时钟信号与使能信号一同工作,其时序关系见图133所示。SCP TX用来控制输出和来自MC14554 ADPCM编码解码器的状态信息。数据在SCPCLK的下降沿上移出SCP TX,第一个是最高有效位。第17引脚(SCP PXSerial Control Rort Receive Input):串行控制口接处状态字输入端其功能同上,其时序关系见图133所示。SCP RX用来控制输入和到MC145540 ADPCM编码解码器的状态信息。数据在 SCPCLK的上升沿上移入器件。SCP RX当SCPEN为高或当数据正在移出SCP TX时,则SCP RX被忽略。第18引脚(FSTFrame Sync, Transmit):ADPCM编码电路帧同步信号输入端,在这里是由十验十二中产生的8KHZ窄脉冲信号作为该端的帧同步信号输入到该端,其时序见图134所示。当在长帧同步或短帧同步方式中使用时,此引脚接收8KHZ时钟,在DT引脚处同步串行ADPCM数据的输出。第19引脚(BCLKTFrame Sync, Transmit):ADPCM编码电路时钟信号输入端,在本实验中,时钟信号是256KHZ方波信号,是由本实验十二中产生的256KHZ时钟信号。其时序

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号