数字电子技术复习题(最新编写-修订版)

上传人:黯然****空 文档编号:145650693 上传时间:2020-09-22 格式:DOCX 页数:13 大小:1.11MB
返回 下载 相关 举报
数字电子技术复习题(最新编写-修订版)_第1页
第1页 / 共13页
亲,该文档总共13页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《数字电子技术复习题(最新编写-修订版)》由会员分享,可在线阅读,更多相关《数字电子技术复习题(最新编写-修订版)(13页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术综合复习资料一、单项选择题1在下列各图中,同或逻辑Z对应的逻辑图是 。A. & Z B. 1 Z C. 1 Z D. =1 Z2. 逻辑表达式A(B+C)=AB+AC的对偶式是 。A. B. A+BC=(A+B)(A+C)C. AB+AC=A(B+C) D. 3如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。A 0 B.1 C.00110101 D.其它4. 三态门有一使能控制端,当使能端为无效电平时,正确的是 。A. 输出端为高阻态 B . 输出端为高电平 C. 输出端为低电平 D. 输出与输入间有正常的逻辑关系5用四选一数据选择器实现函数Y=,应使 。

2、A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=06有一个与非门构成的基本触发器,欲使其输出状态保持原态不变,其输入信号应为 。. B. . . 7.若用JK触发器来实现状态方程为,则J、K端的驱动方程为 。A.J=AB,K= B.J=AB,K= C.J=,K=AB D.J=,K=AB8一个8421BCD码十进制计数器,设其初态Q3Q2Q1Q0=0011,输入的时钟脉冲频率 f=1kHz。试问在100ms时间后,计数器的状态为 。A0010; B0011; C0111 D.01109欲将容量为1K4的RA

3、M扩展为4K4,则需要控制各片选端的辅助译码器的输出端数为 。A.1 B.2 C.4 D.810一个8位A/D转换器,若所转换的最大模拟电压为5V,当输入2V电压时,其输出的数字量为 。A00111001 B01100110C10011001 D0101001011一个7位二进制加法计数器,如果输入脉冲频率 f=256kHz,试求此计数器最高位触发器输出脉冲频率为_。A32kHz; B2kHz; C128 kHz D256kHz12用n个触发器构成计数器,可得到的最大计数长度(模值)为_。ui6215384uo4V5VA. n B. 2n C. D. 13由555定时器构成的施密特触发器如图所

4、示,该电路的回差电压为 V。A5B4C2D5/314设F=AB+,则它的反函数是_。A. =(A+B)() B.=()(C+D)C. = D.以上都不正确 15能使逻辑函数均为1的输入变量组合是_。A. 1101,0001,0100,1000 B. 1100,1110,1010,1011 C. 1110,0110,0111, 1111 D.1111,1001,1010,0000二、单项选择题,请将正确答案的题号填入相应的横线上。1. F=A的值是 。A. B B. A C. D. B2. = 。A. B. C. D. ABC3设SS为四选一数据选择器的地址输入端,XX为数据输入端,Y为数据输出

5、端,则Y= 。A. X+SX+SX+SSXB. X+ SX+SX+SSXC. SX+SX+X+SSX D. X+SX+SX+SSX4如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。A 0 B1 C00110101 D其它5在图示的TTL门电路中,要求实现下列规定的逻辑功能时,其连接没有错误的是 。 6. =,=, 它们之间的关系是_。A. = B.= C.= D.7、逻辑函数F=A+BC(A+B),当ABC的取值为_时,F=1。+12VlRCRB+6VuiVO1kb=5050kA 000 B 011 C 101 D1118如图所示电路中硅三极管的输出电压为_V。A12

6、 B6 C6.7 D0.3VCCRCRBAl&RCVCCRBC&DVCCRCRBl&VCCRClB&9如图所示电路均为TTL电路,假设电路参数合理,则可以正常工作的是_。10现在要用一个四位二进制加法器实现余三码到8421BCD码的转换,将A3A2A1A0端与余三码相连接,CI接“0”,则在B3 B2 B1 B0 端加上二进制数 便可。A1100 B1101 C0011 D101111. 下面逻辑式中,正确的是 。A. A(A+B)=B B. A(A+B)=AC. A(A+B)=AB D. A(A+B)=A+B12对于TTL与非门闲置输入端的处理,不可以 。A.接电源 B.通过电阻3k接电源

7、C.接地 D.与有用输入端并联13逻辑状态表如下所示,能实现该功能的逻辑部件是_。A 十进制译码器 B 二进制译码器 C 二进制编码器 D十进制编码器输入输出BAY0Y1Y2Y300100001010010001011000114一位码译码器的数据输入线与译码器输出线组合是 。. : . :. : .:15下列表达式对应的电路不存在竞争冒险的是 。A B C D三、填空题1。1、(62)10 (_)22、十进制数 13的反码为_。3、函数的最简与或式为_。4、三态门(TS门)的输出状态除了高电平或低电平两种状态外,还有第三状态是 。5、对25个信号进行编码,则转换成的二进制代码至少应有 _ 位

8、。6、图示电路中,三极管工作在饱和状态,其CE间的输出电压约等于 v。7、时序电路中所有触发器的状态变化是在同一时钟脉冲控制下同时发生,这种时序电路称为 _ 。8、在组合逻辑电路中,若出现F=A,则有可能产生_型冒险。9、由555定时器构成的单稳态电路中,给定外围的定时元器件R1K,C0.1uF,则暂稳态的持续时间是_毫秒。10、8位A/D转换器,若所转换的最大模拟电压为5V,当输入2V电压时,其输出的数字量为 。11、 25=( )2 。 12、(43)10=( )8421 。13、最小项的相邻项有 个。14、逻辑函数F=A+ (AB),欲使F=1,则A、B取值为 。15、编码器有10个输入

9、,则输出应有 位。16、欲将1kH的脉冲信号分频为100 H,应选用 进制计数器。17、若需要每输入240个脉冲分频器能输出一个脉冲,则由二进制加计数器构成的分频器至少需要 个触发器。 18、一个16 KB的RAM,具有 根地址线。19、由555定时器构成的施密特触发器如图所示,该电路的回差电压为 V。ui6215384uo4V5V.20、(22)10=( )2。21、(9)补码=( )。22、n个变量可以构成 个最小项。23、 若偶数个1相异或,其结果为 。24、D触发器的次态方程是Q= 。四、填空题21、十进制数(14)10的8421BCD编码为 。2、逻辑代数1+1+1= 。3、L=AC+BC,其与非与非表达式为 。4、三态门的三个状态分别是1、0、 。5、某二进制代码是11011,若加入一位偶校验码,则该校验位是 。6、对于JK触发器,若K=,则可完成 触发器的功能。7、给定周期为1ms 的脉冲信号,将其分频为50 Hz的信号,则应选用_进制计数器。8、不考虑溢出,欲将一个存放在移位寄存器中的二进制数除以8,需要 个移位脉冲。9、一个16 KB的RAM,具有 根地址线。10、555定时器可以构成多种脉冲电路,其中可以用于定时的电路是 。11、(43)10 =( )2。12、将逻辑函数F

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > PPT模板库 > 总结/计划/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号