加法器及译码显示电路课件

上传人:我*** 文档编号:141217469 上传时间:2020-08-05 格式:PPT 页数:19 大小:3.45MB
返回 下载 相关 举报
加法器及译码显示电路课件_第1页
第1页 / 共19页
加法器及译码显示电路课件_第2页
第2页 / 共19页
加法器及译码显示电路课件_第3页
第3页 / 共19页
加法器及译码显示电路课件_第4页
第4页 / 共19页
加法器及译码显示电路课件_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《加法器及译码显示电路课件》由会员分享,可在线阅读,更多相关《加法器及译码显示电路课件(19页珍藏版)》请在金锄头文库上搜索。

1、加法器及译码显示电路,一、实验目的 1.掌握二进制加法运算。 2.掌握全加器的逻辑功能。 3.熟悉集成加法器及其使用方法。 4.掌握七段译码器和数码管的使用。,1.基本设计任务与要求 设计一个一位二进制全加器 要求用74LS00和74LS86实现。 设计一个余3码至8421码的转换电路 要求用74LS83实现余3码至8421码的转换, 将余3码转换成8421码的真值表如表1所示。,二、设计任务与要求,表1 余3码转换成8421码的真值表,用74LS47和共阳极LED数码管组成译码显示电路 在74LS83实现余3码至8421码的转换的基础上,再进一步完成译码显示功能。表1中W,X,Y,Z作为译码

2、器的输入,将译码器的输出接至数码管,显示十进制数码。,二、设计任务与要求,2.扩展设计任务与要求(仅需要仿真完成) 设计一个4位BCD码加法器 注意:在计满10时即进位。画出逻辑图, 列出元件清单。,二、设计任务与要求,三、实验原理,1.全加器 全加器是一种由被加数、加数和来自低 位的进位三者相加的运算器。 全加器的逻辑表达式为:,表2全加器的功能表,三、实验原理,四、实验仪器、设备与器件,1. 电子技术综合实验箱; 2.集成电路:74LS83,74LS86,74LS00。 3.共阴极LED数码管。,五、实验内容及步骤,1.按基本设计任务与要求设计出的电路,若需要仿真,则用Multisim 7

3、进行软件仿真。 2.在实验仪上安装电路,检查实验电路接线无误之后接通电源。 3.测试全加器的功能。记录实验结果。 4.测试转换器的功能。 实验时通过开关输入余3码,通过观察发光二极管的状态,记录转换结果填入表中。,5.在实验内容4的基础上,再进一步完成译码显示功能。 6.按扩展设计任务与要求设计的电路,用Multisim 7进行软件仿真。,五、实验内容及步骤,六、实验报告要求,1. 实验目的; 2. 设计过程; 3. 实验仪器与器材; 4. 实验内容与步骤; 5. 画出逻辑图; 6. 对实验结果进行分析; 7. 思考题; 8. 实验体会。,74LS83,A3 A2 A1 A0,B3 B2 B1 B0, 3 2 1 0,D C B A,Co,七、思考题,1.用74LS83能否实现8421码转换为余3码的转换? 2.画出用74LS48和共阴极LED数码管实现一个译码显示电路。,器件引脚图,74LS00,74LS86,74LS83,74LS47,数字电子技术实验箱的介绍,83,00,86,实验所用芯片位置排列,74LS00,74LS47,74LS86,74LS83,共阳数码管,C= S3S2+S3S1,修正信号方程为 C=CO+S3S2+S3S1,逻辑图如图所示,仿真软件Multisim7的简要说明,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > PPT模板库 > PPT素材/模板

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号