2.4G分机漫游系统的培训资料--产品原理

上传人:M****1 文档编号:1122432 上传时间:2017-05-28 格式:PPT 页数:39 大小:14.66MB
返回 下载 相关 举报
2.4G分机漫游系统的培训资料--产品原理_第1页
第1页 / 共39页
2.4G分机漫游系统的培训资料--产品原理_第2页
第2页 / 共39页
2.4G分机漫游系统的培训资料--产品原理_第3页
第3页 / 共39页
2.4G分机漫游系统的培训资料--产品原理_第4页
第4页 / 共39页
2.4G分机漫游系统的培训资料--产品原理_第5页
第5页 / 共39页
点击查看更多>>
资源描述

《2.4G分机漫游系统的培训资料--产品原理》由会员分享,可在线阅读,更多相关《2.4G分机漫游系统的培训资料--产品原理(39页珍藏版)》请在金锄头文库上搜索。

1、新产品培训,2.4G分机漫游系统- 产品原理,产品原理,产品构架和通信方式:2.4G子机:2.4G基站:2.4G扩展机板:回声抑制模块:,产品构架和通信方式,产品构架和通信方式,在现有数据交换机的基站增加分机漫游功能,先增加2.4G扩展机板:与主机采用并行数据总线交互方式;机板有单独的接口板CPU处理与基站之间的数据通信,和单独的桥接CPU,用于与主机进行数据交互;2. 通过2.4G扩展机板的端口,采用ISDN方式连接基站,与基站进行数据传输,并且通过ISDN线路给基站提供电源;3. 基站与子机通过2.4G的WDCT无线技术进行数据通信;,整体工作流程和工作原理,电源方面:与主机数据交换:接口

2、板CPU:与基站数据交换:语音通道:同步和时钟,电源方面,+30V:端口电源;+5V:运行电源;+3.3V:回声抑制芯片的语音处理部分;+1.8V:回声抑制芯片的数字运行部分;,与主机数据交换,接收主机数据消息: 主机通过MSEL信号选择本机板,本机板的数据桥CPU对数据进行桥接交互到接口CPU;接口板CPU根据主机新消息的内容进行相关控制;回复主机数据消息:接口板CPU的内容通过数据桥CPU桥接交互到主机。,接口板CPU:,由/F0i信号(8KHZ)进行最高优先级的中断. 即每隔125US, 进行一次交换信令, 控制和同步信息. CPU上电后,先对交换矩阵进行初始化,把每个通道时隙内容按交换

3、数据表进行固定,把回声抑制模块进行开放;每次中断后,对新的数据信令进行相互交换(通过控制和读取TX3/RX3内容);,与基站数据交换:,当一个基站连接时,发送给基站以下消息:基站最大锁定子机数值;相关的子机注册消息;在每分钟定时发送的时间数据;主机如正系统编程,发送开放注册消息;,语音通道,子机受话:子机送话:,子机受话:,从交换机主机接收数据TX,经过缓冲整形后输出数据TXA;接到回声抑制模块;或直接到机板的交换矩阵RX4;根据不同端口的语音信号交换到不同的语音数据流中;对PCM数据流进行转换为ADPCM;ADPCM数据流输入到MT9171,通过调制输到基站;基站通过无线信号传输到子机;,子

4、机送话:,子机把语音转换为无线信号,传输到基站;基站输出的信号经过MT9171进行解调,输出RX2上的ADPCM数据流;此数据流经过转换为RX0/RX1的PCM信号。这些数据流通过交换矩阵,交换到TX4输出;到回声抑制模块,或直接为RX信号,输出到交换机主机的交换矩阵。,同步和时钟:,8KHZ:/FOI; 同步信号4.096MHZ:C4I; 时钟信号10.24MHZ:调制主时钟信号,2.4G子机,WS824-V006HWS824-V008H,WS824-V006H,拆下电池和电池盖,面底壳分离,取下机板,打开LCD固定扣,子机所有部件:,方框图,电路原理,原理图:电源电路:CPU电路:RF模块

5、:存储单元:LCD电路:KEY电路;,2.4G基站(WS824-V400B),打开机壳:,拆下机板,基站所有部件:,方框图:,工作原理和流程,原理图:电源电路:CPU电路:RF模块:存储单元:FPGA电路:ISDN接口电路:,2.4G扩展机板,方框图:原理图: WS824(5D)-008W_SCH.DDB,方框图:,2.4G扩展机板,数据桥CPU:接口板CPU:交换矩阵:信令转换:PCM/ADPCM转换:ISDN端口部分数据监控和软件升级,数据桥CPU,采用STC10F04XE, QFP44封装, 使用内部RC振荡器(4Mhz-8Mhz),不需外接晶体. 用于主机与2.4G机板的接口CPU之间

6、数据交互桥接功能(进行转换).,接口板CPU:,用IAP11F60XE芯片(支持在线下载)做CPU, 使用32MHZ晶振. 通过A15来选择外围芯片: A15=0时, 地址0000H-7FFFH, 用于62256的SRAM. A15=1时, A14/A13/A12/A11用于选择几个缓存的控制. SEL1:A14=0, 控制交换矩阵的地址缓存74HC273. (与/WR一起) SEL2:A13=0, 控制交换矩阵的数据缓存74HC273.(与/WR一起) SEL3:A12=0, 选择回声抑制模块. SEL4:A11=0, 控制MT8920的/CS脚.,交换矩阵,采用ZL50000芯片(256X

7、256);RX0/TX0:承载第1/2, 5/6, 9/10, 13/14, 17/18, 21/22, 25/26, 29/30语音通道的PCM数据流. RX1/TX1:承载第3/4, 7/8, 11/12, 15/16, 19/20, 23/24, 27/28, 31/32语音通道的PCM数据流. RX2/TX2:承载32路语音通道的ADPCM数据流和8个基站的D/C信号, RX3/TX3:8个基站的D/C信号;RX4/TX4:与主机交换的32路语音通道的PCM数据流.A0-A5:接地址缓存. 接口板CPU通过总线访问的方式输出数据到此缓存,(由SEL1控制).D0-D7:接数据缓存. 接

8、口板CPU通过总线访问的方式输出数据到此缓存,CS:片选,接CPU的P4.2.DS:接CPU的P4.1DTA:接CPU的P4.0 交换时隙表:,信令转换,由MT8920进行完成8个基站的D/C通信信息的转换为PCM流到端口芯片 STi0:接TX3. STo0:接RX3/CS:接到该芯片的地址选择脚SEL4=/A15+A11;/OE:接CPU的/RD.R/W:接CPU的/WR.时隙表:,PCM/ADPCM转换,由ZI9126芯片完成32路PCM语音到32路ADPCM语音的转换. PCM1:接RX0/TX0; PCM2:接RX1/TX1;ADPCM:接RX2/TX2;时隙表:,ISDN端口部分,由MT9171芯片和数据传输变压器构成,用于与八个基站相连, 收发32个语音通道的ADPCM信号和D及C类信号.OSC1:接10.24MHZ方波信号, 其需要与C4#完全频率锁定.采用并联方式.DSTo/DSTi:RX2/TX2时隙表:,数据监控和软件升级,不采用RS232芯片组成UART(串口)模块;通过USB_UART线直接连接CPU的RXD/TXD,用于UART串口监控功能和ISP在线下载功能.,回声抑制模块,回声的产生: 听到两个相同但间隔大于0.1S的声音 回声的抑制:采集发送端的数据,与接收端的数据进行比对,但内容相同则进行抵消,达到回声抵制.,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号