组合逻辑电路实验 报告

上传人:f****u 文档编号:111105531 上传时间:2019-11-01 格式:PDF 页数:4 大小:444.59KB
返回 下载 相关 举报
组合逻辑电路实验 报告_第1页
第1页 / 共4页
组合逻辑电路实验 报告_第2页
第2页 / 共4页
组合逻辑电路实验 报告_第3页
第3页 / 共4页
组合逻辑电路实验 报告_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《组合逻辑电路实验 报告》由会员分享,可在线阅读,更多相关《组合逻辑电路实验 报告(4页珍藏版)》请在金锄头文库上搜索。

1、电气与控制工程学院 李慧 实验名称:组合逻辑电路实验名称:组合逻辑电路 一、一、实验目的实验目的 1、掌握组合逻辑电路的分析、设计方法与测试方法; 2、了解组合逻辑电路的冒险现象及消除方法。 二、二、实验器材实验器材 需要与非门 CC40113,异或门 CC40301,或门 CC40711。 CC4011 引脚图引脚图CC4030 引脚图引脚图 CC4071 引脚图引脚图 三、三、实验内容及实验电路实验内容及实验电路 1、分析、测试用与非门 CC4011 组成的半加器的逻辑功能。列出真值表并画出卡诺图判断 是否可以简化。 图图 1 由与非门组成的半加器电路由与非门组成的半加器电路 电气与控制工

2、程学院 李慧 ABSC 2、分析、测试用异或门 CC4030 与与非门 CC4011 组成的半加器逻辑电路。 图图 2 由异或门和与非门组成的半加器电路由异或门和与非门组成的半加器电路 ABSC 3、分析、测试全加器的逻辑电路。写出实验电路的逻辑表达式,根据实验结果列出真值表 与全加器的逻辑功能对比,并画出 i S和 i C的卡诺图。 图图 3 由与非门组成的全加器电路由与非门组成的全加器电路 AB 1i C i S i C 电气与控制工程学院 李慧 4、设计、测试用异或门、与非门和或门组成的全加器逻辑电路。 全加和: 1 iiii CBAS 进位: iiiiii BACBAC 1 将全加器的

3、逻辑表达式,变换成由两个异或门,四个与非门,一个或门组成;画出全 加器电路图,按所画的原理图选择器件并在实验板上连线;进行功能测试并自拟表格填写 测试结果。 电路图: AB 1i C i S i C 5、观察冒险现象。按图 4 接线,当1 CB时,A 输入矩形波(MHzf1以上) ,用示波 器观察输出波形,并用添加冗余项的方法消除冒险现象。 图图 4 观察冒险现象实验电路观察冒险现象实验电路 电气与控制工程学院 李慧 四、四、实验预习要求实验预习要求 1、复习组合逻辑电路的分析方法。 2、复习组合逻辑电路的设计方法。 3、复习用与非门和异或门等构成半加器和全加器的工作原理。 4、复习组合电路冒险现象的种类、产生原因和如何防止。 5、根据试验任务要求,设计好实验时必要的实验线路。 五、五、实验报告实验报告 1、整理实验数据、图表,并对实验结果进行分析讨论。 2、总结组合逻辑电路的分析与测试方法。 3、对冒险现象进行讨论。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号