数字逻辑10套题

上传人:shaoy****1971 文档编号:108786491 上传时间:2019-10-25 格式:DOC 页数:19 大小:458KB
返回 下载 相关 举报
数字逻辑10套题_第1页
第1页 / 共19页
数字逻辑10套题_第2页
第2页 / 共19页
数字逻辑10套题_第3页
第3页 / 共19页
数字逻辑10套题_第4页
第4页 / 共19页
数字逻辑10套题_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《数字逻辑10套题》由会员分享,可在线阅读,更多相关《数字逻辑10套题(19页珍藏版)》请在金锄头文库上搜索。

1、数字逻辑电路试题一一、填空题1(130.75)10=( )2=( )8=( )16。2(110100.1001)2=( )10。3(103.65)10=( ) 8421-BCD。4A0= 。5基本门电路包括 、 、 。6AB= 。 7N各逻辑变量构成某个逻辑函数,则其完整的真值表应有 种不同的组合。8数字逻辑电路包括两类,分别是 电路和 电路。9JK触发器的特性方程是 。10任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电路过去的输入有关的电路,称为 电路。11F(A,B,C,D)=CD,它包含了 个最小项。12A(A+B)= 。13F=AB+AC,这种形式的逻辑函数表达式称为 。

2、14F=ABAC这种形式的逻辑函数表达式称为 。15有18个信息需用二进制代码来表示它们,则最少需要 位二进制。16与将JK触发器作成T(翻转)触发器,应使其J= , K= 。17设计一个25进制计数器,最少需要 个触发器。二、选择题1已知字符T的ASCII码值的十进制数表示为84,如果将最高位设置为奇校验位,则字符T的ASC码值设置奇校验位后,它的二进制表示为( ) A 01001101 B 11001101 C 01101011 D 101111012. 下列个数中最大的是( ) A (11010110.0101) 2 B (D6.53) 16 C (214.32) 10 C (326.2

3、5) 8 3. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。当且仅当X=1、Y=0时,V=0,则V的逻辑表达式为( ) A X+Y B XY C XY D X+Y4. AABBC=( ) A A B C C 1 D 05. A+BC+AB+A=( ) A A B A C 1 D 06. F(A,B,C)=ABC+ABC+ABC=( ) A m(0,2,4) B m(3,5,7) C m(1,3,5) D m(4,5,7)7. AB=( ) A AB+ A B B AB + AB C A B D A B8. 对正逻辑而言,某电路是与门,则对负逻辑而言是( ) A 与门 B 与非门 C

4、 或非门 D 或门9.JK触发器在同步工作时,若现态Qn=0,要求到达次态Qn1=1,则应使JK=( ) A 00 B 01 C 1X D X110.图(1)中要求输出F=B,则A应为( ) A 0 B 1 A =1 FC B BD B 图(1)三、化简下列函数表达式1、代数化简:Y=(AB+A+B)(A+B+D+)2、Y=AB+A3、卡诺图化简: F=(A,B,C,D)=m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1分别用74138和74153实现逻辑函数表达式F=AB+BC+AC Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y ST Y 74138 A0 741

5、53 A1 A0 A1 A2 SA SB SC D0 D1 D2 D32用74161实现模为10的加法计数电路。 Q0 Q1 Q2 Q3 CT T CO CT P 74161 CP LD CR D0 D1 D2 D3 五、电路设计1 用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。输入端只有原变量可用。画出逻辑图。2用JK触发器和必要的逻辑门,设计一位可控的四进制加减计数器,当模式控制信号M=0时,作加法计数,当M=1时,作减法计数。一、 填空1)(10000010.11)2 ; (202.6)8 ; (82.C)162)

6、(52.5625)10 3) (0001 0000 0011.0110 0101 )8421-BCD 4) 1 5) 与门;或门;非门 6) 7)2N 8)组合逻辑电路;时序逻辑电路 9)10)时序逻辑电路 11) 4 12)AB13)与或非式; 14)与式 15) 516)T;T 数字逻辑电路试题二一填空:(每空0.5分,共20分)1本征半导体中掺入微量的三价杂质元素形成(1)型半导体。2三极管具有(2)作用。3保证三极管工作在放大区的条件是发射结(3),集电结(4)。4三极管是(5)控制器件,改变(6)电流,可以使集电极电流得到较大的改变。5在N型杂质半导体中多数载流子为(7),少数载流子

7、为(8)。6. 在本征半导体中,自由电子数(9)空穴数。7. 二极管阳极接外接电源负极,阴极接外接电源正极时,流过二极管的电流为(10)。8. 用稳压管稳定电压时,稳压管的阳极接电源(11)极,阴极接电源(12)极。9. 十进制数(18)10转化为二进制数为(13)2,对应的十六进制数为(14)16,对应的八进制数为( (15) )16,对应的8421BCD码为(16)8421BCD。10. 逻辑代数中最基本的三种运算是(17)、(19)和(19)。11. FA(BC)的对偶式F(20)。12. JK触发器的特性方程是(21),RS触发器的缺点是(22)。13某三极管工作在放大区。测得三个电极

8、电位分别为:VA=-9V;VB=-6V;VC=-6.2V。则A是 (23) 极;B是 (24) 极;C是 (25) 极。14高电平用逻辑1来表示,低电平用逻辑0来表示,这属于 (26) ,相反,高电平用逻辑0来表示,低电平用逻辑1来表示,这属于 (27) 。15数字电路中,任意时刻的输出信号只取决于该时刻的输入信号,而与该信号作用之前电路原来状态无关,属于 (28) 逻辑电路 ,它不包含具有记忆功能的元件。16加法器进位有 (29) 和 (30) 两种。运算时间短的是 (31) 加法器。17具有置0置1,保持翻转功能的触发器是 (32) 。18基本门电路包括 (33) 、 (34) 、 (35

9、) 。19F(A,B,C,D)=CD,它包含了 (36) 个最小项。20设计一个25进制计数器,最少需要 (37) 个触发器。21按触发方式,时序电路可分为 (38) 时序电路和 ( 39) 时序电路两类。22构成256进制计数器需 (40) 片T4161。二单项选择:(每空1分,共20分)1 构成时序逻辑电路的基本逻辑单元是。A与门 B或门 C非门 D触发器2 KCL是。A欧姆定律B基尔霍夫电压定律C基尔霍夫电流定律D戴维南定理3 P型半导体中多数载流子是。A自由电子B空穴C离子D电子空穴4 数字电路中的三极管主要工作在。A放大区B截止区C饱合区D饱合区和截止区5 同步触发器的触发方式为CP

10、时钟脉冲的。A上升沿开始触发 B 下降沿开始触发 CA和B都不对6 已知B的ASCII码为(42)H,若用一个字节表示,最高位设为偶校验位后ASCII码为。A01000010B11000010C00101010D101010107 同一组变量中所有最小项之和(或)为。A0B1C0或1D不确定8用数据选择器实现某一逻辑函数,在数据输入通道中可以输入 。A 0 B 1 C 变量 D A、B、C均可9一个触发器能存贮。A一位二进制数B二位二进制数C一个字节D二个字节10触发器是 。A门电路B组合电路C时序电路D放大电路11可以工作在击穿区的器件是 。 A 三极管 B 场效应管 C 稳压管12在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。当且仅当X=0、Y=1时,V=0,则V的逻辑表达式为( ) A X+Y B XY C XY D X+Y13. A+A+B+B+C=( ) A A B C C 1 D 014. F(A,B,C)=AC

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号