【2017年整理】数字电路寄存器

上传人:豆浆 文档编号:1051996 上传时间:2017-05-26 格式:DOC 页数:4 大小:66KB
返回 下载 相关 举报
【2017年整理】数字电路寄存器_第1页
第1页 / 共4页
【2017年整理】数字电路寄存器_第2页
第2页 / 共4页
【2017年整理】数字电路寄存器_第3页
第3页 / 共4页
【2017年整理】数字电路寄存器_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《【2017年整理】数字电路寄存器》由会员分享,可在线阅读,更多相关《【2017年整理】数字电路寄存器(4页珍藏版)》请在金锄头文库上搜索。

1、寄存器优先编码器触发器中没有约束条件8421BCD 码5、多谐振荡器有-( C )A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路-( C )A. RS 触发器 B. JK 触发器 C. D 触发器 D. T 触发器4 存 储 8 位 二 进 制 信 息 要 D 个 触 发 器 。A.2 B.3 C.4 D.89 8 位 移 位 寄 存 器 , 串 行 输 入 时 经 D 个 脉 冲 后 , 8 位 数 码 全 部 移 入 寄存 器 中 。A.1 B.2 C.4 D.83、下列门电路属于双极型的是( A

2、 )A、OC 门 B、PMOSC、NMOS D、CMOS4、对于钟控 RS 触发器,若要求其输出“0”状态不变,则输入的 RS 信号应为( A )A、RS=X0 B、RS=0XC、RS=X1 D、RS=1X9、以 下 各 电 路 中 , ( B )可 以 产 生 脉 冲 定 时 。 A. 多 谐 振 荡 器 B.单 稳 态 触 发 器 C.施 密 特 触 发 器 D.石 英 晶 体 多 谐 振 荡 器3、有冒险必然存在竞争,有竞争就一定引起冒险。 ()3、用数据选择器可实现时序逻辑电路。 ( )、 三态门的三种状态是指_0_、_1_、_高阻_。、实现 A/D 转换的四个主要步骤是_采样_、_保

3、持_、_量化_、_编码_。寄存器分为_基本寄存器_和_移位寄存器_两种。半导体数 码 显 示 器 的 内 部 接 法 有 两 种 形 式 : 共 阳 极 接 法 和 共 阴 极 接 法 。3、TTL 逻辑门电路的典型高电平值是 3.6 V,典型低电平值是 0.3 V。4、数据选择器是一种 多个 输入 单个 输出的中等规模器件。5、OC 门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。逻辑表达式为 ,它存在 0 冒险。_BACF7、时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。双稳态触发器电路具有 两个稳态 ,

4、并能 触发翻转 的两大特性。10、模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。65 55 定 时 器 的 最 后 数 码 为 555 的 是 TTL 产 品 , 为 7555 的 是 CMOS 产 品 。7、TTL 与非门的多余输入端悬空时,相当于输入 _高_电平。 对 于 共 阳 接 法 的 发 光 二 极 管 数 码 显 示 器 , 应 采 用 低 电 平 驱 动的 七 段 显 示 译 码 器 。施 密 特 触 发 器 具 有 回 差 现 象 , 又 称 电 压 滞 后 特 性 。7、消除冒险现象的方法有 修改逻辑设计 、 吸收法 、 取样法 和 选择可靠编码 。 8、触

5、 发 器 有 2 个 稳 态 , 存 储 8 位 二 进 制 信 息 要 8 个 触 发 器 。9、逻辑代数运算的优先顺序为 非 、 与 、 或 。3 OC 门在实际使用时必须在输出端外接 负载电阻和电源 。4. 设计模值为 30 的计数器至少需要 5 级触发器。单稳态触发器的主要用途是 C 。A.整形、延时、鉴幅 B. 整形、鉴幅、定时C.延时、定时、整形 D.延时、定时、存储典型的 TTL 与非门电路使用的电路为电源电压为( 5 )V,其输出高电平为(3.6 )V,输出低电平为( 0.35 )V , CMOS 电路的电源电压为( 318 ) V 。9将一个包含有 32768 个基本存储单元

6、的存储电路设计 16 位为一个字节的 ROM。该ROM 有( 11 )根地址线,有( 16 )根数据读出线。两片中规模集成电路 10 进制计数器串联后,最大计数容量为( 100 )位。8 线3 线优先编码器的输入为 I0I7 ,当优先级别最高的 I7 有效时,其输出的值是( C ) 。012YA111 B. 010 C. 000 D. 101随机存取存储器具有( A )功能。A.读/写 B.无读/写 C.只读 D.只写有一个 4 位的 D/A 转换器,设它的满刻度输出电压为 10V,当输入数字量为 1101时,输出电压为( A ) 。A 8.125V B.4V C. 6.25V D.9.375

7、VD/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( ) 。 利 用 反 馈 归 零 法 获 得 N 进 制 计 数 器 时 , 若 为 异 步 置 零 方 式 , 则 状 态 SN只 是 短 暂 的 过 渡 状 态 , 不 能 稳 定 而 是 立 刻 变 为 0 状 态 。 ( )7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。 ( )9 计数器除了能对输入脉冲进行计数,还能作为分频器用。 ( )2以下电路中常用于总线应用的是( A )A.TSL 门 B.OC 门 C. 漏 极 开 路 门 D.CMOS 与 非 门9同 步 计 数

8、 器 和 异 步 计 数 器 比 较 , 同 步 计 数 器 的 最 显 著 优 点 是 ( A )A.工 作 速 度 高 B.触 发 器 利 用 率 高 C.电 路 简 单 D.不 受 时 钟 CP 控 制11 若 用 JK 触 发 器 来 实 现 特 性 方 程 , 则 JK 端 的 方 程 应 为ABQn1( B )A.J=AB, K= B.J=AB, K= C.J= , K=AB D.J= , K=AB14 随 机 存 取 存 储 器 RAM 中 的 内 容 , 当 电 源 断 掉 后 又 接 通 , 则 存 储 器 中 的内 容 将 如 何 变 换 ? ( C )A.全 部 改 变

9、B.全 部 为 1 C.不 确 定 D.保 持 不15 用 555 定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC; B.1.1RC; C.1.4RC; D.1.8RC;17当三态门输出高阻状态时,以下说法正确的是( A ) ( B ) ( ) ( )A.用电压表测量指针不动 B .相当于悬空 C.电压不高不低 D .测量电阻指针不动19欲 使 JK 触 发 器 按 Qn+1=Qn 工 作 , 可 使 JK 触 发 器 的 输 入 端 为 以 下 哪 几 种情 况 ? ( A ) ( B ) ( D ) ( )A.J=K=0 B.J=Q,K= C.J= ,K=Q D.J=Q,K

10、=0 22. TTL 与非门的多余输入端可以接固定高电平。 ( )25. 移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。( )27数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。33对于 JK 触发器,若 ,则可完成 T 触发器的逻辑功能;若 ,则KJ KJ可完成 D 触发器的逻辑功能。C 。BAF(A) (B) (C) CBACBA(D) C4边沿式 D 触发器是一种 C 稳态电路。(A) 无 (B) 单 (C) 双 (D) 多7. 标准与-或式是由_B_构成的逻辑表达式。 (A) 与项相或 (B) 最小项相或 (C) 最大项相与 (

11、D) 或项相与9某 D/A 转换器满刻度输出电压为 10V,要求 1mV 的分辨率,其输入数字量位数至少为 B 位。(A) 13 (B)14 (C) 15 (D) 163和 TTL 电路相比,CMOS 电路最突出的优点在于( D )A可靠性高 B抗干扰能力强 C速度快 D功耗低5单稳态触发器的输出脉冲的宽度取决于( C )A触发脉冲的宽度 B触发脉冲的幅度C电路本身的电容、电阻的参数 D电源电压的数值6为了提高多谐振荡器频率的稳定性,最有效的方法是( C )A提高电容、电阻的精度 B提高电源的稳定度C采用石英晶体振荡器 C保持环境温度不变8在图 1-8 用 555 定时器组成的施密特触发电路中,它的回差电压等于(B )A5V B2V C4V D3V I +5V 8 4 1 5 6 2 3 5 ( 1) +4V 图 1-85一位十进制计数器至少需要 个触发器。A3 B4 C5 D10

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号