【2017年整理】二-十进制译码器

上传人:豆浆 文档编号:1011282 上传时间:2017-05-25 格式:DOC 页数:4 大小:246KB
返回 下载 相关 举报
【2017年整理】二-十进制译码器_第1页
第1页 / 共4页
【2017年整理】二-十进制译码器_第2页
第2页 / 共4页
【2017年整理】二-十进制译码器_第3页
第3页 / 共4页
【2017年整理】二-十进制译码器_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《【2017年整理】二-十进制译码器》由会员分享,可在线阅读,更多相关《【2017年整理】二-十进制译码器(4页珍藏版)》请在金锄头文库上搜索。

1、一课题题目:二-十进制译码器设计难度:10 分 二摘要把二-十进制代码翻译成 10 个十进制数字信号的电路,称 为二-十进制译码器。二-十进制译码器的输入是十进 制数的 4 位二进制编码(BCD 码),分别用 A3、A2、A1、A0 表示;输出的是与 10 个十进制数字相对应的 10 个信号,用 Y9Y 0 表示。由于二 -十进制译码器有 4根输入线, 10 根输出线,所以又称为 4 线-10 线译码器。三关键词二-十,译码器,翻译,编码。四设计要求(1)根据 设计 要求,绘制出电路状态转换图,实现二-十进制译码器。(2)根据 电路状 态转换图,用门电路设计出二-十进制译码器。(3)逻辑设计要

2、求:通过与非门实现 4 位二进制编码,转换成 10个十进制数字相对应的 10 个信号,实现译码。五设计步骤(1)电路状 态转换图 :根据电路状态转换图,设计转换逻辑关系式,绘制实验电路。(2)逻辑转换关系式:(3) 二 -十进制译码器电路设计图:A3 A2 A1 A0 Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1

3、 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0123901238 012370123654 20123101230 A YAY A YAY 六仿真电路图绘制根据逻辑转换式,和电路设计图,绘制仿真实验电路图:用与非门,或门,非 门实现。七电路仿真仿真波形图:引脚锁定:八实验结果通过 muxplus2 对二-十进制译码器进行设计,完成实验要求,得到实验结果,实现了由二进制译码变成十进制译码的效果,输入一个二进制数码,通过系统自行编译成十进制数码输出,完成实验。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号