门电路补充内容

上传人:re****.1 文档编号:585501168 上传时间:2024-09-02 格式:PPT 页数:19 大小:799.52KB
返回 下载 相关 举报
门电路补充内容_第1页
第1页 / 共19页
门电路补充内容_第2页
第2页 / 共19页
门电路补充内容_第3页
第3页 / 共19页
门电路补充内容_第4页
第4页 / 共19页
门电路补充内容_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《门电路补充内容》由会员分享,可在线阅读,更多相关《门电路补充内容(19页珍藏版)》请在金锄头文库上搜索。

1、门电路补充内容孙卫强CMOS反相器Rp:PMOS管的电阻,Rn:NMOS管的电阻电阻性负载CMOS反相器的电阻模型电阻性负载的戴维宁等效电路Rp:PMOS管的电阻,Rn:NMOS管的电阻电阻性负载CMOS器件的电阻模型(输出为低电平)VOUT = 3.33 100/(100+667) =0.43V 电阻性负载的戴维宁等效电路电阻性负载CMOS器件的电阻模型(输出为高电平)VOUT = (5V-3.33V) * 667/(200+667) + 3.33V = 4.61V电阻性负载的戴维宁等效电路吸收电流和提供电流吸收电流提供电流电阻性负载电阻性负载最大低态输出电流(mA)最大低态输出电压(V)最

2、小高态输出电流(mA)最小高态输出电压 (V)负载负载上两个slides中吸收和提供电流各是多少?内部功耗是多少?非理想输入时电路的特性Iwasted = 5/(400+2500) = 1.72mA 功耗:Pwasted = 5*Iwasted = 8.62mWIwasted = 5/(4000+200)功耗:Pwasted = 5*Iwasted非理想输入时电路的负载特性浪费的功率等于多少?电阻性负载的戴文宁等效电路CMOS电路的动态电气特性现代电路设计正朝着纯CMOS技术的方向演进,而CMOS器件具有很高的输入阻抗,因此直流负载效应常常可以忽略不计CMOS输入端、封装和内部连线具有相当大的

3、电容电容充放电时间是构成电路/器件时延的主要因素之一CMOS转换时间分析影响转换时间的因素晶体管的导通电阻驱动的输入端的电容寄生电容的来源输出电路,2-10pF输出和其它输入的连线电容,1pF/英寸或更多输入电路,2-15pF转换时间分析的等效电路CMOS转换时间分析下降时间其中RnCL为时间常数tf = 8.5 ns下降时间下降时间CMOS转换时间分析上升时间上升时间上升时间其中RnCL为时间常数tr = 17 nsCMOS电路的功率损耗CMOS电路在状态不发生变化时,功耗很低静态功耗,通常可以忽略状态发生变化的过程中过程中消耗可观的电能动态功耗1.由于转换瞬间T1和T2 瞬态导通而导致的瞬态导通功耗PT=CPDVCC2f,其中:CPD:功耗电容f:输出信号转换的频率2. 对负载电容充放电导致的功耗PL=CLVDD2f,其中:CL:负载电容f:输出信号转换的频率总功耗:P=PT+PLCMOS三态缓冲器漏极开路CMOS与非门集电极开路(OC) 门TTL与非门电路TTL反相器电路OC门输出并联的接法为OC输出并联电路选取合适的上拉电阻参考阎石版“数字电子技术基础”【例2.4.4】作业12、22、24

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号