《可编程逻辑器件-组合逻辑电路新试验箱》由会员分享,可在线阅读,更多相关《可编程逻辑器件-组合逻辑电路新试验箱(10页珍藏版)》请在金锄头文库上搜索。
1、可编程逻辑器件可编程逻辑器件组合逻辑电路组合逻辑电路实验目的(1)熟悉)熟悉Quartus II软件中使用文本输入法进软件中使用文本输入法进行电路设计和仿真行电路设计和仿真(2)了解组合逻辑电路的设计方法,学会使用)了解组合逻辑电路的设计方法,学会使用VHDL语言进行简单的逻辑电路设计语言进行简单的逻辑电路设计预习要求(1)熟悉中规模集成芯片)熟悉中规模集成芯片74138的引脚排列和的引脚排列和逻辑功能逻辑功能(2)熟悉可编程逻辑设计的基本方法)熟悉可编程逻辑设计的基本方法 74LS138逻辑功能表 G1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 0 0
2、0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 A2 A1 A0Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 实验内容 1、熟练使用Quartus 软件进行程序设计 、利用利用VHDL语言编程实现语言编程实现74138逻辑功能,逻辑功能,进行软件
3、仿真和硬件测试进行软件仿真和硬件测试。报告要求1)VHDL描述描述74LS138的程序的程序2)仿真波形)仿真波形附录:Quartus II使用1、file/new建建VHDL文本文件,保存的同时新建文本文件,保存的同时新建一个工程,该工程名要和文件中的实体名相一一个工程,该工程名要和文件中的实体名相一致。致。2、Start compilation开始编译开始编译3、在、在file下新建波形文件用于仿真。下新建波形文件用于仿真。Insert/insert node or bus/node find/list把把端口全部导入波形图中,保存波形文件。点击端口全部导入波形图中,保存波形文件。点击St
4、art simulation,得结果。思考输入的不同进制得结果。思考输入的不同进制如何切换?如何切换?4、管脚锁定。输入输出端口配上实验板上、管脚锁定。输入输出端口配上实验板上FPGA的引脚,这是下载程序到实验板上的关的引脚,这是下载程序到实验板上的关键。键。芯片选择:芯片选择:EP3C16Q240C8思考:在做仿真时,思考:在做仿真时,Quartus提供了哪二种仿真?这二种仿真的区别,以及如提供了哪二种仿真?这二种仿真的区别,以及如何调用这二种仿真?何调用这二种仿真?管脚锁定部件名称部件名称SW1SW2SW3SW4SW5引脚名称P72P76P80P82P84部件名称部件名称SW6SW7SW8SW9SW10引脚名称P86P88P94P98P100部件名称部件名称LED1LED2LED3LED4LED5引脚名称P237P238P239P240P4部件名称部件名称LED5LED7LED8引脚名称P5P6P9LED灯灯 SW 拨码开关拨码开关