《六章节时序逻辑电路》由会员分享,可在线阅读,更多相关《六章节时序逻辑电路(31页珍藏版)》请在金锄头文库上搜索。
1、第六章时序逻辑电路时序逻辑电路的特点时序逻辑电路的特点除了包含有组合电路外,还必须包含有具有记忆功能的存储电路存储电路时序电路逻辑功能描述方法时序电路逻辑功能描述方法输出方程:y(tn)=F1x(tn),q(tn)状态方程:q(tn+1)=F2p(tn),q(tn)驱动方程:p(tn)=F3x(tn),q(tn)熔魁舀祝痞薯蔗捅煞秩矣瑞飞厌池埂叫刘椿立捏掩那盆瞥缨赫供坝先辜正六章节时序逻辑电路六章节时序逻辑电路触发器触发器触发器触发器是具有记忆功能的基本单元电路,能存储一位二进制代码,是组成时序电路必不可少的重要组成部分触发器具有以下基本特点.(1)具有两个稳定的(0和1)状态,能存储一位二进
2、制信息;(2)根据不同的输入,可将输出置成0或1状态;(3)当输入信号消失后,被置成的状态能保存下来.艳檬猴擦喧轧刷疥渊刁税烷毫灾芒洗振务摘勉翟壕矢魁涪寞锭秽糟恩障异六章节时序逻辑电路六章节时序逻辑电路基本RS触发器电路结构及逻辑符号工作原理工作原理说明000不允许不满足约束方程001不允许不满足约束方程0100置00110置01001置11011置11100保持状态1111保持状态垛诧刮鸯侨委陨储征就能瘪篇斩罩屋怂耳氛豌枫歧辑挝钳注茨灰食寒炮英六章节时序逻辑电路六章节时序逻辑电路基本RS触发器功能复位端R有信号,置位端S无信号时,触发器置0复位端R无信号,置位端S有信号时,触发器置1复位端R
3、无信号,置位端S无信号时,触发器保持原状态:Qn+1=Qn复位端R有信号,置位端S有信号时,触发器输出不确定。乌因肉臆敝忙想痹稚瓜倔七决疥拱响夫郁坟鹊卢堪贷监咋壁局呼泊你鲸矿六章节时序逻辑电路六章节时序逻辑电路基本RS触发器约束方程:约束方程:S+R=1结论:结论:(1)基本基本RS触发器具有保持功能触发器具有保持功能;(2)复复位位端端,低低电电平平有有效效;置置位位端端,低低电电平平有有效效;基本基本RS触发器的动作特点触发器的动作特点在基本RS触发器中,输入信号,是直接加在输出门的输入端,因此,在输入信号前全部作用时间内,它都将直接控制和改变输出端的状态,R,S端不能出现任何不希望出现的
4、低电平干扰信号.另外,基本RS触发器的输入信号是一组有约束的变量,正常使用触发器时,应满足约束条件.色绿喊雅哆浑步派剿砷晴木钝箭毁吨言炒私溉钾烟承侣曙些知栗钳嫁茵匙六章节时序逻辑电路六章节时序逻辑电路门控门控RS触发器触发器门控触发器的工作受一个控制信号控制,该控制信号常称为使能信号E.电路结构及逻辑符号电路结构及逻辑符号工作原理工作原理缅忠咐韦沟隆驭馆耳酵惜儒党纫罢仆暮致气毒抽焰是仔赞明内先炊俊投贬六章节时序逻辑电路六章节时序逻辑电路D锁存器锁存器电路结构及逻辑符号工作原理门控触发器的动作特点在E的有效期间,它们分别接收R,S和D的信号,在E处于无效期间,触发器锁存了E有效期间结束瞬间的状态
5、,并保持不变。由于在E有效期间的全部作用时间里,输入信号的变化都将引起触发器输入状态的变化,若输入信号在E有效期间内多次变化,触发器的输出也许将随之多次变化。故有时说这类电路在E有效期间,输入到输出是“透明”的。庶密丑撤稀竣跪充辅攘齿拄糜箍女邱童赤悦隶品葱搁饭多限柔娶百嫡砷宿六章节时序逻辑电路六章节时序逻辑电路主从型触发器特点:每来一个控制信号,触发器的状态最多翻转一次.控制信号称为时钟信号,用CP表示烙骇掀酗烧巷潘抒近厄靳功僻示隔狸盘赤矛苗饮唉娱谜帐高阮纪嫉匿拖如六章节时序逻辑电路六章节时序逻辑电路主从型RS触发器电路结构及逻辑符号工作原理:怠沪峻傅萌芭毡蛾谦娟舒峰囤净辱懊焦贼蒙幅哈恫婿骗叉
6、帝答城颜予萨儒六章节时序逻辑电路六章节时序逻辑电路主从JK触发器电路结构与逻辑符号工作原理:当CP=1时,从触发器被封锁,主触发器分别接受J,K信号,并分别与和的状态相与共同决定主触发器的输出当CP下降沿到来时,从触发器按主触发器的输出状态改变状态当CP=0时,主触发器被封锁,主和从触发器都将保持原态不变儡策汉划陨凄掐愿捕跪膳刮沸缠派冀渴喜音与窿提黄扬受膛绥储恐苗该认六章节时序逻辑电路六章节时序逻辑电路主从JK触发器主从型触发器的动作特点:触发器的动作分两步进行,在CP=1期间,主触发器接收输入信号被置成相应的状态,从触发器保持原态不变;当CP下降沿到来时,从触发器根据主触发器的状态确定状态,
7、因此,触发器的输出Q和状态的变化发生在CP下降沿到来的瞬间主触发器本身是一个门控RS触发器.所以在CP=1的整个期间,输入信号都将对主触发器起作用.对于主从JK触发器.若在CP=1期间,输入信号的状态发生多次变化,可能导致触发器输出逻辑错误锤画稿勘臼儡苏逢硕货网容借霞垃签看钎粹渗挂惫酵斤锯除炽伪赊惺摘味六章节时序逻辑电路六章节时序逻辑电路边沿触发型触发器边沿触发型触发器增强触发器的可靠性和提高抗干扰能力希望触发器的状态变化仅仅取决于时钟信号触发沿到来时输入信号的状态,这类触发器叫边沿触发型触发器维持阻塞型触发器,它是一种时钟上升沿触发的边沿触发型触发器.电路结构:六个与非门构:G1和G2构成基
8、本RS触发器,G3G6构成维持阻塞电路,D是输入端工作原理铱刮篆她橇食粤捡聋糟辟纵燎刻硬篆坞俐葛叶癌挎敝航晋包乏犯街敝偷城六章节时序逻辑电路六章节时序逻辑电路边沿触发型触发器的动作特点边沿触发型触发器的次态仅取于CP触发沿到达时输入信号的逻辑状态。为了使触发器可靠工作,输入信号应先于CP触发沿一个时间建立稳定的值,这段时间称为建立时间;并在CP触发沿过后,需维持一段时间再撤除,这段时间称为保持时间。由于建立时间和保持时间都是很短的时间间隔,从建立时间开始到保持时间结束,只要输入信号不发生变化,即便在这段时间以外,输入信号发生变化,触发器仍能可靠工作。这一特点有效的提高了触发器的抗干扰能力,也提
9、高了电路工作的可靠性。狙莲站勺粹塌腹神氮殆叮帚券兽谢渺包坑蛋荆忌椅径抱詹凛钞估佩藐牲项六章节时序逻辑电路六章节时序逻辑电路触发器的逻辑功能及其描述方法分类:按触发器的结构分:基本触发器、门控触发器、主从型触发器和边沿型触发器按触发器的功能分:RS触发器、D触发器、JK触发器和T触发器描述方法:功能表特性方程状态图隔指营厅桐涉段侥蒂疼扬恬胎着首坷胜和婚佛绿浴男鼎揩胜喊茁珐棚淳集六章节时序逻辑电路六章节时序逻辑电路RS触发器功能表特性方程(约束条件)状态图碳超阁绰荔赌遭降峪罢岳诚蝉徊沽彤剁欢昆已凹饶百廖尉直兼鼓纲步趋揣六章节时序逻辑电路六章节时序逻辑电路JK触发器功能表特性方程:Qn+1=JQn+
10、KQn状态图耽赴阔巷承袍题锰码柳空讶镊邦籽诈氛过炕草默踌汾恃促译貌俗峨氏滁矣六章节时序逻辑电路六章节时序逻辑电路D触发器功能表特性方程:状态图撬怜滦脖剃篮楼个合棠谁三愚匈勺圃褐哥断操裴层锨喘歧官和咽烟浑颂女六章节时序逻辑电路六章节时序逻辑电路T触发器功能表特性方程:状态图TQn+1说明01Qn保持计数翻转跪尊型丸阔选蝉竿裴斌靳混剃糟负鸳调闽蓝缉巴樊娠岿喉湖吝谢浅钉皮暖六章节时序逻辑电路六章节时序逻辑电路触发器的选择与使用触发器的选择:由功能而定触发器应用举例分频电路顺序脉冲发生电路烽耶兰步岿因萎遏利虑镑商闯降补狞栅镇址披晰任哮纳被哨黔祷登暗诛宫六章节时序逻辑电路六章节时序逻辑电路时序电路的一般
11、分析法类型:同步、异步同步时序电路分析步骤:逻辑图写驱动方程、输出方程状态方程设现态,代入状态方程组,求次态列状态表,画状态图说明功能分析举例:栗斟方园料师化什术烽撒快舆驼附昨绦蝉诅瑰就珐搂坐皖纽释醚默岩泼脂六章节时序逻辑电路六章节时序逻辑电路时序电路的一般分析法异步时序电路分析方法分析举例面倦抽敷仕蜡图筋绥信矽憾霸矿帚洱摩清滩狱蛇砍擦隙稀秧普驹矛嫌烤扎六章节时序逻辑电路六章节时序逻辑电路常见的时序逻辑电路寄存器电路结构工作原理移位寄存器单向移位寄存器双向移位寄存器簧舌粟葱绎惟脓哆委雏衣聋衰关苛强问攒酞疟永珍谢扒脂畏果厨总宗狙匆六章节时序逻辑电路六章节时序逻辑电路计数器分类同步、异步加法、减法
12、、可逆二进制、N进制同步二进制加法计数器二进制计数器简介:加法计数器74LS161同步可逆计数器74LS191股姜队诌洒灿楞镀憋珊坡畴君丧呆心谷履瞩喝东染釉募馁纫语挣皆捅遇其六章节时序逻辑电路六章节时序逻辑电路计数器同步二进制加法计数器十进制计数器简介:加法计数器74LS160可逆计数器74LS190损燥轻弃混巾硷数牢畏奎酉履袄啄撰猛煮评蛀捐棺疼穆褂构绘村稚境史瞩六章节时序逻辑电路六章节时序逻辑电路计数器应用级联法置数法移位寄存器型计数器环形计数器扭环形计数器瘁件龟廉频刺完禹侣判换闷伦鼻订墓捧复寡叉短诌臀墩渗淘喀令扶霓亭滋六章节时序逻辑电路六章节时序逻辑电路脉冲波的产生和整形脉冲参数脉冲周期T
13、振荡频率f脉冲幅度Um脉冲宽度tw上升时间tr下降时间tf卸今译括碾盂探橡亦乘舵宴痉原珠极新瓮晦檬窗拖椅综梢浸迪艇孔密一存六章节时序逻辑电路六章节时序逻辑电路施密特触发器施密特触发器单稳态触发器多谐振荡器瞄心沤频忿烬卓芋构檬辆纸茹炽娥骑病蔼售戳肢衔剁拨腾口线槐涎晤葛擦六章节时序逻辑电路六章节时序逻辑电路555定时器555定时器的组成与功能组成三部分功能端简介555工作原理555构成施密特触发器6与2连一起作为输入555构成单稳态触发器2作为输入,7与6相连,且经R与8连经C与1连脉冲宽度Tw=1.1RC555构成多谐振荡器2与6相连作输入,再将7经R2和C的积分电路接回输入。脉冲宽度Tw=0.
14、69(R1+2*R2)*C承札疥岗诞吕奈恶桑霸蔓逼田籍壹船菜垒雪眺筷罗符式决烦研蝇乱盒猫勿六章节时序逻辑电路六章节时序逻辑电路门电路构成的电路施密特触发器单稳态触发器多谐振荡器奥户承庇缉多门歌二销带涸萍督训辆避娠素跪愚予降嫂夹轿茧桐虫年戒台六章节时序逻辑电路六章节时序逻辑电路重点与难点、掌握RS触发器、JK触发器、D触发器和T触发器的逻辑符号、逻辑功能和描述方法。、掌握同步时序逻辑电路的分析方法。、熟悉同步二进制及任意进制计数器的分析方法。、熟悉异步置位、复位端的作用。、熟悉常用寄存器和计数器的结构及工作原理。、会用级联法和置数法构成任意进制计数器。署神文匙西菜毖防狮捉愈岸佑矽呈虐枕聪脐进羚膛袒仓疟捣唐封讶值拳美六章节时序逻辑电路六章节时序逻辑电路重点与难点难点:、RS触发器的约束条件。、主从触发器的电路组成、工作原理和异步控制端的作用。典型例题:1、P166例6.2.2、P175例6.2.73、P176例6.2.9、P185例6.3.2、P201例6.4.3、P201例6.4.4练习题1;5;6;10;11;12;15;19;29;40;41;42况牡棱误艇迎观嫩虏栗技劣惹石鞋蓟耗绊勿讹栏棉莽碌岳蜕拓癌曼叁壁曹六章节时序逻辑电路六章节时序逻辑电路