数字频率计的multisim仿真.ppt

上传人:工**** 文档编号:570998851 上传时间:2024-08-07 格式:PPT 页数:13 大小:573.06KB
返回 下载 相关 举报
数字频率计的multisim仿真.ppt_第1页
第1页 / 共13页
数字频率计的multisim仿真.ppt_第2页
第2页 / 共13页
数字频率计的multisim仿真.ppt_第3页
第3页 / 共13页
数字频率计的multisim仿真.ppt_第4页
第4页 / 共13页
数字频率计的multisim仿真.ppt_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《数字频率计的multisim仿真.ppt》由会员分享,可在线阅读,更多相关《数字频率计的multisim仿真.ppt(13页珍藏版)》请在金锄头文库上搜索。

1、数字电路综合设计数字电路综合设计数字频率计数字频率计 1任务要求任务要求(1) 频率测量范围:1 Hz10 kHz ;(2) 数字显示位数:四位静态十进制计数显示被测信号的频率。 2数字频率计的基本工作原理数字频率计的基本工作原理数字频率计一般都由振荡器、分频器、放大整形电路、控制器、计数译码器、显示器等几部分组成。由振荡器的振荡电路产生一标准频率信号,经分频器分频分别得到2 Hz和0.5 Hz的控制脉冲及选通脉冲。控制脉冲经过控制器中的门电路分别产生锁存信号和计数器清零信号。待测信号经过限幅、运放的放大、施密特整形之后,输出一个与待测信号同频率的矩形脉冲信号,该信号在检测门经过与选通信号的合

2、成,产生计数信号。计数信号并与锁存信号和清零复位信号共同控制计数、锁存和清零三个状态,然后通过数码显示器件就可以进行显示。数字频率计的原理框图如图8-43所示。 图8-43 数字频率计的原理框图 1) 振荡器及分频器部分由原理框图可知,振荡器及分频器部分有两个不同频率的输出。由石英晶体振荡器产生一个标准频率信号,以待下一步进行分频。分频的系数取决于所选晶振的频率及所需的选通信号频率。这里,我们选用32.768 kHz晶体振荡器,因为对它进行分频最低可分出2 Hz的标准频率信号,这便于获取0.5 Hz的选通信号和控制信号。同时,选择可以进行214分频的4060芯片,通过它可以得到2 Hz的频率信

3、号,再加上4027双上升沿JK触发器进行4分频,就可以获取0.5 Hz的频率信号。由于受元(器)件限制,这里仅使用了一个函数信号发生器。 2) 放大整形部分放大整形部分用于对输入的待测信号进行处理。输入信号过大或过小都会影响测量,为了排除这一影响,采用了双二极管限幅电路对过大信号进行限幅处理,再采用一运放对输入待测信号进行了放大,幅度过小的信号也可以通过运放放大达到测量要求。其次,为了获取同频率的待测量信号,需要用一施密特整形电路对限幅放大的信号进行整形处理,以使待测的矩形脉冲及非矩形脉冲转化为同频的方波脉冲,送入选通门,从而产生正常的计数信号。在选通控制门输出高电平时,计数器正常计数,低电平

4、时则由锁存信号锁存数据,此时不计数。放大整形电路如图8-44所示。 图8-44 放大整形电路 3) 控制电路部分控制电路是数字频率计正常工作的中枢部分。在这一部分的设计构思过程中,认真对各种频率信号的组合及搭配进行分析,分别得到用来控制计数译码的锁存信号和清零信号,其时序要求如图8-45所示。 图8-45 计数、锁存和清零信号时序关系 图8-46 计数、锁存和清零信号时序电路 4) 计数译码及显示部分为了方便,可以选用带译码器的集成十进制计数芯片40110,该芯片有锁存控制端,可对计数进行锁存。计数部分只显示锁存后的数据,每锁定一次,计数部分跳动一次,更新数据,如此往复。由于受元(器)件限制,这里仅使用了计数芯片74160N,且只做了三位,四位甚至更多位原理相同。计数译码显示电路如图8-47所示。 图8-47 计数译码显示电路 5) 总体设计图在调试过程中,采用分部检测的方法逐个检测每一个部分是否能够正常工作。接正弦波输入时,若幅度不符合要求,可加一电容隔去直流从而降低幅度,以保证正常工作。数字频率计总体电路图如图8-48所示。 数字频率计原理图

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 研究生课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号