微机原理与接口阶段作业好

上传人:re****.1 文档编号:569268916 上传时间:2024-07-28 格式:PPT 页数:77 大小:107KB
返回 下载 相关 举报
微机原理与接口阶段作业好_第1页
第1页 / 共77页
微机原理与接口阶段作业好_第2页
第2页 / 共77页
微机原理与接口阶段作业好_第3页
第3页 / 共77页
微机原理与接口阶段作业好_第4页
第4页 / 共77页
微机原理与接口阶段作业好_第5页
第5页 / 共77页
点击查看更多>>
资源描述

《微机原理与接口阶段作业好》由会员分享,可在线阅读,更多相关《微机原理与接口阶段作业好(77页珍藏版)》请在金锄头文库上搜索。

1、微机原理与汇编语言习题1、微型计算机的运算器,将运算结果的一些特征标志存在()中。 A.SP B.IP C.AX D.FR2、微处理器内部的控制器是由()组成的。 A.寄存器阵列 B.指令寄存器、指令译码器及定时控制电路 C.ALU与内存 D. ALU与寄存器答案:1、D 2、B3、通常计算机系统中的外围设备是指()。 A.外存储器、输入设备及输出设备 B.外存储器、输入设备 C.外存储器、输出设备 D.输入设备及输出设备4、单片机是() A.微处理器 B.微型计算机 C.微机系统 D.中央处理器答案:3、A 4、B5、单片机是在一个集成电路芯片中集成了()。 A.微处理器和I/O接口 B.微

2、处理器和RAM C.微处理器和ROM D.微处理器、I/O接口、RAM6、连接微处理器和存储器以及I/O接口之间的总线是()。 A.片总线 B.内总线 C.系统总线 D.外总线答案:5、D 6、A7、判断对错:(1)若将微型计算机集成在一片芯片上即构成单板机。 ( )(2)对于片内总线而言,用户无法直接控制其内部工作。 ( )(3)片内总线就是微型计算机引脚信号。( )(4)外部总线就是系统总线或板级总线。( )(5)微型计算机总线就是外部总线。 ( )(6)片内总线就是内部总线。 ( )(7)微型计算机系统中采用总线结构,所以部件之间传送信息时必须分时处理。 ( )(8)数据总线上传送的信息

3、是数据,也可能是指令代码。 ( )答案:(1) 应为“单片机”(2) (3) (4) (5) 应为“内总线”(6) (7) (8) 说明: 微型计算机中有三类总线:(1)片总线又称元件级总线,它是微处理器的引脚信号。(2)内总线(I-BUS),又称系统总线、微机总线或板级总线。(3)外总线(E-BUS),又称通信总线。8、8086微处理器内部能够计算出访问内存储器的20位物理地址的附加机构是()。 A.ALU B.加法器 C.指令队列 D.内部通信寄存器9、若有两个带符号数ABH和FFH相加,其结果使FR中CF和OF位为()。 A.0和0 B.0和1 C.1和0 D.1和1答案:1、B 2、C

4、10、逻辑地址是()地址。 A.信息在存储器中的具体 B.经过处理后的20位 C.允许在程序中编排的 D.段寄存器与指针寄存器共同提供的11、字符串操作时目标串逻辑地址只能由()提供。 A.ES B.ES、DI C.DS、SI D.DS、DI答案:10、C 11、B12、8086处理器最小工作方式和最大工作方式的主要差别是()。 A.内存容量不同 B.I/O端口数不同 C.数据总线位数不同 D.单处理器和多处理器的不同13、8086微处理器内部通用寄存器的指针类寄存器是()。 A.IP B.AX C.BP D.SP答案:12、D 13、D说明:(1)最大和最小方式可以从两方面来区分:一是构成系

5、统的规模,即构成是单处理器系统还是多处理器系统;另外也可以从系统所需要的重要的主要控制信号的形成来区分。(2)8086中可供程序员使用的有14个16位寄存器。其中有8个通用寄存器,作为数据寄存器的AX、BX、CX和DX既可以作为16位寄存器来操作,也可以分为高8位和低8位两组寄存器分别寻址。另外4个(SP、BP、SI、DI)作为指针寄存器和变址寄存器,只能按16位进行操作。14、8088/8086微处理器引脚中()信号线能够反映标志寄存器中断允许标志位下的当前值。 A.S7 B.S5 C.S4 D.S615、欲使RESET有效,只要()即可。 A.接通电源或按RESET键 B.接通电源或执行H

6、LT指令 C.将RESET接地或执行HLT指令 D.按RESET并将RESET脚接地答案:14、B 15、A16、8086微处理器内部具有自动增1功能的寄存器是()。 A.SI B.AX C.BP D.IP17、最大方式下8086系统传送给8288总线控制器的状态信号为()。 A.S2、S1、S0 B.SS0 C.SS1 D.DEN18、8086/8088微处理器状态信号共有()条。 A.4 B.6 C.5 D.3答案:16、D 17、A 18、C19、编程人员不能直接读写的寄存器是()。 A.DI B.CX C.IP D.SP20、8088/8086微处理器CLK引脚输入时钟信号是由()提供

7、的。 A.8284 B.8288 C. 8287 D.829921、8086微处理器引脚S2、S1、S0处于()状态时,表明读I/O端口。 A.101 B.001 C.110 D.011答案:19、C 20、A 21、B22、8086/8088微处理器中的段寄存器中的CS作为段基值,偏移量允许使用()。 A.IP B.DI C.SI D.BX答案:A23、 8086/8088微处理器中以BP为偏移量,则段基值由()寄存器提供。 A.CS B.ES C.SS D.BX答案:C24、在最小模式下,原8086微处理器最大方式下S2、S1、S0引脚应改为(): A.M/IO、DEN、DT/R B. D

8、T/R 、 M/IO、DEN C. M/IO、 DT/R 、 DEN D. DEN 、 M/IO、DT/R 25、访问I/O端口可用的地址线有()条。 A.64K B.16 C.32 D.1M答案:24、C 25、B26、最大方式下引脚25号和24号分别为QS0和QS1,若工作于最小工作方式下分别为(): A.INTA和ALE B.ALE和INTA C.TEST和INTA D.DEN和ALE27、8086/8088微处理器顺序执行程序时,当遇到()指令时,指令队列会自动复位,BIU会接着往指令队列中装入新的程序断指令()。 A.XLAT B.LDS C.JCXZ D.CMC答案:26、B 27

9、、C28、8086微处理器在最大方式下,S2、S1、S0为()时,表示中断响应。 A.000 B.101 C.110 D.011答案:A29、8086微处理器中BP寄存器是()。 A.基址指针寄存器 B.基址寄存器 C.计数寄存器 D.堆栈基址寄存器答案:B30、BHE与配合以决定访问存储器的数据是高字节还是低字节工作,其BHE仅在总线周期开始时的()周期有效。 A.任意 B.T1 C.T2 D.T4答案:B31、8086微处理器读总线周期中地址信号AD15AD0在()期间处于高阻。 A.T2 B.T3 C.T4 D.T2T4答案:A32、8088微处理器工作在最小工作方式下,引脚IO/M、D

10、T/R、SS0为()时,表示写I/O端口。 A.101 B.111 C.110 D.100答案:C33、访问I/O端口的指令常以寄存器间接寻址的方式在DX中存放()。 A.I/O端口状态 B. I/O端口数据 C. I/O端口地址 D. I/O端口控制字答案:C34、8086写总线周期中()期间DT/R信号保持高电平有效。 A.T1T4 B.T1 C.T2 D.T2T4答案:A35、当8086微处理器引脚QS0QS1为10时表示()。 A.队列空 B.空操作 C.无操作 D.除第一个字节外,还取走后续字节中的代码答案:A36、8086微处理器要求RESET有效维持时间至少要有()状态。 A.5

11、T B.6T C.4T D.7T答案:C37、当RESET信号有效后,CS的内容为()。 A.0000H B.FFFF0H C.FFFFH D.FFFFFH答案:C38、8086/8088写总线周期中,微处理器完成写入过程是在()。 A.T2上升沿 B.T3下降沿 C.T4上升沿 D.T4下降沿答案:C39、最小方式下的8086输出总线控制信号有()。 A.READY B.M/IO C.LOCK D.RESET答案:B40、8086读总线周期T1T4期间,()信号一直保持有效。 A.RD B.DEN C.BHE D. IO / M答案:D41、在最小方式下的8086命令输出信号有()。 A.I

12、NTA B.DEN C.BHE D.TEST答案:A42、8088处理器组成的PC机数据线是()。 A.8条单向线 B.16条单向线 C.8条双向线 D.16条双向线答案:C43、8086读写总线周期,微处理器是在()时刻采样READY信号,以便决定是否插入TW。 A.T2 B.T3 C.T3下降沿 D.T2上升沿答案:C44、8086/8088读总线周期中,微处理器是在()时刻采样数据总线,以便获取数据。 A.T3下降沿 B. T3上升沿 C.T4下降沿 D. T4上升沿答案:C45、在读写总线周期中,在()期间利用地址锁存允许信号的下降沿锁存20位地址信号。 A.T1 B.T2 C.T3

13、D.T4答案:A46、8086微处理器引脚S2、S1、S0处于()状态时,表明写存储器。 A. 110 B.001 C.010 D.100答案:A47、8086微处理器写总线周期中的地址/数据复用线AD15AD0()期间为输出数据。 A.T2 B.T2T4 C.T3T4 D.T4答案:B48、在8086/8088系统中,内存中采用分段结构,段与段之间是()。 A.分开的 B.连续的 C.重叠的 D.都可以答案:D49、具有流水线功能的CPU的特点是()。 A.提高CPU运行速度 B.提高存储器存取速度 C.提高I/O处理速度 D.提高DMA传输速度答案:A50、8086写I/O总线周期的控制信

14、号,一直保持低电平有效的是()。 A.M/IO B.DT/R C.DEN D.WR答案:A多选题:51、当8086工作与于最小方式下,与控制数据流有关的信号是()。 A.DT/R B.M/IO C.DEN D.ALE E.BHE答案:AB52、8086的总线读周期和总线写周期的时序之间的不同之处为(): A.数据总线有无浮空状态 B.有无ALE有效电平 C.DT/R的电平不同 D.WR信号的电平不同 E.RD信号的电平不同答案:ACDE53、8284A(时钟发生器)可以产生(): A.INTR B.8086或8088所需的时钟信号 C.系统中其他外设芯片所需的时钟信号 D.RESET答案:BC

15、DE54、8288(总线控制器)的输出控制信号是(): A.AEN B.DEN C.CEN D.ALE E.MCE/PDEN答案:BD55、 8288(总线控制器)的输入控制信号是(): A.AEN B.DEN C.CEN D.ALE E.MCE/PDEN答案:ACE56、8086处理器的引脚信号的输出状态可能为(): A.高电平 B.低电平 C.高阻 D.随机答案:ABC57、判断说明:(1)当执行部件执行指令需要数据时,可以直接向存储器读取。答案: 通过BIU向存储器读取(2)当执行单元执行指令结束时,EU能将计算结果存入指定的存储单元或I/O端口。答案: 通过BIU来存(3)若BIU正在

16、取指令时,执行部件EU发出总线请求,则必须等BIU取指令完毕,该请求方能得到响应。答案: (4)8086/8088CPU中的BIU部件内部有6个字节的指令队列。答案: 8088只有4个(5)当指令队列不满,执行部件又没有向指令队列请求时,则总线接口部件进入空闲状态。答案: 仍进入空闲状态(6)8086微处理器取指令与执行指令时,总线总是处于忙状态。答案: (7)总线接口部件和执行部件互相独立、互相配合、并行同步工作,提高了整机的运行速度。答案: 并行异步工作(8)运算结果为零时,FR中的ZF等于零。答案: ZF=1(9)辅助进位AF用于BCD码的算术和逻辑运算。答案: 只用于算术运算(10)存

17、储器中的几个段可以完全重合,或者部分重合。答案: (11)存取操作数时所需要的段内偏移量可以是指令中提供的直接地址。答案: (12)存取操作数时所需要的段内偏移量可以是一个允许使用的16位寄存器之值。答案: (13)存取操作数时所需要的段内偏移量可以是指令中的位移量加上16位地址寄存器内容。答案:(14)AD15AD0为地址/数据复用线,其传送信息的方向相同。答案: 地址总线是单向的,数据总线是双向的。(15)A19/S6A16/S3是4条地址/状态复用线,在访问存储器和I/O操作时,可作为存储器或I/O操作高4位地址线。答案: 访问存储器时可作为存储器高4位地址线。I/O操作时,地址线A19

18、A16为0。(16)CALL指令与JMP指令都是跳转指令,无区别。答案: CALL指令要求保存断点以返回程序。(17)求反指令操作数可以是立即数。答案: (18)串操作中的源串和目的串都存放在数据段。答案: (19)若AX中存放无符号数,欲实现AX 2操作,可使用SHL AX,1指令。答案: (20)若AX中存放有符号数,欲实现AX/2操作,可使用SHR AX,1指令,也可以使用SAR AX,1指令。答案:(21)执行8次RCL AL,1指令后,AL内容不变。答案: CF参与循环,AL内容有变(22)8086微处理器RESET引脚从高电平有效变成低电平无效以后,微处理器被启动恢复正常工作。答案

19、: 经过7个时间周期后微处理器被启动恢复正常工作(23)8086总线请求/响应周期中,一旦HLDA由高电平变为低电平,则有关悬浮信号线立即被微处理器重新驱动。答案: 不会被立即(24)总线周期就是机器周期。答案: (26)在读/写总线周期中,微处理器利用DEN信号下降沿锁存20位地址。答案: ALE(27)8086中断响应周期,在两个中断响应周期之间有3个Ti。答案: 58、半导体动态随机存储器需要每隔()对其刷新一次。 A.1ms B.2s C.2us D.1ms2ms答案:D59、半导体EEPROM写入的内容,可以通过()擦除。 A.紫外线照射 B.电信号 C.口令 D.DOS命令答案:B

20、60、半导体EPROM写入的内容,可以通过()擦除。 A.紫外线照射 B.电信号 C.口令 D.DOS命令答案:A61、HM616芯片地址线及数据线为: A.1条地址线, 16条数据线 B. 10条地址线,8条数据线 C. 11条地址线,8条数据线 D. 10条地址线,16条数据线答案:C62、Intel2164A芯片地址线和数据线为: A.16条地址线,1条数据线 B. 8条地址线, 1条数据线 C. 10条地址线,1条数据线 D. 10条地址线,8条数据线答案:B63、Intel2732A芯片地址线和数据线为: A.12条地址线,8条数据线 B.12条地址线, 1条数据线 C. 11条地址

21、线,8条数据线 D. 11条地址线,1条数据线答案:A64、存储器系统中,通常SRAM芯片所用的控制信号有: A.CE、OE、READY B.CE、OE、WE C.CE、OE、ALE D. CE、OE答案:B65、当内存储器系统中内存储器芯片较少时,其片选信号可以采用(): A.74LS138 B.74LS245 C.74LS244 D.与门答案:D66、对于EPROM 而言,只有()信号同时有效时才能输出所需要的数据。 A.CE、OE B.CE、WE C.OE、WE D.OE、RD答案:A67、8086系统中若访问奇存储体的一个字节单元,则此时BHE与A0是()状态。 A.1,0 B.0,1

22、 C.0,0 D.1,1答案:B68、用74L373作为8086微处理器最小方式地址锁存器时,其芯片两个控制信号G和OE应该分别与微处理器的()相连。 A.ALE,接地 B.接地,ALE C.ALE,RESET D.ALE,DEN答案:A69、8086微处理器工作于最小方式下的总线收发器74LS245,其控制信号G和RD分别与微处理器()信号相连。 A.DEN,DT/R B.DEN,ALE C. DEN,WE D. DEN,RD答案:A70、具有易失性的半导体存储器是() A.NVRAM B.DRAM C.PROM D.EEPROM答案:B71、通过紫外线照射即可擦除全部信息的芯片有(): A

23、.Intel 2716 B.Intel 2164A C.Intel 6116 D.Intel 2817答案:A72、确定存储器芯片容量的关系式是() A.字数数据线 B.字长 数据线位数 C.单元数 数据线位数 D.单元数字长答案:C73、Intel 8086/8088微处理器最大方式下,读和写存储器控制信号是() A.RD和WR B.RD和MRDC C.MWTC和MRDC D.MRDC和MWTC答案:D74、DRAM是() A.只能读出的存储器 B.只能写入的存储器 C.不关机信息静态保存的存储器 D.信息需要定时刷新的读/写存储器答案:D75、下列存储器()存取速度最快? A.SRAM B

24、.磁盘 C.DRAM D.EPROM答案:A76、在PC/XT机上的DRAM刷新,每()时间完成一行刷新。 A.0.2us B.15us C.1us D.1/18.2us答案:B77、集成度最高的存储线路是()态线路。 A.6管静 B.6管动 C.4管动 D.单管动答案:D78、要组成64KB的8086系统程序存储空间,选用EPROM的最佳方案是() A.1片64K8位 B.4片16K8位 C.2片32K8位 D.8片8K8位答案:C79、上题求解的程序存储器占据的地址空间应是(),以保证系统正常工作。 A.00000H07FFFH B.F0000HF7FFFH C.00000H0FFFFH

25、D.F0000HFFFFFH答案:D80、用2164DRAM芯片构成8086内存的最小容量是() A.64KB B.256KB C.128KB D.640KB答案:C81、有一SRAM芯片,地址线为A0A13,数据线为D0D7,则该芯片的存储容量是() A.4KB B.8KB C.16KB D.32KB答案:C82、有一EPROM芯片的地址范围为30800H30FFFH无地址重叠,在该芯片的存储容量为() A.1KB B.2KB C.4KB D.8KB答案:B83、在16位存储器系统中,存储字最好存放在偶地址的优点是() A.减少执行指令的总线周期 B.便于快速寻址 C.节省所占的内存空间 D

26、.节省所占的外存空间答案:A84、通常在外设接口中,往往()端口才能满足和协调外设工作要求。 A.数据 B.数据、控制 C.数据、控制、状态 D.控制、缓冲答案:C84、(多选)由于8086系统中字数据可以存放在内存的偶址单元中,也可以存放在奇址单元中,所以其堆栈指针SP() A.可以指向任何地址单元 B.最好指向偶地址单元 C.最好指向奇地址单元 D.只能指向奇地址单元 E.只能指向偶地址单元答案:AB85、在8086系统中,偶地址存储体数据线只和低8位数据线相连,奇地址存储体数据线只和高8位数据线相连,由此决定了当()时,则可以在一个总线周期内访问一个存储字。 A.A0=0 B.A0=1

27、C.BHE=0 D.BHE=1答案:AC86、判断说明:(1)可以多次擦除、多次改写的ROM是EPROM。答案: EPROM和EEPROM(2)半导体存储器关机后,所存的信息即丢失。答案: (3)半导体随即存储器需要配置刷新电路,以便按时刷新。答案: 半导体动态随即存储器(4)8086/8088微处理器一个字占用两个存储单元。答案: 8086一个字占两个存储单元,而8088仅占用存储器一个单元。(5)Intel 2164A是64K 8位芯片。答案: 64K 1位(6)动态存储器按行再生操作时,任何一列选择门都打不开。答案: (7)2164A芯片构成存储器时,当存储器读/写操作时在RAS和CAS

28、控制下,先送行地址再送列地址,以便选中待访问的存储单元。答案: (8)微处理器与存储芯片连接时,当总线上挂接的器件超过微处理器所带负载能力时,则地址总线加驱动器用74LS245或Intel8287。答案: 74LS244或Intel8282(9)微处理器与存储芯片连接时,当总线上挂接的器件超过微处理器所带负载能力时,则数据总线加驱动器用74LS244或Intel8282。答案: 74LS245或Intel8286(10)对于EPROM芯片与微处理器连接时,常常把CE引脚与地址译码器输出相连,OE引脚与系统控制总线中的读信号RD相连。答案: (11)存储器系统中的部分译码一定有地址重叠。答案:

29、(12)存储器系统中的线选法译码方式也一定有地址重叠。答案: (13)由单MOS和分布电容构成的DRAM只能存储1位信息。答案: (14)随机存储器单元的内容读出和写入操作内容不变。答案: 写入时内容变化(15)通常存储器容量是由数据总线宽度决定的。答案: 地址总线87、Intel 8086采用独立编址时选取存储空间和I/O空间的控制信号是() A.BHE、A0 B.S2、S1、S0 C.M/IO D.ALE答案:C88、微处理器只启动外设而不干预传送过程的传送方式是()方式。 A.中断 B.DMA C.查询 D.无条件答案:B89、微处理器与外设传送数据过程中,只由硬件完成而不需要软件支持的

30、传送方式是() A.DMA B.无条件 C.查询 D.中断答案:A90、微处理器从启动外设直到外设就绪的时间间隔内,一直执行主程序,直到外设要求服务时才中止。此种传送方式是()方式。 A.DMA B.无条件 C.查询 D.中断答案:D91、8086/8088进行DMA传送数据时是采用()基本方法。 A.周期挪用 B.周期扩展 C.CPU停机 D.空闲答案:C说明:DMA操作的基本方法:1、周期挪用:把CPU不访问存储器的那些周期“挪用来”进行DMA操作。这种方式,DMAC可以使用总线而不用通知也不影响CPU,这种方法称为周期挪用。使用这种方法的主要问题是:如何识别可挪用的周期,以避免与CPU的

31、操作发生冲突。优点:不影响不减慢CPU的操作。缺点:所需要的电路比较复杂,而且数据的传送是不连续和不规则的。所以使用的不太普遍。2、周期扩展:这种方式是使用专门的时钟发生器/驱动器电路。当进行DMA操作时,由DMAC发出请求信号给时钟电路。于是时钟电路把供给CPU的时钟周期加宽,而提供给主存储器和DMAC的时钟周期不变,这样,CPU在加宽的时钟周期内操作不往下 进行,而这加宽的时钟周期相当于若干个正常的时钟周期,可用来进行DMA操作。在加宽的时钟结束后。CPU 仍按正常的时钟继续操作。这种操作使CPU的处理速度降低,而且CPU的时钟周期加宽是有限制的。所以,用这种方法进行DMA传送,一次只能传

32、送一个字节。3、CPU停机方式:这是最常用也是最简单的一种DMA传送方式,大部分DMAC采用这种方式。此方式下,在DMAC要进行DMA传送时,向CPU发出DMA请求信号,迫使CPU在现行的机器(总线)周期结束后,使其地址、数据和部分控制引脚处于三态,从而让出总线的控制权,并给出一个DMA请求信号,使DMAC可以控制总线进行数据传送。直到DMAC完成传送操作使DMA请求信号无效以后,CPU再恢复对系统总线的控制,继续进行被中断了的操作。 在这种操作方式中,CPU让出总线控制权(CPU处在空闲状态)的时间,取决于DMAC保持DMA请求信号的时间。所以,可以进行单字节传送,也可以进行数据块的传送。但

33、是,在这种方式下进行DMA传送期间,CPU就处在空闲状态,所以要降低CPU的利用率,而且会影响CPU对中断(包括非屏蔽中断)的响应和动态存储器的刷新。这在使用时要考虑的。92、如果DMAC每传送一个字节后,就检测DREQ,若无效,则挂起;若有效则继续传送,这是一种DMA方式中的()传送方式。 A.请求 B.成组 C.单字节 D.同步答案:A93、8086响应中断的条件是() A.IF=1,当前指令执行结束 B.IF=0,当前指令执行结束 C.IF=1,没有完成当前指令 D.IF=0,没有完成当前指令答案:A94、8086/8088最大方式下在第二个INTA周期内()把请求服务的中断类型码送到数

34、据总线。 A.8259A B.8239A C.8288 D.8086答案:A95、当有如下中断请求时,微处理器执行完当前指令后,优先响应()。 A.INTO B.NMI C.INTR D.单步中断答案:A96、Intel 8086/8088中断向量表中的类型21H是: A.双重失效 B.段不存在 C.协处理器出错 D.MS-DOS系统调用答案:D97、8259A无论采用何种触发方式,中断请求信号的高电平状态保持到()。 A.第二个中断响应信号INTA有效之后 B.第二个中断响应信号INTA有效之前 C.第一个中断响应信号INTA有效之后 D.第一个中断响应信号INTA有效之前答案:C98、初始

35、化时8259A没有对优先管理方式编程时,则8259A自动进入()方式。 A.自动循环 B.完全嵌套 C.特殊循环 D.特殊屏蔽答案:B99、用8259A管理优先级时,当一个中断请求结束后,其中断源的优先级降为最低,其余中断源优先级也相应变化,这一种是()方式。 A.自动循环 B.完全嵌套 C.特殊循环 D.特殊屏蔽答案:A100、普通结束EOI命令适用于()方式中的中断。 A.自动循环 B.完全嵌套 C.特殊循环 D.特殊屏蔽答案:B101、当8259A工作于非自动嵌套工作方式时,使用()命令作为任何优先级管理方式的中断结束命令。 A.AEOI B.普通FOI C.特殊EOI D.HLT答案:

36、C102、实现微处理器与8259A间信息交换是() A.级连缓冲/比较器 B.数据总线缓冲器 C.读写控制电路 D.数据总线缓冲器与读写控制电路答案:D103、能够根据优先级判别器PR的请求向微处理器发出INT信号,也能接收微处理器响应信号INTA并完成相应的处理的电路是() A.数据总线缓冲器 B.读/写控制逻辑 C.控制逻辑 D.中断屏蔽寄存器答案:C104、在程序控制传送方式中,()传送可提高系统的工作效率。 A.无条件传送 B.查询传送 C.中断传送 D.前三项均可答案:C105、用DMA方式传送数据时,是由()控制的。 A.CPU B.软件 C.CPU+软件 D.硬件控制器答案:D1

37、06、若微处理器可采用存储器映象编址,那么一条SUB(减法)指令可访问的地址空间为: A.整个地址空间 B.仅I/O地址空间 C.仅RAM地址空间 D.随应用而定答案:A107、采用条件传送方式时,必须要有()。 A.中断逻辑 B.请求信号 C.端口状态 D.类型号答案:C108、传送数据时,占用CPU时间最长的传送方式是()。 A.查询 B.中断 C.DMA D.IOP答案:A109、8086CPU在进行I/O写操作时,M/IO和DT/R必须是() A.L、L B.L、H C.H、L D.H、H答案:B110、响应NMI请求的必要条件()。 A.IF=1 B.IF=0 C.一条指令结束 D.

38、无INTR请求答案:C111、下面哪一个中断的优先级最高() A.NMI中断 B.INTR中断 C.单步中断 D.断点中断答案:D112、判断说明:(1)接口即是端口。答案: 接口内部包含有端口(2)在一个外设端口中,往往需要有几个接口才能满足和协调外设工作的要求。答案: 接口改为端口(3)Intel 80X86系列采用独立编址方式。答案: (4)无条件传送方式即同步传送方式。答案:(5)查询传送方式即是异步传送方式。答案:(6)无条件传送方式,由于时间配合严格,所以这种传送方式较为复杂,但软/硬件简单。答案: 这种传送方式最简单,所需要的软/硬件也较少。(7)无条件传送方式下,微处理器与外设并行工作。答案:

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号