数字逻辑电路课程设计报告_数字钟_高等教育-大学课件

上传人:枫** 文档编号:568719243 上传时间:2024-07-26 格式:PDF 页数:11 大小:586.44KB
返回 下载 相关 举报
数字逻辑电路课程设计报告_数字钟_高等教育-大学课件_第1页
第1页 / 共11页
数字逻辑电路课程设计报告_数字钟_高等教育-大学课件_第2页
第2页 / 共11页
数字逻辑电路课程设计报告_数字钟_高等教育-大学课件_第3页
第3页 / 共11页
数字逻辑电路课程设计报告_数字钟_高等教育-大学课件_第4页
第4页 / 共11页
数字逻辑电路课程设计报告_数字钟_高等教育-大学课件_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《数字逻辑电路课程设计报告_数字钟_高等教育-大学课件》由会员分享,可在线阅读,更多相关《数字逻辑电路课程设计报告_数字钟_高等教育-大学课件(11页珍藏版)》请在金锄头文库上搜索。

1、- - - - word.zl- 数字逻辑课程设计 数字钟 :莉 学号:139074388 班级:物联网工程 131班 学院:计算机学院 - - - - word.zl- 2015年 10月 10日 一、 任务与要求 设计任务:设计一个具有整点报时功能的数字钟 要求: 1、 显示时、分、秒的十进制数字显示,采用 24小时制。 2、 校时功能。 3、 整点报时。 功能: 1、计时功能: 要求准确计时,以数字形式显示时、分、秒的时间。小时的计时要求为“12翻1。 2、校时功能: 当数字钟接通电源或者计时出现误差时,需要校正时间简称校时 。校时是数字钟应具备的根本功能,一般电子手表都具有时、分、秒等

2、校时功能。为使电路简单,这里只进展分和小时的校时。对校时电路的要:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式有“快校时和“慢校时两种。 “快校时是通过开关控制,使计数器对 1Hz 的校时脉冲计数 。 “慢校时是用手动产生单脉冲作校时脉冲。 3、整点报时: 每当数字钟计时快要到整点时发出声响; 通常按照 4 低音 1 高音的顺序发出连续声响;以最后一声高音完毕的时刻为整点时刻。 二、设计方案 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或

3、者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 电路组成框图: 数字钟电路是一个典型的数字电路系统,其由时、分、秒计数器以及校时和显示电路组成。其主要功能为计时、校时和报时。利

4、用 60进制和 12进制递增计数器子电路构成数字钟系统,由 2 个 60进制同步递增计数器完成秒、分计数,由 12进制同步递增计数器完成小时计数。秒、分、时之间采用同步级联的方式。开关S1 和 S2 分别是控制分和时的校时。报时功能在此简化为小灯的闪烁,分别在 59分 51秒、53秒、55秒、57秒及 59秒时闪烁,持续的时间为 1 秒。 三、设计和实现过程 1. 各元件功能 74LS160:可预置 BCD 异步去除器,具有清零与置数功能的十进制递增计数器。 74LS00:二输入端四与非门 74LS04:六反相器 74LS08:二输入端四与门 74LS20:四输入端双与非门 2. 各局部电路的

5、设计过程 1时分秒计数器的设计 主体电路 扩展电路 时显示器 时译码器 时计数器 分显示器 分译码器 分计数器 校时电路 振荡器 分频器 秒显示器 秒译码器 秒计数器 定时控制 仿电台报时 报整点时数 触摸整点报时 1s 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单

6、脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为 12进制计数器。 秒/ 分钟显示电路:由于秒钟与分钟的都是为 60进制的,所以它们的电路大体上是一样的,都是由一个 10 进制计数器和一个 6 进

7、制计数器组成;有所不同的是分钟显示电路中的 10 进制计数器的 ENP 和 ENT 引脚是由秒钟显示电路的进位信号控制的。 分和秒计数器都是模 M=60 的计数器,其计数规律为 0001585900 。可选两片 74LS160设计较为简单。 时计数器是一个“12 翻 1的特殊进制计数器,即当数字钟运行到 12 时 59分 59秒时, 秒的个位计数器再输入一个秒脉冲时, 数字钟应自动显示为 01时 00分 00秒,实现日常生活中习惯用的计时规律。可选两片 74LS160设计。 60进制同步递增计数器 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计

8、时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 12进制同步递增计数器 2 校时电路的设计 S1 为校“

9、分用的控制开关,S2 为校“时用的控制开关。校时脉冲采用1Hz 脉冲,当 S1 或 S2分别为“0时可进展校时 。 分校时开关 S1 分计数脉冲 CP1 0 校时脉冲 1 秒进位脉冲 11S1CPSCPCP 校时秒进位 时校时开关 S2 时计数脉冲 CP2 0 校时脉冲 1 分进位脉冲 22S2CPSCPCP分进位校时 & 至时个位计数器 & 至分个位计数器 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分

10、和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 图 快校时电路 校时电路 当重新接通电源或走时出现误差时都需要对时间进展校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进展人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输

11、入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。 3仿播送电台整点报时电路的设计 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校

12、时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 设4声低音约500Hz分别发生在59分51秒、53秒、55秒及57秒,最后一声高音约1kHz发生在59分59秒,它们的持续时间均为1秒。 秒个位计数器的状态 CP(秒) Q3S1 Q2S1 Q1S1 Q0S1 功 能 50 0 0 0 0 51 0 0 0 1 鸣低音 52 0 0 1 0 停 53 0 0 1 1 鸣低音 54 0 1 0 0

13、 停 55 0 1 0 1 鸣低音 56 0 1 1 0 停 57 0 1 1 1 鸣低音 58 1 0 0 0 停 59 1 0 0 1 鸣高音 00 0 0 0 0 停 1 & & & Q0 Q2 分十位 Q0 Q3 分个位 11kHz 1 1 音响电路 Q0 Q2 秒十位 秒个位 Q0 & & 秒个位 Q3 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计

14、数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 整点报时电路 报时电路 一般时钟都具备整点报时的功能,即在时间出现整点前数秒,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波。根据要求,电路应在整点前 10秒钟开场整点报时。即当时间在 59分 50秒到 59分 59秒期间

15、时, 报时电路报时控制信号。 分计数器显示 “59, 即分计数器的输出为 01011001 ;秒计数器的十位显示“5,即秒计数器的十位的输出为 0101时,只需要控制秒个位计数器,就能实现仿电台整点报时。 3.局部电路的仿真图 1秒向分产生进位时,秒计数器输出及进位信号的波形 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是

16、通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 图中 60.000m 之前为秒计数器输出的波形,60.000m 时刻为秒向分进位,24由低电平变为高电平,其余还为低电平,说明此时分位为 01分。 2时计数器12进制的输出波形 图中 58.000m时刻为 12进制清零波形之后为 01-02- -12循环的计数。 点报时功能的数字钟

17、要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - -

18、- word.zl- 3进展分校时时,分校时开关 S1 和分计数脉冲的波形 图中为开关 S1 波形图,CPMI 为分计数脉冲的波形,S1 的开关均为手动。 4整点时,报时输出信号的波形 图中由低电平变为高电平的时刻为分钟 59秒钟为51的时刻,53,55,57,59时刻均为高电平,意为报警显示。 4.实物电路组装调试的方法、调试过程及遇到的问题: 根据电路图进展实物的连接。首先分别进展秒、分、时电路的连接,进展调试,实现成功后再进展校时电路的连接,检验分校时的开关是否正确,然后检验时校时的开关。最后连接报时电路。连接完成将分调到 59分,观察当秒为 51,53,55,57,59时是否发光报警。

19、 调试分、秒时,如果到 59后立刻清零那么表示运行正常。调试小时局部时,如果在计数到 12,下一时刻就清零那么表示运行正常。校时电路的调试为按下逻辑开关后,所对应的校时局部和秒同步,再按下后那么停顿。报时电路的调试为:先将分调到 59分,在秒到 51,53,55,57,59的时候会有发光二极管发光报警。整体电路的调试为将小时调到 12,分调到 59,当秒为 51,53,55,57,59时发光二极管发光,然后变为 01时 00分 00秒。 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟

20、接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校- - - - word.zl- 电路连接好后,翻开电源有时会出现 LED 数码显示不稳定的现象,可能是数字电子技术试验箱接触不良的问题。 电路连接在没

21、有问题的情况下,出现秒和分 40 进位的情况。将秒和分的输出取反后再连接,这种情况就消失了。 5.设计结论 此次的数字钟设计需要先进展仿真,再将电路连接出来,只有熟悉逻辑电路及其芯片各引脚的功能, 那么在电路出错时便能准确地找出错误所在并及时纠正了。 四、经历、体会总结 在此次的数字钟设计过程中,更进一步地熟悉了 74LS160、74LS00、74LS04、74LS08、74LS20 等芯片的构造及掌握了各芯片的工作原理和其具体的使用方法.在连接六进制,十进制,六十进制的进位及十二进制的接法中,要求熟悉逻辑电路及其芯片各引脚的功能 . 此次的数字钟设计重在于仿真和接线。总的来说,通过这次的设计

22、实验更进一步地增强了实验的动手能力并学到了很多以前不了解的知识。 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号