数电考试重点课件

上传人:cl****1 文档编号:568698618 上传时间:2024-07-26 格式:PPT 页数:26 大小:455KB
返回 下载 相关 举报
数电考试重点课件_第1页
第1页 / 共26页
数电考试重点课件_第2页
第2页 / 共26页
数电考试重点课件_第3页
第3页 / 共26页
数电考试重点课件_第4页
第4页 / 共26页
数电考试重点课件_第5页
第5页 / 共26页
点击查看更多>>
资源描述

《数电考试重点课件》由会员分享,可在线阅读,更多相关《数电考试重点课件(26页珍藏版)》请在金锄头文库上搜索。

1、数电课程回顾数电课程回顾考试题型:考试题型: 选择题(选择题(20分,分,10题)题) 填空题(填空题(20分,分,10空)空) 组合逻辑电路设计(组合逻辑电路设计(12分,分,1题)题) 类似:类似:4.2.9/P195组合逻辑电路分析(组合逻辑电路分析(12分,分,1题)题) 类似:类似:4.1.3/P192同步时序电路分析(同步时序电路分析(18分,分,1题)题) 类似:类似:6.2.3/P321异步时序电路分析(异步时序电路分析(18分,分,1题)题) 类似:类似:6.4.2/P325数电考试重点Chapter1 数字逻辑概论数字逻辑概论2、 数制与码制数制与码制1、 数字电路的基本概

2、念数字电路的基本概念1. ( )2 ( )8 ( )10 ( )16 ( )8421BCD2.二进制编码:掌握二进制编码:掌握8421BCD码码3、逻辑代数基础、逻辑代数基础(1)基本逻辑运算、逻辑门的电路符号)基本逻辑运算、逻辑门的电路符号 (2)逻辑函数的表示方法:)逻辑函数的表示方法: 逻辑函数表达式、真值表、逻辑电路图、卡诺图逻辑函数表达式、真值表、逻辑电路图、卡诺图4、 正负逻辑变换:正负逻辑变换:了解了解数电考试重点Chapter3 逻辑门电路逻辑门电路逻辑代数的两种化简方法:逻辑代数的两种化简方法: 代数化简法和卡诺图化简法代数化简法和卡诺图化简法知道三种基本的运算,各种常用运算

3、符号和表达式。知道三种基本的运算,各种常用运算符号和表达式。逻辑代数的基本规则:代入规则,对偶规则。反演规则逻辑代数的基本规则:代入规则,对偶规则。反演规则Chapter2 逻辑代数逻辑代数CMOS电路和电路和TTL电路最大的优点是什么?电路最大的优点是什么?多余输入端的处理问题:多余输入端的处理问题:数电考试重点Chapter4 组合逻辑电路组合逻辑电路1.组合逻辑电路的分析组合逻辑电路的分析2.组合逻辑电路的设计组合逻辑电路的设计数电考试重点3.编码器、译码器、数据分配器、数据选择器、加法编码器、译码器、数据分配器、数据选择器、加法器等,这些芯片如何工作的,使能端如何连接,具体器等,这些芯

4、片如何工作的,使能端如何连接,具体是如何实现逻辑函数的。是如何实现逻辑函数的。4.组合逻辑电路的竞争冒险组合逻辑电路的竞争冒险“0”冒险冒险“1”冒险冒险如何产生,应如何避免。如何产生,应如何避免。数电考试重点Chapter5 触发器触发器1.基本基本RS触发器触发器与非门实现的,与非门实现的,RS00不允许,不允许,RS11保持,保持, 其余的状态与其余的状态与R相同相同或非门实现的,或非门实现的,RS11不允许,不允许,RS00保持,保持, 其余的状态与其余的状态与S相同相同2.同步同步RS触发器触发器存在空翻现象存在空翻现象RS11不允许,不允许,RS00保持,其余的状态与保持,其余的状

5、态与S相同相同3.主从触发器主从触发器存在一次变化现象存在一次变化现象4.边沿触发器边沿触发器数电考试重点5.各种触发器之间的相互转换各种触发器之间的相互转换 掌握各自的特性方程掌握各自的特性方程D触发器触发器JK触发器触发器T触发器触发器T触发器触发器数电考试重点Chapter6 时序逻辑电路时序逻辑电路1. 时序逻辑电路的分析步骤:时序逻辑电路的分析步骤:逻辑图逻辑图时钟方程(异步)、驱动方程、输出方程时钟方程(异步)、驱动方程、输出方程状态方程状态方程状态转换真值表状态转换真值表状态转换图和时序状态转换图和时序图图逻辑功能。逻辑功能。2. 时序逻辑电路的设计步骤:时序逻辑电路的设计步骤:

6、 设计要求设计要求最简状态表最简状态表编码表编码表次态卡诺图次态卡诺图 驱动方程、输出方程驱动方程、输出方程逻辑图。逻辑图。3. 计数器计数器会分析给定计数的进制数会分析给定计数的进制数 会应用常见的集成计数器会应用常见的集成计数器74161等等4. 移位寄存器移位寄存器会分析判断是左移还是右移会分析判断是左移还是右移数电考试重点Chapter7 半导体存储器半导体存储器1.半导体存储器可分为半导体存储器可分为RAM和和ROM两大类两大类RAM: SRAM和和DRAMROM:只读:只读ROM、 PROM、 EPROM、E2 PROM、 快闪存储器等快闪存储器等具有掉电易失性,需定时刷新(或再生

7、)具有非易失性2.存储器的容量的计算:存储器的容量的计算:3.存储器的容量的扩展存储器的容量的扩展4.ROM点阵图的画法点阵图的画法存储容量(存储容量(M)字数字数位数位数地址,片数,和容量数电考试重点Chapter8 脉冲波形的产生和整形脉冲波形的产生和整形重点掌握重点掌握555定时器及其应用定时器及其应用多谐振荡器:多谐振荡器:2个暂稳态,无稳态个暂稳态,无稳态单稳态触发器:单稳态触发器: 1个暂稳态,个暂稳态,1个稳态个稳态双稳态触发器:双稳态触发器: 无暂稳态,无暂稳态,2个稳态个稳态施密特触发器:电平触发,有两个不同的阀值电压,施密特触发器:电平触发,有两个不同的阀值电压, 2个稳态

8、,无暂稳态个稳态,无暂稳态回求回差电压(填空、选择)(填空、选择)数电考试重点Chapter9 数数/模与模模与模/数转换数转换3.分辨率的计算分辨率的计算1.D/A转换后的模拟量的输出转换后的模拟量的输出掌握倒掌握倒T型电阻网络型电阻网络DAC的计算的计算2.A/D转换的一般过程:转换的一般过程: 取样、保持、量化和编码取样、保持、量化和编码取样定理取样定理 不不同同的的A/D转转换换方方式式具具有有各各自自的的特特点点,并并行行A/D转转换换器器速速度度高高;双双积积分分A/D转转换换器器精精度度高高;逐逐次次比比较较型型A/D转转换换器器在在一一定定程程度度上上兼兼有有以以上上两两种种转

9、转换换器器的的优点,因此得到普遍应用优点,因此得到普遍应用。数电考试重点2011年模拟题年模拟题一、单项选择一、单项选择1、某电路的真值表如下表所示,则该电路的逻辑表某电路的真值表如下表所示,则该电路的逻辑表达式为(达式为( )。)。(A) (B) (C) (D) A AB BC CY YA AB BC CY Y00001000001110110100110101111111数电考试重点A AB BC CY YA AB BC CY Y00001000001110110100110101111111ABC000111100111111 数电考试重点 若用触发器组成某十一进制加法计数器,需要若用触

10、发器组成某十一进制加法计数器,需要 个个触发器,有触发器,有 个无效状态。个无效状态。 二、填空题二、填空题数电考试重点 在三个输入信号中,在三个输入信号中,I0的优先权最高,的优先权最高,I1次之,次之,I2最最低,、它们的输出分别为,低,、它们的输出分别为,L0、L1、L2,要求同一,要求同一时间内只有一个信号输出。如有两个及两个以上的时间内只有一个信号输出。如有两个及两个以上的信号同时输入时,则只有优先权最高的有输出,试信号同时输入时,则只有优先权最高的有输出,试设计一个能实现此要求的逻辑电路设计一个能实现此要求的逻辑电路 三、组合逻辑电路设计题三、组合逻辑电路设计题 数电考试重点 三、

11、组合逻辑电路设计题三、组合逻辑电路设计题(1 1)列真值表:)列真值表:输入入输出出I0 0 I1 1 I2 2L0 0 L1 1 L2 20 0 00 0 01 1 0 1 0 1 0 0 10 0 10 0 00 0 01 0 01 0 00 1 00 1 00 0 10 0 1对于输入,设有信号为逻对于输入,设有信号为逻辑辑“1”;没信号为逻辑;没信号为逻辑“0”。对于输出,设允许通过为对于输出,设允许通过为逻辑逻辑“1”;不允许通过为逻;不允许通过为逻辑辑“0”。(2 2)由真值表写出各输出的逻辑表达式)由真值表写出各输出的逻辑表达式 数电考试重点 四、时序逻辑电路的分析四、时序逻辑电

12、路的分析分析下面的时序逻辑电路(如图所示)。分析下面的时序逻辑电路(如图所示)。(1 1)给出该电路的状态方程、输出方程、驱动方程;)给出该电路的状态方程、输出方程、驱动方程;(2 2)给出该电路的状态转换图;)给出该电路的状态转换图;(3 3)指出该电路的逻辑功能。)指出该电路的逻辑功能。 1DQ Q1 1C11DQ2C1Q2=1&YFF2FF1CLKPCLKPA AQ Q1 1=11数电考试重点解:(解:(1 1)该电路的驱动方程、状态方程、输出方程如下)该电路的驱动方程、状态方程、输出方程如下 驱动方程:驱动方程: 状态方程:状态方程: 输出方程:输出方程: 数电考试重点 (2 2)该电

13、路的状态转换图:)该电路的状态转换图: (3 3)该电路的逻辑功能是同步)该电路的逻辑功能是同步4 4进制加进制加(A=0)/(A=0)/减减(A=1)(A=1)计计数器。数器。 状态图 数电考试重点 五、时序逻辑电路的设计五、时序逻辑电路的设计用用JK触发器及逻辑门电路设计一个触发器及逻辑门电路设计一个3位二进制同步加位二进制同步加法计数器。写出设计过程并画逻辑图。法计数器。写出设计过程并画逻辑图。 数电考试重点五、时序逻辑电路的设计五、时序逻辑电路的设计解:解: (1 1)状态转换图)状态转换图0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 10 1

14、 00 1 11 0 01 0 11 1 01 1 10 0 0(2 2)根据转换图得到状态转换表)根据转换图得到状态转换表 数电考试重点 五、时序逻辑电路的设计五、时序逻辑电路的设计(3 3)根据状态转换表得到次态方程:)根据状态转换表得到次态方程: (4 4)由此得驱动方程:)由此得驱动方程: 数电考试重点(5 5)画出逻辑电路图:)画出逻辑电路图: 数电考试重点六、组合逻辑电路的分析六、组合逻辑电路的分析数电考试重点(1 1)该电路是同步时序电路。)该电路是同步时序电路。 (2 2)列出电路的驱动方程组和状态方程组:)列出电路的驱动方程组和状态方程组:七、时序逻辑电路的分析七、时序逻辑电路的分析数电考试重点000001010011100101110111001100110101010101011010(3)电路是七进制计数器,不能自启动。)电路是七进制计数器,不能自启动。 数电考试重点

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 工作计划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号