8086外部特性ppt课件

上传人:s9****2 文档编号:568694816 上传时间:2024-07-26 格式:PPT 页数:17 大小:356.50KB
返回 下载 相关 举报
8086外部特性ppt课件_第1页
第1页 / 共17页
8086外部特性ppt课件_第2页
第2页 / 共17页
8086外部特性ppt课件_第3页
第3页 / 共17页
8086外部特性ppt课件_第4页
第4页 / 共17页
8086外部特性ppt课件_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《8086外部特性ppt课件》由会员分享,可在线阅读,更多相关《8086外部特性ppt课件(17页珍藏版)》请在金锄头文库上搜索。

1、微机原理与接口技术微机原理与接口技术The Theory of Microcomputer and Technology of Interface2.3-2.4 80862.3-2.4 8086的引脚信号和计算机基本组成的引脚信号和计算机基本组成8086最大模式和最小模式的概念最大模式和最小模式的概念n8086工作在最大模式还是最小模式完全工作在最大模式还是最小模式完全由硬件决定由硬件决定n最小模式最小模式系统中只有8086一个微处理器所有总线控制信号直接由8086产生系统总线控制电路可减到最少n最大模式最大模式相对最小模式而言包含两个或多个微处理器,其中一个主处理器为8086其它处理器称为协

2、处理器,协助主处理器工作8086系统中常用的协处理器有8087(数值运算)和8089(输入输出)28086/8088引脚信号引脚信号最最大大模模式式与与最最小小模模式式的的概概念念38086的基本引脚信号的基本引脚信号nAD15AD0(Address Data Bus)地址/数据复用引脚在8088 中,A815是单纯的地址输出引脚4nA19/S6-A16/S3(Address/Status)地址状态复用引脚其中S6为0,用来指示8086/8088 当前与总线相连8086的基本引脚信号的基本引脚信号5nBHE/S7(BusHigh Enable/Status)8086的引脚 BHE 输出低电平信

3、号,表示高位数据线上的数据有效;S7在8086中并未定义8086的基本引脚信号的基本引脚信号6nNMI(Non-Maskable Interrupt)非屏蔽中断引脚)非屏蔽中断引脚非屏蔽中断不受中断标志IF影响,不用软件屏蔽。每当NMI引脚端输入一个上上升升沿沿触触发发跳变信号时,CPU就会在结束当前指令后,进入对应于中断类型号为2 的非屏蔽中断处理程序。nINTR(Interrupt Request)可屏蔽中断请求信号引脚)可屏蔽中断请求信号引脚CPU 在执行每条指令的最后一个时钟周期会对INTR 信号进行采样如果CPU 中的中断允许标志IF 为,且又接收到INTR 引脚为高电平信号输入,则

4、CPU 就在结束当前指令后,响应中断请求,进入相应的中断处理子程序。8086的基本引脚信号的基本引脚信号7nREADY准备好信号外设或存储器通知外设或存储器通知CPU准备好进行数据传输准备好进行数据传输下一时钟周期总线上将出现要传输的数据下一时钟周期总线上将出现要传输的数据nTEST测试信号用用于于指指令令WAIT结结合合使使用用,在在CPU执执行行该该指指令令时时,处处于于空转状态进行等待;空转状态进行等待;当当8086的的TEST引引脚脚输输入入低低电电平平有有效效信信号号时时,等等待待状状态态结束,结束,CPU继续往下执行被暂停的指令。继续往下执行被暂停的指令。8086的基本引脚信号的基

5、本引脚信号8nRD(Read)读信号引脚)读信号引脚RD与M/IO信号配合指出将要执行一个对内存或I/O端口的读操作。nCLK(Clock)时钟引脚)时钟引脚8086/8088CPU要求时钟信号的占空比为33%,时钟频率为5MHz时钟信号为CPU总线控制逻辑电路提供定时。nGND 地和地和VCC电源引脚电源引脚8086/8088 均使用单一+5V电源。l8086/8088CPU的的第第2431 脚脚在在最最大大模模式式和和最最小小模模式式下下有有不不同定义同定义8086的基本引脚信号的基本引脚信号910INTA (Interrupt Acknowledge)中断响应信号)中断响应信号中断响应信

6、号输出引脚,反映8086/8088CPU 是否接受外设送到INTR 引脚的中断请求信号。8086的最小模式下引脚信号的最小模式下引脚信号10nALE(Address Latch Enable)地址锁存允许信号)地址锁存允许信号地址锁存允许信号输出引脚,ALE输出有效信号,表示当前在地址/数据复用总线上输出的是地址信息,地址锁存器8282/8283用ALE作锁存信号,进行地址锁存。8086的最小模式下引脚信号的最小模式下引脚信号11nM/ IO(Memory/Input and Output)存存储储器器/输输入入或或输出控制信号输出控制信号高电平时,表示CPU和存储器之间进行数据传输;低电平时

7、,表示CPU和输入/输出设备之间进行数据传输。nWR(Write)写信号)写信号此信号与M/IO信号配合指出将要执行一个对内存或I/O 端口的写操作。此信号为低电平有效。8086的最小模式下引脚信号的最小模式下引脚信号1213nDEN(Data Enable)数据允许信号)数据允许信号数据允许信号输出引脚,低电平有效8286/8287总线收发器将DEN作为输出允许信号,打开或者关闭总线收发器。nDT/R (Data Transmit/Receive)数据收发)数据收发数据发送或者接受信号输出引脚。如DT/ R 为高电平,则进行数据发送;如DT/ R 为低电平,则进行数据接收。8086的最小模式

8、下引脚信号的最小模式下引脚信号132.2 80862.2 8086的引脚信号和工作模式的引脚信号和工作模式n最小模式系统中,信号最小模式系统中,信号M/ IO、RD和和WR 组合起来决定了系统中数据传输的方式组合起来决定了系统中数据传输的方式14nHOLD(Hold Request)总线保持请求信号)总线保持请求信号当系统中CPU之外的另一个主模块要求占用系统总线,就向CPU发出总线请求,nHLDA(Hold Acknowledge)总线保持响应信号)总线保持响应信号当HLDA有效时,表示CPU对其它主部件的总线请求做出响应,所有与三态门相接的CPU的引脚呈现高阻抗,从而让出了系统总线。8086的最小模式下引脚信号的最小模式下引脚信号158086工作在最小模式下的典型配置工作在最小模式下的典型配置162.3-2.4习题与思考习题与思考n8086/8088系统中为什么一定要有地址锁存器?需要锁存哪些信息?系统中为什么一定要有地址锁存器?需要锁存哪些信息?17

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号