E接口介绍实用教案

上传人:m**** 文档编号:568586722 上传时间:2024-07-25 格式:PPT 页数:34 大小:628KB
返回 下载 相关 举报
E接口介绍实用教案_第1页
第1页 / 共34页
E接口介绍实用教案_第2页
第2页 / 共34页
E接口介绍实用教案_第3页
第3页 / 共34页
E接口介绍实用教案_第4页
第4页 / 共34页
E接口介绍实用教案_第5页
第5页 / 共34页
点击查看更多>>
资源描述

《E接口介绍实用教案》由会员分享,可在线阅读,更多相关《E接口介绍实用教案(34页珍藏版)》请在金锄头文库上搜索。

1、主要(zhyo)内容1、概述2、E1基础知识介绍(jisho)3、名词解释4、收发器DS21Q59的运用第1页/共33页第一页,共34页。一概述(ish)E1是ITU-T制定并由欧洲邮政与电信协会(CEPT)命名的数字传输系统一次群(即PCM30)标准,由32个64kbps的PCM话路经过分时复用形成,其传输速率为2.048Mbps,其中30个话路传输语音等用户信息,另两个话路作为系统开销,传输同步码、信令码及其他辅助信号。E1接口的物理及电特性符合CCITT的G.703标准。我国也采用E1标准作为PCM系统和N-ISDN的基群。目前,建立在G.703基础上的E1接口在分组网、帧中继网、GSM

2、移动基站及军事通信(tngxn)中得到广泛的应用,传送语音信号、数据、图像等业务。第2页/共33页第二页,共34页。二、E1基础知识介绍(jisho)1、E1简介一条E1是2.048M的链路,用PCM编码。一个E1的帧长为256个bit,分为32个时隙,一个时隙为8个bit。每秒有8k个E1的帧通过(tnggu)接口,即8K*256=2048kbps。每个时隙在E1帧中占8bit,8*8k=64k,即一条E1中含有32个64K。第3页/共33页第三页,共34页。2、E1帧结构E1分为有成帧,成复帧与不成(bchng)帧三种方式,在成帧的E1中第0时隙用于传输帧同步数据,其余31个时隙可以用于传

3、输有效数据;在成复帧的E1中,除了第0时隙外,第16时隙是用于传输信令的,只有第1到15,第17到第31共30个时隙可用于传输有效数据;而在不成(bchng)帧的E1中,所有32个时隙都可用于传输有效数据。第4页/共33页第四页,共34页。3、E1信道的帧结构在E1信道中,8bit组成一个时隙(TS),由32个时隙组成了一个帧(F),16个帧组成一个复帧(MF)。在一个帧中,TS0主要用于传送(chunsn)帧定位信号(FAS)、CRC-4(循环冗余校验)和对端告警指示,TS16主要传送(chunsn)随路信令(CAS)、复帧定位信号和复帧对端告警指示,TS1至TS15和TS17至TS31共3

4、0个时隙传送(chunsn)话音或数据等信息。我们称TS1至TS15和TS17至TS31为“净荷”,TS0和TS16为“开销”。如果采用带外公共信道信令(CCS),TS16就失去了传送(chunsn)信令的用途,该时隙也可用来传送(chunsn)信息信号,这时帧结构的净荷为TS1至TS31,开销只有TS0了。第5页/共33页第五页,共34页。4、由PCM编码介绍E1由PCM编码中E1的时隙特征可知,E1共分32个时隙TS0-TS31。每个时隙为64K,其中TS0为被帧同步码,Si、Sa4、Sa5、sa6、Sa7、A比特占用,若系统运用了CRC校验(xioyn),则Si比特位置改传CRC校验(x

5、ioyn)码。TS16为信令时隙,当使用到信令(共路信令或随路信令)时,该时隙用来传输信令,用户不可用来传输数据。所以2M的PCM码型有:PCM30:PCM30用户可用时隙为30个,TS1-TS15,TS17-TS31。TS16传送信令,无CRC校验(xioyn)。第6页/共33页第六页,共34页。PCM31:PCM30用户可用时隙为31个,TS1-TS15,TS16-TS31。TS16不传送信令,无CRC校验。PCM30C:PCM30用户可用时隙为30个,TS1-TS15,TS17-TS31。TS16传送信令,有CRC校验。PCM31C:PCM30用户可用时隙为31个,TS1-TS15,TS

6、16-TS31。TS16不传送信令,有CRC校验。CE1,就是(jish)把2M的传输分成了30个64K的时隙,一般写成N*64,你可以利用其中的几个时隙,也就是(jish)只利用n个64K,必须接在CE1/pri接口上。CE1/pri接口拥有两种工作方式:E1工作方式(也称为非通道化工作方式)和CE1/PRI工作方式(也称为通道化工作方式)。第7页/共33页第七页,共34页。5、E1接口阻抗匹配G703标准终端(zhndun)阻抗匹配非平衡为75ohm,平衡为120ohm第8页/共33页第八页,共34页。6、E1三种使用(shyng)方法将整个2M用作一条链路,如DDN(数字数据网)2M;将

7、2M用作若干个64k及其组合,如128K,256K等,这就是CE1;在用作语音交换机的数字中继时,这也是E1最本来的用法,是把一条E1作为32个64K来用,但是时隙0和时隙15是用作signaling即信令的,所以一条E1可以传30路话音。PRI就是其中的最常用的一种接入方式,标准叫PRA信令。第9页/共33页第九页,共34页。三、名词解释 FAS Frame Alignment Signal FAS Frame Alignment Signal 基本帧信号基本帧信号 CAS Channel Associated Signaling CAS Channel Associated Signali

8、ng 通道关联信令通道关联信令 MFMF Multiframe Multiframe 复帧复帧 Si International Bits Si International Bits 国际标准位国际标准位 CRC4 Cyclical Redundancy CheckCRC4 Cyclical Redundancy Check 循环冗余检验循环冗余检验 CCS Common Channel Signaling CCS Common Channel Signaling 公共信道信令公共信道信令 SaSa Additional Bits Additional Bits 额外附加额外附加(fji)(f

9、ji)位位 E-Bit CRC4 Error Bits E-Bit CRC4 Error Bits 循环冗余检验错误位循环冗余检验错误位 LOCLOC Loss of Clock Loss of Clock 时钟丢失时钟丢失 TCLK TCLK 此文中此文中TCLKTCLK基本上引用发送速率时钟和参考实际的输基本上引用发送速率时钟和参考实际的输 入信号或者内部驱动信号入信号或者内部驱动信号 RCLK RCLK 引引用用帧帧恢恢复复网网络络时时钟钟和和作作为为输输出出时时钟钟或或者者内内部部信信号号的的参参考。考。第10页/共33页第十页,共34页。四、DS21Q59应用(yngyng)1、DS

10、21Q59概述DS21Q59是美国MAXIM公司出品的单片四路E1收发器芯片,是一种优化的高密度E1线路终端。它包含四个由线路接口单元(LIU)和成帧器组成的完全独立的收发器,具备了连接四条E1线路所需的各种功能,并且还有一个TDM背板接口,用于在片内进行多路E1信号的交叉复用。该芯片是制作四路E1数字中继接口的极佳选择,可广泛用于路由器、复用器、接入设备、数字程控交换机及信道(xndo)服务单元(CSU)与数据服务单元(DSU)中。第11页/共33页第十一页,共34页。2、DS21Q59的主要性能与特点有4个完整的E1收发器;32/128位的无晶振抖动抑制器,用于消除时钟或数据的相位抖动;片

11、内的系统时钟合成器能够产生2.048MHz、4.096MHz、8.192MHz及16.384MHz等几种时钟,用于多路E1信号(xnho)的交叉式PCM总线工作(IBO)方式;支持随路信令(CAS)和公共信道信令(CCS)第12页/共33页第十二页,共34页。接收通路(tngl)有两帧容量的滑动缓冲存储器,用于消除接收数据与背板异步时钟之间的相位差和频率差;四个收发器具有独立的环回诊断能力,包括远端环回、本地环回与帧环回;附加的8根输出引脚(每个收发器2根)可由用户灵活配置使用;能够检测并产生远端告警及AIS告警;符合ITU-T的G.703、G.704以及G.732等E1标准。第13页/共33

12、页第十三页,共34页。3、DS21Q59基本(jbn)工作原理DS21Q59芯片主要集成了线路接口单元(dnyun)和成帧器功能,由外部的控制器或处理器通过串口或并口总线对芯片实施控制与功能配置。下图是DS21Q59内部功能框图(图中只画出了四个收发器中的一个)。TSER1是发送串行数据流的输入端,RSER1是接收串行数据流的输出端。线路接口单元(dnyun)包括发送接口、接收接口和抖动抑制器,由LICR寄存器控制。 第14页/共33页第十四页,共34页。第15页/共33页第十五页,共34页。数据发送发送数据时,发送成帧器提供E1传输所必须的帧和复帧数据开销,背板接口部分为成帧器提供时钟、数据

13、和帧同步信号,由成帧器插入适当的帧同步码型和告警信息,并通过计算插入CRC码字,然后完成AMI和HDB3编码;最后利用一组经过激光(jgung)修整的延迟线和一个精密的D/A转换器产生波形,发送到E1线路上去。波形的产生要根据使用的传输介质的情况,产生相应的驱动波形,分别用于75的同轴电缆或120的双绞线对传输。发送波形通常通过一个1:2的升压变压器耦合到同轴线或屏蔽的双绞线对上去。第16页/共33页第十六页,共34页。数据(shj)接收接收时,E1波形从RRING和RTIP引脚进入芯片,首先进行时钟和数据(shj)恢复,经过抖动抑制器送到接收成帧器;接收成帧器完成对AMI和HDB3线路码的解

14、码及数据(shj)流的同步,确定帧和复帧的码型,同时完成CRC码字的错误计数,检测接收到的AIS、同步丢失以及对端告警等各种告警信号,并为背板接口部分提供时钟、数据(shj)和帧同步信号。接收通路有两帧容量的滑动缓冲存储器,可通过RCR寄存器控制启用,用于消除接收数据(shj)与背板异步时钟SYSCLK之间的相位差和频率差。第17页/共33页第十七页,共34页。线路接口阻抗选择用户通过设置“CCR5”寄存器的“IRTSEL”位(CCR5.4),即可实现DS21Q59芯片与75或120接收终端的匹配。也可以使用内部的终端功能,此时,外部终端接电阻为120欧(一般为两只60电阻串联),将“IRTS

15、EL”位置为“1”,使DS21Q59的内部电阻与外部电阻相并联(bnglin),从而将端接电阻调整到75欧。相位抖动消除每个收发器都有一个时钟与数据抖动抑制器,通过LICR寄存器的JAS位(即D3位),可以将其配置到发送通路中,也可以配置到接收通路中,用于从发送或接收信号中消除相位抖动。也可以选择不用此项功能。第18页/共33页第十八页,共34页。用户操作口“OUTA”和“OUTB”是用户选用输出口,根据需要可灵活配置。通过控制“OUTAC”寄存器,可以使OUTA口输出CMI码,用于直接驱动光接口。时钟合成器片内的系统时钟合成器能够(nnggu)产生2.048MHz、4.096MHz、8.19

16、2MHz及16.384MHz等频率的时钟,既为每个收发器提供时钟,还可以为多路E1信号的交叉总线(简称IBO)方式提供时钟。以IBO方式工作时,每个收发器的接收缓冲存储器都必须启用,系统时钟合成器允许任意一条E1线路被选中作为系统的参考时钟源,16.384MHz的系统时钟支持最多8个E1数据流复用到单条高速PCM总线上(用两片DS21Q59实现),高速的PCM串行数据流从TSER1引脚输入、从RSER1输出。第19页/共33页第十九页,共34页。4、功能(gngnng)模块及其功能(gngnng)(1)总线接口外部的微控制(kngzh)器或微处理器通过多路总线/简单总线或者串行接口总线来控制(

17、kngzh)DS21Q59的工作。器件工作有Intel和Motorola两种定时配置。由PBTS/BTS1/BTS0 来配置总线模式。第20页/共33页第二十页,共34页。(2)寄存器DS21Q59的工作环境是通过9个控制寄存器来配置的。接收控制器(RCR)、发送控制器(TCR)和7个公共控制寄存器(CCR1-CCR7)。这些寄存器在上电时就初始化配置,正常工作后无需(wx)改动,除非系统配置需要改变。地址0F是一个地址识别寄存器(只读寄存器),高4位固定为1001,指出E1收发器器件存在,低4位用来识别器件的id。此寄存器仅存在收发器1(TS0,TS1=0)。工厂测试寄存器地址为1EHex,

18、上电工作时,此寄存器应该设置为00h。DS21Q59有4个寄存器表征数据帧实时状态信息。即状态寄存器(SR1)、状态寄存器(SR2)、接收信息寄存器(RIR)和同步状态寄存器(SSR)。第21页/共33页第二十一页,共34页。RAF 接收(jishu)帧定位寄存器 (1BH)RNAF 接收(jishu)帧非定位寄存器 (40H)TAF 发送帧定位寄存器 TNAF 发送帧非定位寄存器 第22页/共33页第二十二页,共34页。(3)上电时序上电时,由于内部寄存器的内容都是无法预知的,固DS21Q59应配置所有的工作寄存器,包括设置测试寄存器为00H(地址为1EHex)。LIRST(CCR4.7位)

19、应该从0置为1复位线路接口电路(设置LIRST后,大概需要40ms后器件(qjin)才能恢复),然后稳定输入系统时钟(SYSCLK),同时ESR(CCR4.5和CCR4.6)也需要从0设置为1(如果弹性存储不选择可以忽略这步设置)。()成帧器环路环路运用在测试和调试应用中,SCT环路数据从发送器返回到接收器。FLB使能时,出现下面情况:在TPOSO和TNEGO作为正常数据发送,数据通过RPOSI输入,RNEGI忽略;RCLK输出用TCLK输入替代。第23页/共33页第二十三页,共34页。()远程(yunchng)环路CCR3.7=1,DS21Q59强制进入远程(yunchng)环路模式。此环路

20、中,通过RPOSI和RNEGI引脚输入的数据返回到TPOSO和TNEGO引脚被发送。数据为正常模式连续的通过接收成帧器,而此时发送成帧器的数据是被忽略的。()本地环路CCR3.6=1,进入本地环路模式。此环路中,数据作为正常模式连续发送。在RTIP和RRING接收的数据被发送数据替代。环路中的数据经过振动抑制器。第24页/共33页第二十四页,共34页。()系统时钟接口独立的系统时钟接口(SCI)四个收发器公用。SCI可以设计为使用4个接收器中的任一个来作为系统的主参考时钟。同理,多个DS21Q59组成N口系统,SCI允许N路中任何一个作为主时钟。此参考时钟还可以通过REFCLK引脚为其它DS2

21、1Q59提供(tgng)时钟。REFCLK作为输出,选择4路接收之一作为参考。此引脚配置为输入(对SCSx位写入0)时,其选择的参考时钟不能作为主时钟。通过时钟合成器PLL能产生2.048M、4.098M、8.192M和16.384M几种系统时钟。系统时钟也可以同IBO功能一起使用把8路E1线合并到一路高速的PCM总线上。当E1线路口停止时(接收负载信号丢失条件下),系统时钟接口自动会把MCLK切换过来作为系统时钟,因此MCLK实际上是作为主时钟的备份源。主机也能找到并选择一个正在工作E1口作为主源。由于被选择接口时钟需要通过其它的DS21Q59器件上(在多器件配置中),因此一个DS21Q59

22、时钟合成器总是一个高速时钟源,这允许在时钟源能够平稳的切换。SCI控制寄存器只在收发器1中存在(TS0,TS1=0)。第25页/共33页第二十五页,共34页。()接收时钟和数据恢复DS21Q59具有一个数字时钟恢复系统。器件通过一个1:1变压器与带屏蔽双绞线或者同轴电缆接收E1线路连接。MCLK引脚提供的2.048MHz时钟通过内部PLL进行16x倍频(bipn),然后提供给时钟恢复系统。时钟恢复系统使用PLL提供的时钟形成一个16倍的超采样器,用来恢复时钟和数据。此超采样技术确保了突出的抖动误差。通常RCLK是从RTIP和RRING输入端E1线上AMI/HDB3波形中恢复出来的,如果输入端不

23、存在AMI信号时,RCLK来源于MCLK引脚。如果抖动抑制器用在发送模块或禁止时,由于超采样数字时钟恢复电路的缘故,RCLK的高电平周期变短(即正脉冲变窄)。而如果抖动抑制器用在接收模块(大部分方案应用)时,抖动抑制器恢复RCLK几乎50%的职责。第26页/共33页第二十六页,共34页。()发送时钟源根据DS21Q59的不同工作模式,发送时钟源也不同。基本配置时,IBO功能禁止,发送时钟源来至TCLK引脚,这种模式一般TCLK引脚上是一个(y)2.048MHz50ppm。如果TCLK丢失,则是自动切换到REFCLK引脚上的系统参考时钟或者同一接口上的恢复时钟由主机来分配。主机通过查询到发送时钟

24、丢失中断来切换2个备份时钟的一个(y),而此时不管TCLK脚状态如何。当IBO功能模式时,由于在发送端时滑动(slips)是禁止的,故发送时钟必须与系统时钟同步。这种模式下,TCLK脚被忽略,发送时钟由IBO电路自动提供SYSCLK上当前时钟,被划为2/4/8三种。如果SYSCLK丢失,自动切换到REFCLK引脚上的系统参考时钟或者同一接口上的恢复时钟由主机来分配。第27页/共33页第二十七页,共34页。()弹性存储器操作DS21Q59在接收(jishu)端有容纳2帧(512bit)的弹性存储器。用于消除接收(jishu)数据与背板异步时钟之间的相位差和频率差。背板异步时钟主要是2.048M(

25、正常工作)、4.096M、8.192M或者16.384M(使用IBO功能时)。此寄存器包含了丰富的可控滑动性能。如果接收(jishu)弹性存储器被使能(RCR.4=1),则SYSCLK引脚必须提供一个2.048MHz时钟。如果是IBO功能,则SYSCLK引脚必须提供一个4.096/8.192/16.384MHz时钟。用户要么在RSYNC引脚提供一个帧/复帧同步时钟(RCR.5=1),要么在帧/复帧边界时RSYNC引脚提供一个脉冲(RCR.5=0)。通过控制RCR1.6=0/1为单帧/复帧边界出现脉冲。在弹性存储模式下,CAS(RCR.7=0)/CRC4(RCR.7=1)复帧边界通过RSYNC引

26、脚来指示。当弹性存储器是满载或者空载时,会产生一个可控制的滑动(slip),如果是空载,满帧(256bits)将在RSER重复,这时SR1.4=1和RIR.3=1;如果是满载,整帧数据被删除,SR1.4=1和RIR.4=1。第28页/共33页第二十八页,共34页。(1)线路接口单元线路接口单元包括3部分:接收器,处理时钟和数据的恢复;发送器,波形发生(fshng)和驱动E1线路;抖动抑制器。由线路接口控制器来管理这3部分。第29页/共33页第二十九页,共34页。谢谢(xixie)!第30页/共33页第三十页,共34页。人有了知识,就会具备各种分析(fnx)能力,明辨是非的能力。所以我们要勤恳读

27、书,广泛阅读,古人说“书中自有黄金屋。”通过阅读科技书籍,我们能丰富知识,培养逻辑思维能力;通过阅读文学作品,我们能提高文学鉴赏水平,培养文学情趣;通过阅读报刊,我们能增长见识,扩大自己的知识面。有许多书籍还能培养我们的道德情操,给我们巨大的精神力量,鼓舞我们前进。第31页/共33页第三十一页,共34页。第32页/共33页第三十二页,共34页。感谢您的观赏(gunshng)第33页/共33页第三十三页,共34页。内容(nirng)总结主要内容。PCM31C:PCM30用户可用时隙为31个,TS1-TS15,TS16-TS31。将整个2M用作一条链路,如DDN(数字数据网)2M。能够检测并产生远端告警及AIS告警。环路运用在测试和调试应用中,SCT 环路数据从发送器返回到接收器。REFCLK作为输出(shch),选择4路接收之一作为参考。感谢您的观赏第三十四页,共34页。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 研究生课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号