ADS低噪声放大器的设计实用教案

上传人:枫** 文档编号:568308269 上传时间:2024-07-24 格式:PPT 页数:50 大小:2.52MB
返回 下载 相关 举报
ADS低噪声放大器的设计实用教案_第1页
第1页 / 共50页
ADS低噪声放大器的设计实用教案_第2页
第2页 / 共50页
ADS低噪声放大器的设计实用教案_第3页
第3页 / 共50页
ADS低噪声放大器的设计实用教案_第4页
第4页 / 共50页
ADS低噪声放大器的设计实用教案_第5页
第5页 / 共50页
点击查看更多>>
资源描述

《ADS低噪声放大器的设计实用教案》由会员分享,可在线阅读,更多相关《ADS低噪声放大器的设计实用教案(50页珍藏版)》请在金锄头文库上搜索。

1、(2)指标:主要指标包括:噪声系数,放大增益(zngy),输入输出驻波比,反射系数和动态范围等。第2页/共49页第1页/共49页第一页,共50页。2.低噪声放大器的设计(shj)原则在进行低噪声放大(fngd)器的实际设计中,一定要注意一下几点:(1)放大(fngd)器中放大(fngd)管的选择。(2)输入输出匹配电路的设计原则。(3)电路中需要注意的问题:一般对于低噪声放大(fngd)器采用高Q值的电感完成偏置和匹配功能,由于电阻会产生附加的热噪声,放大(fngd)器的输入端尽量避免直接连接到偏置电阻上。(4)目前低噪声放大(fngd)器方面的设计手段:LNA基本上采用ADS(5)目前同行业

2、低噪声放大(fngd)器的发展水平:随着半导体器件的发展,低噪声放大(fngd)器的性能不断提高,采用第3页/共49页第2页/共49页第二页,共50页。PHEMT场效应晶体管的低噪声放大器在800MHz频段噪声系数可达到0.4dB,增益约为17dB左右(zuyu),1900MHz频段噪声系数可达到0.6dB,增益为15dB左右(zuyu)。下面介绍一个基于BJT的低噪声放大器的设计。今后用其他的晶体管进行设计时,基本原理和步骤是完全相同的。第4页/共49页第3页/共49页第三页,共50页。(二)低噪声放大器的设计(shj)与仿真晶体管直流工作点的扫描1.建立(jinl)工程(1)运行ADS20

3、09,选择FileNewProject命令,弹出“NewProject”(新建工程)对话框,可以看见对话框中已经存在了默认的工作路径(可以改变)。并且,在ProjectTechnologyFiles栏中选择“ADSStandard :Lengthunilmillimeter”。(2)单击OK,完成新建工程,此时原理图设计窗口会自动打开第5页/共49页第4页/共49页第四页,共50页。注:原理图设计窗口(chungku)打开之前,会弹出如下窗口(chungku)。单击Cancel即可。第6页/共49页第5页/共49页第五页,共50页。2.晶体管工作点扫描(1)FileNewDesign在工程中新

4、建一个原理图。(2)在新建设计(shj)窗口中给新建的原理图命名,这里命名为bjt_curve;并在SchematicDesignTemples栏中选择“BJT_curve_tracer”,这是一个专门用来扫描BJT工作点的模板。如右图。第7页/共49页第6页/共49页第六页,共50页。(3)单击OK,此时新的原理图窗口被打开,窗口中已经出现一个专门(zhunmn)用于对BJT进行直流工作点扫描的模板,会有系统预先设好的组件和控件。对BJT进行工作点扫描的过程就是一个直流仿真的过程,因此模板中的仿真控制器为直流仿真控制器,而扫描的变量是BJT的CE极电压VCE和B极电流IBB。第8页/共49页

5、第7页/共49页第七页,共50页。(4)单击工具栏中的DisplayComponentLibraryList,打开(dki)元件库.(5)在Component上栏的Serch中,输入41511第9页/共49页第8页/共49页第八页,共50页。(6)回车查找结束后可以(ky)看到这种晶体管的不同模型:以sp为开头的是S参数模型,这种模型不能用来做直流工作点扫描。选择pb开头的模型pb_hp_AT41511_19950125,右键单击该模型,选择PlaceComponent,切换到Design窗口,放入晶体管。(7)将BJT元件与原来原理图窗口中的BJT_curve_tracer模板原理图按照下图

6、的方式连接起来。由于此晶体管发射极有两个管脚,在此处接一个即可。第10页/共49页第9页/共49页第九页,共50页。(8)这样对晶体管进行直流工作点扫描的电路(dinl)就完成了,单击工具栏中的Simulate执行仿真,并等待仿真结束。(9)仿真结束后,系统弹出数据显示窗口,由于使用的是仿真模板,需要的仿真结果已经出现在窗口中,图中就是BJT的直流工作点扫描曲线以及BJT的直流工作点和功耗。第11页/共49页第10页/共49页第十页,共50页。晶体管的S参数(cnsh)扫描选定晶体管的直流工作点后,下面就可以进行晶体管的S参数扫描了,我们选用的S参数模型sp_hp_AT-41511_2_199

7、50125,这一模型对应(duyng)的工作点为Vce=2.7V,Ic=5mA。(1)按照前面所述方法新建一个原理图,新建的原理图命名为SP_of_spmod;并在SchematicDesignTemples栏中选择“S-Params”。第12页/共49页第11页/共49页第十一页,共50页。(2)单击OK后,生成新的原理图,如图所示,原理图中是一个S参数仿真的模板。(3)同前操作(cozu)一样,加入sp模型的晶体管sp_hp_AT-41511_2_19950125,并按图中连接电路。可以看出,由于sp模型本身已经对应于一个确定的直流工作点,因此在做S参数扫描的时候无需加入直流偏置。第13页

8、/共49页第12页/共49页第十二页,共50页。(4)观察sp模型晶体管的参数显示,在此例中,标定的频率适用范围为0.15.1GHz,在仿真的时候要注意。超出此范围,虽然软件可以根据插值等方法外推出电路的特性,但是由于模型已经失效(shxio),得到的数据通常是不可信的。因此,需要对S参数仿真模板中的频率扫描范围进行更改。(5)双击模板中的S参数仿真控制器,在参数设置窗口中按照如下内容进行参数设置:Start=0.10GHz,表示扫描的起始频率为0.1GHz,由SP模型的起始频率决定。Stop=5.1GHz,表示扫描的终止频率为5.1GHz,由SP模型的终止频率决定。Step=0.05GHz,

9、表示扫描的频率间隔为0.05GHz。完成设置的S参数仿真空间如图所示。第14页/共49页第13页/共49页第十三页,共50页。(6)这样(zhyng)对晶体管进行S参数扫描的电路就完成了,单击工具栏中的Simulate执行仿真,并等待仿真结束。(7)仿真结束后,系统弹出数据显示窗口,由于使用的是仿真模板,需要的仿真结果已经出现在窗口中,途中的史密斯圆图中就是BJT模型的S11参数和S22参数,它们分别表示了BJT的输入端口反射系数和输出端口反射系数。第15页/共49页第14页/共49页第十四页,共50页。(8)再次观察数据(shj)显示窗口,图中列出了BJT模型的S21参数和S12参数,它们分

10、别表示了BJT的正向和反向的功率传输参数。第16页/共49页第15页/共49页第十五页,共50页。(9)接着在数据显示窗口中插入一个关于S11的数据列表,这样(zhyng)就可以观察在每个频率处的S11参数的幅度和相位值了。(10)双击原理图中的S参数仿真控制器,选中其中的CalculateNoise选项,单击OK后,再次执行仿真。(11)仿真结束后,在数据显示窗口中插入一个关于nf(2)的矩形图,如下图。这样(zhyng)就完成了对BJT模型的S参数的扫描,这些数据对后面使用这个元件进行低噪声放大器的设计很有帮助。第17页/共49页第16页/共49页第十六页,共50页。SP模型的仿真(fnz

11、hn)设计很多时候,在对封装模型进行仿真设计(shj)前,通过预先对SP模型进行仿真,可以获得电路的大概指标。SP模型的设计(shj),通常被作为电路设计(shj)的初级阶段。下面将首先设计(shj)BJT的S参数模型sp_hp_AT-41511_2_19950125在2GHz处的输入,输出匹配。1.构建原理图首先对SP模型仿真的原理图进行构建,具体过程如下:(1)在工程中新建一个原理图文件,命名为spmod_LNA,在SchematicDesignTemples中不选择模板。(2)单击OK后,新的原理图生成,下面在原理图中插入仿真需要的电路元件和控件。第18页/共49页第17页/共49页第十

12、七页,共50页。(3)在ComponentLibraryList中选择(xunz)BJT的S参数模型sp_hp_AT-41511_2_19950125并插入到原理图中。(4)在Simulation-S_Param在元件面板中选择(xunz)两个终端负载元件Term1,Term2并插入到原理图中。(5)单击工具栏中的GROUND按钮,在原理图中擦汗如两个地线。(6)按照上图的方式,将上面的元件连接起来。第19页/共49页第18页/共49页第十八页,共50页。(7)在Simulation-S_param元件面板中选择输入阻抗测量空间(kngjin)Zin,并插入到原理图中,如图所示。(8)在原理图

13、中插入一个S参数仿真控件,它的参数设置与前面晶体管的S参数扫描相同,这样就完成了仿真原理图搭建。第20页/共49页第19页/共49页第十九页,共50页。2.SP模型仿真下面对刚刚搭建的原理图进行仿真,仿真的过程如下:(1)单击工具栏中的Simulate按钮进行仿真,并等待仿真结束。(2)仿真结束后,系统弹出数据显示窗口,在窗口中插入一个关于输入阻抗Zin1的数据列表。(3)单击工具栏中的数据列表Scrolldataonepagetowardtheend,将数据列表中的数据滚动到freq=2.000GHz处,可以观察到此时SP模型的输入阻抗为20.083/19.829,这种幅度/相位的表示方式并

14、不容易(rngy)观察和计算。第21页/共49页第20页/共49页第二十页,共50页。(4)双击数据列表,在弹出的Plot Traces&Attributes窗口中双击Zin1,系统弹出Traces Options。(5)将窗口中的Complex Data Format中的Mag/Degrees改为图中的Real/Imaginary并单击Ok确定。(6)这时可以观察(gunch)到。当freq=2.000GHz时,SP模型的输入阻抗为18.892+j6.813.这样就计算出了电路的输入阻抗,接下来根据输入阻抗的值为SP模型设计匹配网络。第22页/共49页第21页/共49页第二十一页,共50页。

15、3.输入匹配设计本部分将为SP模型设计一个输入的匹配网络,匹配网络是采用微带线实现的。具体过程如下。(1)选择TLines-Microstip元件面板,并在其中选择微带线参数配置工具(gngj)MSUB并插入到原理图中。(2)双击MSUB控件,按照如图设置微带线参数。(3)选择PassiveCircuitDG-MicrostipCircuit元件面板,面板中是各种类型的微带匹配电路,选择采用单分支线匹配电路SSMtch,并插入到原理图中。(4)双击SSMtch电路,按图设置。第23页/共49页第22页/共49页第二十二页,共50页。(5)前面仅对SSMtch的频率,阻抗参数进行设置,但并没有(

16、miyu)根据这些参数调整它的尺寸参数,调整尺寸参数需要使用ADS的设计向导完成。(6)选中SSMtch电路,并单击菜单栏中的DesignGuidPassiveCurcuit,此时系统弹出PassiveCurcuitDesignGuide窗口。(7)选择PassiveCurcuitDesignGuide窗口中的DesignAssistant选项卡,并单击Design系统将自动完成设计过程。第24页/共49页第23页/共49页第二十三页,共50页。(8)设计(shj)完成后,单击工具栏中的PushIntoHierarchy,进入SSMtch的子电路。从图中可以看到组成SSMtch电路的各段微带线

17、的参数。其中的T形接头为计算时考虑阻抗突变引起的。在实际电路中并不代表任何实际长度的电路,具体含义请参考帮助文档。(9)单击工具栏中的PopOut,返回SP仿真原理图中,将刚刚设计(shj)的匹配电路插入到所示的电路中,作为输入匹配电路。第25页/共49页第24页/共49页第二十四页,共50页。(10)电路连接完成后,单击工具栏中的Simulate执行仿真,并等待仿真结束(jish)。(11)仿真结束(jish)后在数据显示窗口中查看电路的S11参数和S22参数的史密斯圆图,并在频率2GHz处分别插入标记。第26页/共49页第25页/共49页第二十五页,共50页。从上图中可以看出,对于输入端口

18、来说,反射系数已经很小了,并且输入阻抗(shrzkn)也接近负载阻抗50欧姆;但对于输出端口来说,反射系数仍然不是很小,且输出阻抗与负载阻抗还有一定的差距。(12)观察数据显示窗口中关于S12和S21的矩形图。从图中可以看出,S12参数和S21参数也有一定的改善。第27页/共49页第26页/共49页第二十六页,共50页。(13)在数据显示窗口中查看输入阻抗Zin1的数据列表。从图中可以(ky)看出,当频率为2GHz是,电路的输入阻抗接近50欧姆。由以上的仿真结果可见,电路基本上已经大道了较好的性能,如:良好的输入匹配较高的增益,稳定系数和噪声系数。但另一方面,输出匹配设计匹配还不太好,电路的增

19、益也可进一步的提高。下面就进形输出阻抗匹配设计的。第28页/共49页第27页/共49页第二十七页,共50页。对于输出也是用单分支线的结构进行匹配(ppi),为了方便后面对放大器参数优化,这里直接用微带电路搭建一个输出匹配(ppi)电路,具体过程如下:(1)在TLines-Microstrip元件板中选择两个MLIN,一个MTEE和一个MLEF,并插入到原理图中。(2)将它们的放置方式进行调整,并按照图中的形式连接起来,组成输出匹配(ppi)网络。(3)在原理图设计窗口中的菜单栏中选择ToolsLincalcStartLincalc命令,打开微带线计算工具,计算出当前状况下特性阻抗为50欧姆的微

20、带线宽度为1.588mm。第29页/共49页第28页/共49页第二十八页,共50页。(4)很明显,这个匹配网络的参数需要调整,以适合(shh)输出端口的匹配。TLIN1和TLIN2中的L=2.5mm2.0mmto40mm,表示微带线默认线长为2.5mm,但是它是一个优化参数,优化范围为2.0mm到40mm。(5)完成微带线的设置后,将输出匹配网络连接到SP模型电路去,如图。第30页/共49页第29页/共49页第二十九页,共50页。(6)在原理图设计窗口的Optim/Stat/Yield/DOE元件面板列表中选择一个优化空间Optim并插入(chr)到原理图中。(7)将Maxlters改为200

21、(8)在Optim/Stat/Yield/DOE元件面板选择两个优化目标控件GOAL,并插入(chr)到原理图中。(9)这里首先对S11参数和S22参数进行优化。第31页/共49页第30页/共49页第三十页,共50页。(10)这里的SimInstanceName选择(xunz)了SP2也就是说需要一个新的S参数仿真控制器,并将其频率设置在2GHz附近。(11)单击工具栏中的Simulate执行仿真,并等待仿真结束。(12)仿真结束,结果如下。第32页/共49页第31页/共49页第三十一页,共50页。从上图的结果可以看出,经过优化后,S11参数反而不如不加输出阻抗匹配(ppi)网络前,这是由于加

22、入匹配(ppi)网络后,改变了原来电路的输入阻抗,使电路的输入阻抗不再为50欧姆。(13)观察S22,S21和S12曲线,它们有了不同程度的改善。第33页/共49页第32页/共49页第三十二页,共50页。(14)在一次优化完成后,要单击原理图窗口菜单中的SimulateUpdateOptimizationValues保存优化后的变量值(在VAR控件上可以看到变量的当前值),否则优化后的值将不保存到电路原理图中。如果得到的参数不满足要求,则需要反复调整优化方法,优化目标中的权重Weight,还可以对输入(shr)匹配网络进行优化,最终得到合适的结果。第34页/共49页第33页/共49页第三十三页

23、,共50页。综合(zngh)指标的实现完成了低噪声放大器S参数的分析,还需要分析放大器的噪声系数稳定性等参数,下面就对这些参数进行分析和优化。1.放大器稳定性分析首先来分析放大器的稳定性,放大器的稳定性是放大器的一个重要指标,如果电路稳定系数变得很小(低于0.9),则难以达到预期(yq)性能。(1)在Simulation-S_ParamS_Param元件面板中选择一个稳定系数测量空间StabFct,并插入到原理图中。第35页/共49页第34页/共49页第三十四页,共50页。(2)使原理图设计窗口中的优化控件失效,并单击工具栏中Simulate执行仿真,等待仿真结束(jish)。(3)从曲线看出

24、,放大器的稳定系数都大于1,满足设计要求。第36页/共49页第35页/共49页第三十五页,共50页。2.噪声(zoshng)系数分析数据显示窗口中插入一个关于nf(2)的曲线,从图中可以看出低噪声(zoshng)放大器的噪声(zoshng)系数大约为1.9左右。第37页/共49页第36页/共49页第三十六页,共50页。3.输入驻波比与输出驻波比(1)在Simulation-S_Param元件板中选择两个驻波比测量控件VSWR,并插入到原理图中,其中一个参数不变,另一的测量方程改为VSWR2=vswr(S22),如图所示。(2)单击Simulate按钮,等待(dngdi)仿真结束。(3)仿真结束

25、后,在系统中插入一个关于VSWR1和VSWR2的矩形图。第38页/共49页第37页/共49页第三十七页,共50页。(4)由VSWR1和VSWR2的测量方程可以知道,它们分别是放大(fngd)器的输入驻波比和输出驻波比,在频率为2GHz时,驻波比约为1.5这样就完成了低噪声放大(fngd)器SP模型的仿真设计,下面用三极管的封装模型代替SP模型,并重新分析电路的性能。第39页/共49页第38页/共49页第三十八页,共50页。(三)封装模型(mxng)仿真设计进行完SP模型设计以后,需要将SP模型替换为封装模型来作进一步设计,需要进行以下工作:将SP模型替换为封装模型选择直流工作点并添加偏置电压(

26、diny)偏置网络的设计封装模型电路的S参数设置第40页/共49页第39页/共49页第三十九页,共50页。直流偏置(pinzh)网络设计1.偏置网络计算(1)打开直流工作点扫描的电路原理图bjt_curve,并在原理图中BJT的基极加入(jir)一个节点名称VBE。(2)将原理图中的直流电源SCR1的Vdc改为2.7V。(3)删除参数扫描控件。(4)双击直流仿真控件,在参数设置窗口中选择Sweep选项卡,将参数按右图修改。(5)双击变量控件VAR,将其中的变量VCE删除。第41页/共49页第40页/共49页第四十页,共50页。(6)单击Simulate,等待仿真(fnzhn)结束。(7)单击L

27、ist按钮,添加右图结果。从列表可以看出,当Vce=2.7V,Ic=5mA时,IBB=50uA,VBE=799.2mV(8)在数据显示窗口中插入两个偏置电阻计算方程,分别为Rb=(2.7-VBE)/IBB和Rc数据列表如图所示。(9)在数据显示窗口中单击List,在弹出的PlotTrace&Attibutes窗口中选择Equation中的Rb和Rc,分别单击Add按钮添加,单击Ok。从图中可以看出当IBB=50uA时,偏置电阻Rb=38千欧姆,Rc=469欧姆。第42页/共49页第41页/共49页第四十一页,共50页。2.偏置网络仿真下面就用电阻Rb和Rc构成直流偏置网络,并对带有偏置网络的原

28、理图进行仿真。首先创建带有偏置网络的原理图。(1)以新的设计名“biasnet”保存设计“bjt_curve”,同时保存并关闭“bjt_curve”的设计窗口和数据显示窗口。(2)删掉电原理图设计窗口中的“IBB”,”I_probe”和“Var”。(3)按右图的方式连接起来。(4)删除直流仿真控制器,然后在“Simulation-DC”元件面板列表中选择并插入一个直流仿真控制器。由于本次仿真无需(wx)进行扫描操作,因此不需要在直流仿真控制器中设置任何扫描变量。第43页/共49页第42页/共49页第四十二页,共50页。(8)单击工具栏中的Simulate,开始仿真。(9)单击菜单栏中的Simu

29、lateAnnotateDCSolution,在原理图中添加电压和电流值的注释,可以在原理图中得到电路中个点的电压和各支路的电流,如前面图中所示。可以看出BJT三极管的各极电压和电流都满足直流工作点要求。这样(zhyng),BJT的偏置网络的设计就完成了,下面用带有偏置网络的BJT代替SP模型,对电路进行仿真。第44页/共49页第43页/共49页第四十三页,共50页。封装模型(mxng)的仿真下面(ximian)将带有偏置网络的BJT模型插入带有输入输出匹配的电路原理图中,并对这个原理图进行仿真。1.重新建立原理图(1)打开spmod_LNA的电路原理图,并以LNA_package为名称保存。

30、(2)删除原理图中的BJT的S参数模型sp_hp_AT-41511_2_19950125第45页/共49页第44页/共49页第四十四页,共50页。(3)按照下图方式(fngsh)添加和连接电路图,网络中加入了两个DCBlck和两个DCFeed,它们的作用是隔离直流与交流电路,防止它们相影响。第46页/共49页第45页/共49页第四十五页,共50页。2.参数仿真由于元件模型发生了改变,因此需要对电路进行重新仿真和优化。具体过程如下:(1)选中原理图中的输入阻抗匹配电路DA_SSMatch1,并单击工具栏中的PushIntoHierarchy,系统弹出DA_SSMatch1的子电路按照下面内容重新

31、设置微带线的参数。TL1和TL2中加入参数优化2mmto40mm(2)激活原理图中的所有空间,并单击工具栏中的Simulate执行仿真。(3)由于优化控件Opt有效,本次仿真将对电路原理图进行优化,仿真结束后,系统弹出数据(shj)显示窗口。第47页/共49页第46页/共49页第四十六页,共50页。(4)在数据显示窗口(chungku)中加入S参数第48页/共49页第47页/共49页第四十七页,共50页。(5)分别在数据显示窗口添加LNA的稳定度,噪声系数,输入输出驻波比的数据曲线。这样就完成(wnchng)了对低噪声放大器封装模型的设计和仿真。第49页/共49页第48页/共49页第四十八页,共50页。谢谢大家(dji)观赏!第49页/共49页第四十九页,共50页。内容(nirng)总结(2)指标:。(2)在新建设计窗口中给新建的原理图命名,这里命名为bjt_curve。Step=0.05GHz,表示扫描的频率间隔为0.05GHz。为20.083/19.829,这种幅度/。实际电路中并不代表任何实际。栏中选择ToolsLincalcStart。(6)在原理图设计窗口的Optim/Stat/Yield/DOE元件面板列。输入阻抗(sh r z kn),使电路的输入阻抗(sh r z kn)不再为50欧姆。谢谢大家观赏第五十页,共50页。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 研究生课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号