数字电路考题和答案解析

上传人:M****1 文档编号:568261753 上传时间:2024-07-23 格式:PDF 页数:15 大小:667.43KB
返回 下载 相关 举报
数字电路考题和答案解析_第1页
第1页 / 共15页
数字电路考题和答案解析_第2页
第2页 / 共15页
数字电路考题和答案解析_第3页
第3页 / 共15页
数字电路考题和答案解析_第4页
第4页 / 共15页
数字电路考题和答案解析_第5页
第5页 / 共15页
点击查看更多>>
资源描述

《数字电路考题和答案解析》由会员分享,可在线阅读,更多相关《数字电路考题和答案解析(15页珍藏版)》请在金锄头文库上搜索。

1、-浙江理工大学浙江理工大学 2005200520062006 学年脉冲与数字电路期末考试(学年脉冲与数字电路期末考试() )专业:自动化专业:自动化 0404()姓名()姓名:_ :_学号学号得分:得分:_一、一、填空(共填空(共0 0 分,分,1 1 分空分空) )、将二进制数(10101101)2分别转换成下列进制数:十进制数;八进制数;十六进制数。、TL 集成电路中多发射极输入级既完成了的逻辑功能,又提高了电路的。3、已知L AB CD,其反函数的最简与或表达式为。、要组成容量为 1K32 位的 ROM,需要片容量为 4K位的 ROM。5、在下列 JK 触发器、RS 触发器、D 触发器

2、和 T 触发器四种触发器中,同时具有保持、置、置 0 和翻转功能的触发器是。6、逻辑函数式A A等于。、 寄存器按照功能不同可分为两类:只读寄存器和随机寄存器。8、常见的脉冲产生电路有,常见的脉冲整形电路、。9、 一个基本RS触发器在正常工作时, 它的约束条件是R S且R 的信号。10.常用的 BCD 码有、-1,则它不允许输入S -等。二、二、判断题判断题(1(1分,分,1 1 分分/ /题)题)1 、若两个函 数 具有不同 的逻 辑函数式 , 则两 个逻辑函 数必 然不相等。()、数电技术中用的()3、逻辑函数两次求反则还原 ,逻辑函数的对偶式再作对偶变换也还原为它本身。() 、 TL()

3、5 、 一 般T L门 电 路 的 输 出 端 可 以 直 接 相 连 , 实 现 线 与 。()6 、 卡 诺 图 是 用 图 形 来 描 述 逻 辑 函 数 的 一 种 方 法 。()7、优先编码器的 编码信号是相互 排斥的,不允许 多个编码信号同 时有效。()8、环形计数器在每个时钟脉冲C作用时 ,仅有一位触发器发生状态更新。()9、施密特触发器有两个稳定的状态,但这两个状态依懒于输入信号的幅值。()1 、 R M存 储 器 中 的 信 息 只 能 读 出 不 能 写 入 。-821码不是恒权码。与 非 门 的 多 余 输 入 端 可 以 接 固 定 高 电 平 。-()三、将下列逻辑出

4、数化简与或表达式三、将下列逻辑出数化简与或表达式( (共共 1010 分,分,5 5 分分/ /题题) )、化简Y (A ABB CDBAD)(A(ACBD)B(CDE)BC)2、化简Y m(0,1,4,7,9,10,15)d2,5,8,12,13。-四、四、作作图题图题( (共共 1 1分,分,5 5 分分/ /题题) )1、试画出图(1)所示电路的输出(Q1、Q2和)时序图,设初态1=Q20。-图()2、已知 D 触发器构成的时序电路及输入波形如图(2)所示,设初态 Q1=Q2=0,试画出 Q1、Q2的波形图。图 (2)五、分析电路五、分析电路( (共共 2525 分)分)1、 分析图(3

5、)所示电路的逻辑功能,写出逻辑函数式,列出真值表,说明其功能。(0 分)CiS1=1=1A1A2Ci 1图(3)-2、对图(4)所示的计数器,请回答下列问题:(1) 画出状态转换图;(2) 在电路转换图保持不变的条件下,把电路中的触发器改成 D 触发器;() 用最简单的方法把电路改成八进制计数器。 (15 分)图(4)-六、设计电路六、设计电路( (共共 2525 分分) )1、设计一个串行数据检测电路,对它的要求是:连续输入三个或者三个以上时输出为 1,其他情况下为 0。 (10 分)-2、用或 JK 触发器设计一套同步时序电路,已知X 0时,电路以进制方式计数;当X 1时,电路以进制方式计

6、数,并在计到(X 0)或 110(X 1)时,有进位输出Z 1。 (5 分)(要求:画出状态转换图和逻辑图,写出状态方程、驱动方程和输出方程-)。-答案答案一、填空、851875;25.14;、与;开关速度3、AC AD BC BD4、5、J触发器6、1、只读寄存器;随机寄存器8、多谐振荡器;施密特触发器;单稳态触发器9、0;10、8421 码;余 3 码;241 码;5211 码二、判断题1、;、;3、;、;5、;、;7、;8、;、;三、化简题1、Y AB BC BD、Y C BD BD四、作图题1、-0-2、五、电路分析题、全加器S A1 A2Ci1Ci A1A2 A1 A2Ci1(分)A

7、10011A2Ci-1SCi01000110011010111010111(5 分)2、画状态转换图。4 个触发器组成右移连接,所以Q2,Q3,Q4的次态不言而喻。只有左起第一个触发器FF1的状态方程有别,但可以直接写出为Q1n1nnnnnnnnn Q3Q4Q1Q4Q1 Q3Q1Q4Q1所以其状态转化图为-(5 分)() 把电路中的触发器改成 D 触发器。由电路图可知。触发器FF2、FF3、FF4可直接用 D 触发器代替,并且前级输出直接接到后级 D 输入端即可,对触发器FF1,令D1 Q3nQ1nQ4nQ1n即可,电路如下图所示:(5 分)(3) 把电路改成八进制计数器,最简单的方法就是将电

8、路改成八进制扭环形计数器,如下图所示:(5 分)六、电路设计1、解:分析:电路应至少有个不同状态,即S 没输入 1 之前状态S1 输入 1 个后的状态S2 输入个 1 后的状态S3 输入个 1 或 3 个以上后的状态-(5 分)可看出,S2 与 S3 两个状态在同样的输入条件下它们转换到同样的次态,且转换后得到同样的输出。 所以,S2 与 S为等价状态,可合并为一个状态,得出最简状态转换图。对状态进行编码:可使 S=0,S1=,S210Q+1XQn + XQ1nQ+1=XQ1n0n=XQ11/11/10/00/01/01/0S S0 01/11/1S S3 30/00/00/00/01/01/0S S1 11/01/0S S2 20/00/01/01/0S S0 00/00/0S S2 21/11/10/00/0S S1 11/01/0采用下降沿 JK 触发器构成电路,驱动方程为:0=XQ,0=1J1=XQ0,KXQ0+X=X画出电路的逻辑图和电路的完整状态转换图:-(5 分)2、解:(1)七进制计数器有 7 个状态,用位二进制编码,用 3 个触发器实现,状态转换卡诺图如下图所示,其中 C 是进位输出。(5 分)(2)状态方程、驱动方程和输出方程。(略)(5 分)(3)画逻辑图。(略)(5 分)-

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号