数字电路复习要点-07自控信工.ppt

上传人:cn****1 文档编号:567947677 上传时间:2024-07-22 格式:PPT 页数:39 大小:1MB
返回 下载 相关 举报
数字电路复习要点-07自控信工.ppt_第1页
第1页 / 共39页
数字电路复习要点-07自控信工.ppt_第2页
第2页 / 共39页
数字电路复习要点-07自控信工.ppt_第3页
第3页 / 共39页
数字电路复习要点-07自控信工.ppt_第4页
第4页 / 共39页
数字电路复习要点-07自控信工.ppt_第5页
第5页 / 共39页
点击查看更多>>
资源描述

《数字电路复习要点-07自控信工.ppt》由会员分享,可在线阅读,更多相关《数字电路复习要点-07自控信工.ppt(39页珍藏版)》请在金锄头文库上搜索。

1、复习要点复习要点一、数字逻辑概论一、数字逻辑概论 1、数制:二进制、十进制、十六进制、八、数制:二进制、十进制、十六进制、八进制及相互转换。进制及相互转换。 3、二进制代码:二进制码、二十进制码、二进制代码:二进制码、二十进制码(BCD码)码)注意有六个无关项注意有六个无关项、 2、二进制数的算术运算:、二进制数的算术运算:原码、反码、补码;原码、反码、补码;带符号的二进制数的减法运算带符号的二进制数的减法运算1及常用复合逻辑运算:及常用复合逻辑运算:与非、或非、与或非、同与非、或非、与或非、同或、异或。或、异或。符号、逻辑功能符号、逻辑功能P30 1.2.2 1.2.3 1.2.4 1.3.

2、1 1.3.2作业作业4、三种基本逻辑运算:、三种基本逻辑运算:与、或、非;与、或、非;2二、逻辑代数二、逻辑代数 1、逻辑代数的基本定律和恒等式、逻辑代数的基本定律和恒等式 3、逻辑函数的代数化简法:、逻辑函数的代数化简法:(最简与或式最简与或式) (1)并项法并项法 (2)吸收法吸收法 (3)消去法消去法 (4)配项法配项法 2、逻辑代数的运算规则:、逻辑代数的运算规则: (1)代入规则代入规则: (2)反演规则反演规则: (3)对偶规则对偶规则: 34、逻辑函数的最小项、逻辑函数的最小项(定义、性质)、(定义、性质)、最小项最小项表达式表达式(标准与或式)(标准与或式)唯一。唯一。5、卡

3、诺图化简法卡诺图化简法(注意无关项的处理)(注意无关项的处理) 6、逻辑函数的表示方法:真值表、逻辑图、逻、逻辑函数的表示方法:真值表、逻辑图、逻辑表达式、卡诺图、波形图及相互转换。辑表达式、卡诺图、波形图及相互转换。P47 2.1.4 2.1.8 P48 2.2.2 2.2.3 2.2.4作业作业最简与或最简与或式不唯一式不唯一4三、逻辑门电路三、逻辑门电路(1)OC门门(OD门门) :外接上拉电阻外接上拉电阻(能线与!)(能线与!) 1、典型逻辑门电路的符号、功能;、典型逻辑门电路的符号、功能;&Ru+VCC(OC门门)或或(OD门门)ABL&Ru+VCCABL1&CBL2L2、几个特殊的

4、逻辑门电路:符号、功能;、几个特殊的逻辑门电路:符号、功能;5(3)CMOS传输门传输门:符号、功能、控制端的作用。:符号、功能、控制端的作用。 (2)三态门(三态门(TSL门):门):控制端的作用控制端的作用。(能线与!)(能线与!) &CSLAB&CSLAB6TTL与非门的与非门的开门电阻:开门电阻:Ron=2.5k;关门电阻;关门电阻: Roff=0.7kCMOS门门输入端经电阻接地,输入端经电阻接地,均等效于接低电平!均等效于接低电平!输入端接电阻的情况。输入端接电阻的情况。3、TTL门多余输入端的处理:门多余输入端的处理:原则原则输入端悬空相当于接高电平。输入端悬空相当于接高电平。与

5、门、与非门的与门、与非门的多余输入端的处理:多余输入端的处理:或门、或非门的或门、或非门的多余输入端的处理:多余输入端的处理:不同不同一般接一般接10K以上的电阻以上的电阻P86 3.3.1 3.3.2 作业作业7 四、组合逻辑电路四、组合逻辑电路 2、典型组合逻辑器件:、典型组合逻辑器件:代码转换电路、编码器代码转换电路、编码器(优先编码器优先编码器)、译码器、译码器(全译全译码器、码器、BCD码译码器、七段码译码器码译码器、七段码译码器)、数据选择器、数据选择器、数据分配器、数值比较器、算术运算电路数据分配器、数值比较器、算术运算电路加法加法器器(超前进位的概念超前进位的概念)、减法器。、

6、减法器。 3、组合逻辑电路的分析方法:、组合逻辑电路的分析方法:(1)由门电路组成:)由门电路组成:逐级写出逻辑式逐级写出逻辑式化简化简列真值表列真值表分析、描述逻辑功能。分析、描述逻辑功能。 (2)由集成器件组成:)由集成器件组成:从功能表分析。从功能表分析。 1、组合逻辑电路的基本概念、组合逻辑电路的基本概念84、组合逻辑电路的设计方法:、组合逻辑电路的设计方法:(1)SSI设计方法:设计方法: 用门电路、小规模逻辑电路实现。用门电路、小规模逻辑电路实现。 (2)MSI设计方法:设计方法: 用中规模逻辑器件实现。用中规模逻辑器件实现。 用用3/8译码器作数据分配器译码器作数据分配器集成芯片

7、集成芯片74138(注意输入的高低位、使能端)(注意输入的高低位、使能端) 用全译码器实现组合逻辑函数用全译码器实现组合逻辑函数注意:注意:用一个用一个138芯片可以实现多个组合逻辑函芯片可以实现多个组合逻辑函 数。但需要外加门电路。数。但需要外加门电路。9 用用2n选选1数据选择器实现变量数数据选择器实现变量数n的任何组的任何组合逻辑函数合逻辑函数(P111 例例4.5.54.5.7)讲)讲。 集成芯片集成芯片74LS151(注意地址码的高低位!)(注意地址码的高低位!)5、组合逻辑电路的竞争与冒险:、组合逻辑电路的竞争与冒险:产生的原因、影响、消除的方法。产生的原因、影响、消除的方法。 注

8、意:注意: 与与74138的不同点。一个芯片只能组成一个组的不同点。一个芯片只能组成一个组合电路,但不需要外加电路。合电路,但不需要外加电路。 (P111 例例4.5.54.5.7)P121例例4.5.8- -4.5.12。 讲讲10P134 4.2.1 4.2.4P136 4.3.1P138 4.5.5 4.5.6 4.5.7两个两个3-8译码器如何组成译码器如何组成4-16译码器译码器作业:作业:包含实验二、三中规模集成电路的设计包含实验二、三中规模集成电路的设计比如利用比如利用74HC138、153、151的设计的设计P119-12311(1)基本基本SR锁存器锁存器符号、逻辑功能符号、

9、逻辑功能(真值表)、(真值表)、约束条件、波形图约束条件、波形图五、触发器五、触发器1、锁存器:、锁存器:SRQQSRQRS12(2)逻辑门控锁存器逻辑门控锁存器逻辑门控逻辑门控SR锁存器锁存器逻辑门控逻辑门控D锁存器锁存器符号、逻辑功能(真值表)、约束条件、波形图符号、逻辑功能(真值表)、约束条件、波形图注意:锁存器与触发器的区别!注意:锁存器与触发器的区别!输入端和使能端的有效电平输入端和使能端的有效电平(有无小圆圈);(有无小圆圈);13符号、逻辑功能(真值表、特性方程)、波形图。符号、逻辑功能(真值表、特性方程)、波形图。注意:注意:a. 输入端的有效电平(有无小圆圈和非号);输入端的

10、有效电平(有无小圆圈和非号);b.CP脉冲触发沿(有无小圆圈和非号);脉冲触发沿(有无小圆圈和非号);c. 边沿触发器的符号。边沿触发器的符号。 2、触发器:、触发器:边沿边沿JK触发器触发器1J1KSRC11Q1QCP1RD1SD1J1K74112边沿边沿D触发器触发器747414T 触发器触发器T 触发器触发器符号、逻辑功能(真值表、特性方程)、波形图。符号、逻辑功能(真值表、特性方程)、波形图。注意:注意:a. T触发器的分频功能;触发器的分频功能;b.JK触发器和触发器和D触发器如何构成触发器如何构成T触发器;触发器;c. JK触发器与触发器与D触发器之间的功能转换触发器之间的功能转换

11、15注意锁存器与触发器的区别!注意锁存器与触发器的区别!作业:作业:P163 5.2.4,P164 5.4.1, 5.4.2, 5.4.3P165 5.4.916 六、时序逻辑电路六、时序逻辑电路 1、时序逻辑电路的基本概念、时序逻辑电路的基本概念 同步同步/异步异步2、时序逻辑电路的分析方法、时序逻辑电路的分析方法(由触发器构成,只要求同步电路)(由触发器构成,只要求同步电路)a.写出触发器的激励方程和电路的输出方程写出触发器的激励方程和电路的输出方程 b.将激励方程代入特性方程求状态方程;将激励方程代入特性方程求状态方程; c.对应各种现态求次态对应各种现态求次态; d.列状态表、状态图;

12、列状态表、状态图; e.分析、描述逻辑功能、画波形图。分析、描述逻辑功能、画波形图。17a.画原始状态图画原始状态图化简化简得最简状态图;得最简状态图;b.状态赋值,确定触发器的类型和个数;状态赋值,确定触发器的类型和个数;3、时序逻辑电路的设计方法、时序逻辑电路的设计方法c.列状态表和列状态表和驱动表驱动表d.求输出方程和触发器的驱动方程;求输出方程和触发器的驱动方程;e.画逻辑图和波形图,检验能否自启动。画逻辑图和波形图,检验能否自启动。(由触发器构成,只要求同步电路)(由触发器构成,只要求同步电路)4、典型时序逻辑电路、典型时序逻辑电路(1)寄存器:寄存器: 18集成芯片集成芯片7416

13、1:控制信号的功能,异步清控制信号的功能,异步清0,同步置数,同步置数(2)计数器和分频器计数器和分频器(同步、异步、二进制、非二进制)(同步、异步、二进制、非二进制) 由触发器构成:由触发器构成:会分析。会分析。19集成计数器集成计数器(会看功能表、会用)(会看功能表、会用)构成任意进制计数器、分频器构成任意进制计数器、分频器 分析、设计分析、设计a.反馈清反馈清0法(异步):法(异步):b.反馈置数法(同步、异步):反馈置数法(同步、异步): 注意:注意:要求掌握要求掌握置全置全0和和反馈信号从进位端引出反馈信号从进位端引出两种情况。两种情况。MN时时20注意:注意:清清0信号(信号(Rd

14、)、置数信号()、置数信号(LD):):什么电平有效,什么电平有效,看功能表或看示意图有无小圆圈或非号。看功能表或看示意图有无小圆圈或非号。主要芯片:主要芯片:74161(同步(同步4位二进制计数器)位二进制计数器) 74LS290(异步异步2/5 十进制计数器)十进制计数器)21特别提醒:特别提醒:注意组合电路与时序电路画波形图的区别!注意组合电路与时序电路画波形图的区别! 组合电路的输出状态只与输入有关,而组合电路的输出状态只与输入有关,而时序时序电路中触发器的状态是电路中触发器的状态是在在CP脉冲有效沿来到时才脉冲有效沿来到时才发生改变。发生改变。但输出电路若为组合电路,则与前者但输出电

15、路若为组合电路,则与前者相同。相同。74161CETCEPCP TCPEQ0 Q1 Q2 Q3D0 D1 D2 D3CR逻辑示意图逻辑示意图22 作业:作业:P214 6.2.1 6.2.4 6.4.11 6.4.12 6.4.13 6.4.147.半导体存储器和可编程器件半导体存储器和可编程器件 只考概念只考概念23八、脉冲波形的产生和变换:八、脉冲波形的产生和变换: 555定时器的应用定时器的应用(构成下述三种电路构成下述三种电路)(包括方波发生器、单稳态触发器(包括方波发生器、单稳态触发器 ;施密特触发器):;施密特触发器): (1)识别电路类型,分析逻辑功能;画波形)识别电路类型,分析

16、逻辑功能;画波形P240-245(3)求:振荡频率)求:振荡频率f或周期或周期T、输出脉宽输出脉宽tW、上、下、上、下 阈值电平和回差阈值电平和回差VT。 (2)定性画波形图)定性画波形图(输入、输出波形和电容上的波形输入、输出波形和电容上的波形)。注意:复位端(复位端(4脚)、控制端(脚)、控制端(5脚)的功能和应用脚)的功能和应用(见课后习题!)(见课后习题!)24要求掌握要求掌握P.243 图图.7.5.2 7.5.3 7.5.47.5.5. 7.5.6 7.5.7 (均只定性画出波形图均只定性画出波形图) 要求:要求:认识电路类型,简述工作原理,认识电路类型,简述工作原理,求振荡频率或

17、输出脉宽等参数,并定性求振荡频率或输出脉宽等参数,并定性画出波形图。画出波形图。9.数模与模数转换器数模与模数转换器 只考几个基本概念只考几个基本概念25复习一一数数码转换码转换:1.(99.25)10=( )2 = ( ) 8 = ( ) 162.(11101001.01)2= ( )16=( )10二用公式法化二用公式法化简简下列式下列式为为最最简简与或式:与或式:. 26复习三三.设计一个三输入的多数表决电路,两个或两个以上设计一个三输入的多数表决电路,两个或两个以上输入为输入为1时,输出为时,输出为1,否则输出为零。,否则输出为零。四四. 用卡诺图化简用卡诺图化简127复习五五.试用一

18、片试用一片3线线-8线线74HC138和与非门实现和与非门实现如下逻辑函数。如下逻辑函数。 28复习:门电路、触发器波形图;由表达式画逻辑电路图;同步时序电路分析(举例)n74HC151、74HC153、74HCT161的应用各章重要基本概念画一画。29复习n六六.填空填空n1、n个输入端的二进制译码器,共有 个输出端。n2、在数字电路中一般采用正逻辑,即用 表示高电平。用 表示低电平。n3. 一个容量为2K8的RAM有 根地址线, 根数据线。n4四个触发器构成的8421BCD码计数器共有 个无效状态。n5四位二进制加法计数器的初始状态为1001,经过100个CP时钟脉冲之后的状态为 。减法计

19、数器呢?30n6译码器属于 电路,计数器属于 _ 电路。n7、A/D转换器的主要技术指标是 、 。n8.JK触发器,若J=K,则可完成 触发器的逻辑功能。31n9.求逻辑函数nAB; B.A; C.同或 ;D.异或 。n10.逻辑函数F=AB+CD的真值表中,F=1的个数有( )。nA2; B.4;C.16; D.7 .;11.只有暂稳态的电路是( )。nA.多谐振荡器; B.单稳电路; C.施密特触发器; D.定时器.( ) n12.TTL电路的开门电阻及关门电阻各为( )及 ( ).32n13.连续异或1985个1的结果是nA.0;B.1;C.不唯一;D.逻辑概念错误n14.TTL电路输入悬空相当于( )n15.触发器有( )稳定状态。n16.移位寄存器按移动方向可分为( ) ( ),( ).n17.时序逻辑电路一般有( )和( )组成。3334分析下图所示电路,写出它的激励方程组,状态方程组和输出方程。3536注意不同注意不同!6.2.4习题全解答案与此习题全解答案与此相同!相同!若是与非门,则若是与非门,则3738除了时钟除了时钟脉冲没有脉冲没有其它输入其它输入39

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 研究生课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号