存储器原理与接口最新课件

上传人:壹****1 文档编号:567613046 上传时间:2024-07-21 格式:PPT 页数:40 大小:1.49MB
返回 下载 相关 举报
存储器原理与接口最新课件_第1页
第1页 / 共40页
存储器原理与接口最新课件_第2页
第2页 / 共40页
存储器原理与接口最新课件_第3页
第3页 / 共40页
存储器原理与接口最新课件_第4页
第4页 / 共40页
存储器原理与接口最新课件_第5页
第5页 / 共40页
点击查看更多>>
资源描述

《存储器原理与接口最新课件》由会员分享,可在线阅读,更多相关《存储器原理与接口最新课件(40页珍藏版)》请在金锄头文库上搜索。

1、5、4 8086系统的存储器接口系统的存储器接口 一、存储器接口应考虑的几个问题一、存储器接口应考虑的几个问题 存储器与存储器与存储器与存储器与CPUCPUCPUCPU之间的时序配合之间的时序配合之间的时序配合之间的时序配合; ; ; ; CPUCPUCPUCPU总线负载能力总线负载能力总线负载能力总线负载能力; ; ; ; 8086CPU8086CPU8086CPU8086CPU对存储器的读写方式对存储器的读写方式对存储器的读写方式对存储器的读写方式 存储芯片的选用存储芯片的选用存储芯片的选用存储芯片的选用 存储器原理与接口最新8086CPU对存储器的读方式存储器原理与接口最新存储器原理与接

2、口最新结论n nCPU总是16位的读;n n从偶地址读;存储器原理与接口最新二、 CPU 提供的信号线 数据线数据线 D15 D15D0D0 地址线地址线 A19 A19A0A0存储器或存储器或I/OI/O端口访问信号端口访问信号M/IO#M/IO#/RD /RD 读信号读信号 /WR /WR 写信号写信号 /BHE /BHE 总线高字节有效信号总线高字节有效信号存储器原理与接口最新特点1、控制线可以组合不同功能2、CPU根据指令发出信号存储器原理与接口最新三、存储器接口举例 (一)、只读存储器(ROM)扩展电路 特点 a、只读;b、十六位操作存储器原理与接口最新27系列EPROM芯片存储器原

3、理与接口最新27系列EPROM芯片n n信号线可分为如下几类:信号线可分为如下几类:n n总线部分:总线部分:u uD D0 0D D7 7,数据线,数据线u uA A0 0A An n1 1,地地址址线线。n n是是地地址址线线个个数数。对对于于27162716,n n为为1111,对于,对于2725627256,n n1515。n n电源部分:电源部分:u uV VCCCC,GNDGND,电源和地,电源和地u uV VPPPP,编编程程电电压压。在在CPUCPU仅仅对对芯芯片片进进行行读读操操作作时,时,VppVpp一般直接接电源电压。一般直接接电源电压。存储器原理与接口最新n n控制部分

4、:u u/OE 读控制线。当其有效时,数据从EPROM内的某个单元通过数据线传送到CPU。u u/CS 片选线。该信号一般为低电平有效。有效时表示本芯片工作。在芯片编程时这根线常作编程控制线。 存储器原理与接口最新存储器原理与接口最新例:设计一ROM扩展电路,容量为32K字,地址从00000H开始。EPROM芯片取27256 存储器原理与接口最新解:a、确定芯片个数32K16=64K 8 64 K 8/(32 K8)=2(片)存储器原理与接口最新b、确定/CS电路CS存储器原理与接口最新c、电路偶片奇片存储器原理与接口最新n ne、总结8086CPU8086CPUEPROMEPROMDBDB7

5、070D D70 70 ( (偶片偶片) )DBDB158158D D70 70 ( (奇片奇片) )/RD/RD/OE/OEA An1n1 A An-1.0n-1.0A A19n+119n+1+M/IO#+M/IO#/CS/CS存储器原理与接口最新(二)、静态随机读写存储器(RAM)扩展电路 特点 a、读/写;b、读十六位操作; c、写十六/八位操作存储器原理与接口最新62系列静态RAM芯片存储器原理与接口最新62系列静态RAM芯片n n信号线可分为如下几类:信号线可分为如下几类:n n总线部分:总线部分:u uD D0 0D D7 7,数据线,数据线u uA A0 0A An n1 1,地

6、地址址线线。n n是是地地址址线线个个数数。对对于于61611616,n n为为1111,对于,对于6262256256,n n1515。n n电源部分:电源部分:u uV VCCCC,GNDGND,电源和地,电源和地存储器原理与接口最新n n控制部分:u u/RD 读控制线。当其有效时,数据从EPROM内的某个单元通过数据线传送到CPU。u u/WR写控制线。当其有效时,CPU把数据通过数据线传送到RAM中的某个单元。 u u/CS 片选线。该信号一般为低电平有效。有效时表示本芯片工作。存储器原理与接口最新n n例: 设计一RAM扩展电路,容量为32K字,地址从10000H开始。芯片采用62

7、256。存储器原理与接口最新n n解:n na、计算所需要的芯片个数32K16=64K 8 64 K 8/(32 K8)=2(片)存储器原理与接口最新n nb、确定CS电路存储器原理与接口最新n nc、偶片、奇片CS的产生此方案不满足八位的写操作!存储器原理与接口最新n nc、偶片、奇片CS的产生此方案不满足16位的写操作!增加控制线/BHE(总线高字节有效信号)存储器原理与接口最新n nc、偶片、奇片CS的产生存储器原理与接口最新n nd、电路存储器原理与接口最新n ne、总结8086CPU8086CPUEPROMEPROMDBDB7070D D70 70 ( (偶片偶片) )DBDB158

8、158D D70 70 ( (奇片奇片) )/RD/RD/OE/OE/WR/WR/WR/WRA An1n1 A An-1.0n-1.0A A19n+119n+1+M/IO#+M/IO# /CSA0/BHE偶片/CS奇片/CS存储器原理与接口最新n n四、译码方式u u全译码u u部分译码u u线译码存储器原理与接口最新五、译码芯片 常用的译码芯片是74LS138译码器,功能是38译码器,有三个“选择输入端”C、B、A和三个“使能输入端” G1、/G2A,/G2B#以及8个输出端 /Y7 / /Y0 存储器原理与接口最新 译码芯片74LS138存储器原理与接口最新n n工作特点u u当 G1、G

9、2a2a,G2b2b 有效时,芯片工作。u u工作时YCBACBA=0存储器原理与接口最新输输 入入输输 出出使使 能能选选 择择G1G1GG2A2A# #GG2B2B# #C CB BA AY Y7 7# #Y Y6 6# #Y Y5 5# #Y Y4 4# #Y Y3 3# #Y Y2 2# #Y Y1 1# #Y Y0 0# #1 10 00 00 00 00 01 11 11 11 11 11 11 10 01 10 00 00 00 01 11 11 11 11 11 11 10 01 11 10 00 00 01 10 01 11 11 11 11 10 01 11 11 10 0

10、0 00 01 11 11 11 11 11 10 01 11 11 11 10 00 01 10 00 01 11 11 10 01 11 11 11 11 10 00 01 10 01 11 11 10 01 11 11 11 11 11 10 00 01 11 10 01 10 01 11 11 11 11 11 11 10 00 01 11 11 10 01 11 11 11 11 11 11 1其其 它它X X X X X X1 11 11 11 11 11 11 11 174LS138功能表 存储器原理与接口最新n n用74LS138产生CSu uM/IO接74LS138u u高位地址线接74LS138u u/Y0/Y7作/CS存储器原理与接口最新存储器原理与接口最新存储器原理与接口最新n n几点注意u u地址改变u u译码线地址范围大于芯片容量u u译码线地址范围小于芯片容量存储器原理与接口最新n n有关存储器接口的内容一般有2种u u给出地址,设计电路u u给出电路,指出地址存储器原理与接口最新存储器原理与接口最新存储器原理与接口最新

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号