数字电路-编码器与译码器【稻谷书屋】

上传人:博****1 文档编号:567528466 上传时间:2024-07-21 格式:PPT 页数:24 大小:2.40MB
返回 下载 相关 举报
数字电路-编码器与译码器【稻谷书屋】_第1页
第1页 / 共24页
数字电路-编码器与译码器【稻谷书屋】_第2页
第2页 / 共24页
数字电路-编码器与译码器【稻谷书屋】_第3页
第3页 / 共24页
数字电路-编码器与译码器【稻谷书屋】_第4页
第4页 / 共24页
数字电路-编码器与译码器【稻谷书屋】_第5页
第5页 / 共24页
点击查看更多>>
资源描述

《数字电路-编码器与译码器【稻谷书屋】》由会员分享,可在线阅读,更多相关《数字电路-编码器与译码器【稻谷书屋】(24页珍藏版)》请在金锄头文库上搜索。

1、 第第4 4章章 编码器与译码器编码器与译码器 Coder and Decoder1教育丁丁丁丁 丙丙丙丙 乙乙乙乙 甲甲甲甲问题问题: :将将4 4个抢答器的输出信号编为二进制代码,设计一个个抢答器的输出信号编为二进制代码,设计一个简单的电路实现此功能简单的电路实现此功能这个过程就是编码。这个过程就是编码。 F F0 0 =A =A3 3+A+A1 1F F1 1 =A =A3 3+A+A2 2一、编码器一、编码器A A3 3 A A2 2 A A1 1 A A0 00 0 0 10 0 0 10 0 1 00 0 1 00 1 0 00 1 0 01 0 0 01 0 0 0F F1 1

2、F F0 00 00 00 10 11 01 01 11 1输输输输 入入入入输出输出输出输出4-2线编码器线编码器 2教育4( =24( =22 2) )种情况,需种情况,需种情况,需种情况,需2 2位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;2 2n n种情况,只需要种情况,只需要种情况,只需要种情况,只需要n n位二进制码就能完全表示!位二进制码就能完全表示!位二进制码就能完全表示!位二进制码就能完全表示!2n m8 8 ( =2( =23 3) )种情况,需种情况,需种情况,需种情况,需3 3位二进制码就能将所

3、有情况表示;位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;16 16 ( =2( =24 4) )种情况,需种情况,需种情况,需种情况,需4 4位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;位二进制码就能将所有情况表示;7种情况需几位二进制种情况需几位二进制码表示?码表示?9种呢?种呢?3教育 用用用用n n 位二进制代码对位二进制代码对位二进制代码对位二进制代码对2 2n n个信号进行编码的电路就是个信号进行编码的电路就是个信号进行编码的电路就是个信号进行编码的电路就是二进制编码器二进制编码器二进制编码器

4、二进制编码器。 74LS14874LS148是是是是8-38-3线优先编码器线优先编码器线优先编码器线优先编码器 表表表表4.10 74LS1484.10 74LS148编码器功能表编码器功能表编码器功能表编码器功能表1 11 00 10 10 10 10 10 10 10 11 1 11 1 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 X X X X X X X X0 1 1 1 1 1 1 1 1 0 0 X X X X X X X0 1 0 X X X X X X 0 1 1 0 X X X X X 0 1 1 1 0 X X X

5、 X 0 1 1 1 1 0 X X X 0 1 1 1 1 1 0 X X 0 1 1 1 1 1 1 0 X 0 1 1 1 1 1 1 1 0GS EO Y2Y1Y0EI I7 I6 I5 I4 I3 I2 I1 I0输 出出输 入入74LS14874LS148逻辑符号逻辑符号逻辑符号逻辑符号1. 1. 二进制编码器二进制编码器二进制编码器二进制编码器4教育 图图图图4.144.14所示为利用所示为利用所示为利用所示为利用74LS14874LS148编码器监视编码器监视编码器监视编码器监视8 8个化学个化学个化学个化学罐液面的报警编码电路。若罐液面的报警编码电路。若罐液面的报警编码电路。

6、若罐液面的报警编码电路。若8 8个化学罐中任何一个的液面个化学罐中任何一个的液面个化学罐中任何一个的液面个化学罐中任何一个的液面超过预定高度时,其液面检超过预定高度时,其液面检超过预定高度时,其液面检超过预定高度时,其液面检测传感器便输出一个测传感器便输出一个测传感器便输出一个测传感器便输出一个0 0电平到电平到电平到电平到编码器的输入端。编码器输编码器的输入端。编码器输编码器的输入端。编码器输编码器的输入端。编码器输出出出出3 3位二进制代码到微控制器。位二进制代码到微控制器。位二进制代码到微控制器。位二进制代码到微控制器。此时,微控制器仅需要此时,微控制器仅需要此时,微控制器仅需要此时,微

7、控制器仅需要3 3根输根输根输根输入线就可以监视八个独立的入线就可以监视八个独立的入线就可以监视八个独立的入线就可以监视八个独立的被测点。被测点。被测点。被测点。微控制器报警编码电路微控制器报警编码电路微控制器报警编码电路微控制器报警编码电路74LS148 74LS148 74LS148 74LS148 8-38-38-38-3线优先编码器线优先编码器线优先编码器线优先编码器 应用应用应用应用1 1 1 15教育74LS148 74LS148 74LS148 74LS148 8-38-38-38-3线优先编码器线优先编码器线优先编码器线优先编码器 应用应用应用应用2 2 2 2用编码器构成用编

8、码器构成用编码器构成用编码器构成A/DA/D转换器转换器转换器转换器 图图图图4.154.15为为为为74LS14874LS148构构构构成的成的成的成的A/DA/D转换器。这个电转换器。这个电转换器。这个电转换器。这个电路主要由比较器、寄存路主要由比较器、寄存路主要由比较器、寄存路主要由比较器、寄存器和编码器器和编码器器和编码器器和编码器3 3部分组成。部分组成。部分组成。部分组成。 输入信号输入信号输入信号输入信号( (模拟电压模拟电压模拟电压模拟电压) ),同时加到,同时加到,同时加到,同时加到7 7个比较器的个比较器的个比较器的个比较器的反相端,基准电源经串联反相端,基准电源经串联反相

9、端,基准电源经串联反相端,基准电源经串联电阻分压为电阻分压为电阻分压为电阻分压为8 8级,量化单级,量化单级,量化单级,量化单位位位位q q= =U UR R7 7,各基准电压,各基准电压,各基准电压,各基准电压分别加到比较器的同相端。分别加到比较器的同相端。分别加到比较器的同相端。分别加到比较器的同相端。 这里寄存器这里寄存器这里寄存器这里寄存器74LS37374LS373由由由由8 8个个个个D D触发器构成。触发器构成。触发器构成。触发器构成。它它它它的作用是把比较器输出的作用是把比较器输出的作用是把比较器输出的作用是把比较器输出的信号经寄存器缓冲。的信号经寄存器缓冲。的信号经寄存器缓冲

10、。的信号经寄存器缓冲。 6教育2. 二二十进制编码器十进制编码器 将十进制数的将十进制数的将十进制数的将十进制数的0909编成二进制代码的电路编成二进制代码的电路编成二进制代码的电路编成二进制代码的电路 (8421BCD(8421BCD码编码器码编码器码编码器码编码器Binary Binary Coded Decimal)Coded Decimal)。 如如如如: :实训实训实训实训4 4中采用的中采用的中采用的中采用的74LS14774LS147优先编码器优先编码器优先编码器优先编码器. .74LS14774LS147优先编码器功能表优先编码器功能表优先编码器功能表优先编码器功能表1 1 1

11、 10 1 1 00 1 1 1 1 0 0 01 0 0 11 0 1 01 0 1 1 1 1 0 01 1 0 11 1 1 01 1 1 1 1 1 1 1 10 X X X X X X X X1 0 X X X X X X X1 1 0 X X X X X X1 1 1 0 X X X X X1 1 1 1 0 X X X X 1 1 1 1 1 0 X X X 1 1 1 1 1 1 0 X X1 1 1 1 1 1 1 0 X1 1 1 1 1 1 1 1 0 D C B AI9 I8 I7 I6 I5 I4 I3 I2 I1输 出出输 入入74LS14774LS147编码器的逻

12、辑符号编码器的逻辑符号编码器的逻辑符号编码器的逻辑符号 7教育 例:例:例:例:一个简单的两位二进制代码的译码器。一个简单的两位二进制代码的译码器。一个简单的两位二进制代码的译码器。一个简单的两位二进制代码的译码器。 输入是一组两位二进制代码输入是一组两位二进制代码输入是一组两位二进制代码输入是一组两位二进制代码ABAB,输出是与代码状态相对应的,输出是与代码状态相对应的,输出是与代码状态相对应的,输出是与代码状态相对应的4 4个信号个信号个信号个信号Y Y3 3Y Y2 2Y Y1 1Y Y0 0。输输 入入输输 出出A BY3 Y2 Y1 Y00 00 11 01 10 0 0 10 0

13、1 00 1 0 01 0 0 0表表表表4.12 4.12 译码器的真值表译码器的真值表译码器的真值表译码器的真值表 真值表与我们前面学过的什么很相似?真值表与我们前面学过的什么很相似?真值表与我们前面学过的什么很相似?真值表与我们前面学过的什么很相似?你发现了吗?你发现了吗?你发现了吗?你发现了吗?二、译码器二、译码器8教育1. 1. 二进制译码器二进制译码器二进制译码器二进制译码器 二进制译码器是把二进制代码的所有组合状态都翻译出二进制译码器是把二进制代码的所有组合状态都翻译出二进制译码器是把二进制代码的所有组合状态都翻译出二进制译码器是把二进制代码的所有组合状态都翻译出来的电路。如果输

14、入信号有来的电路。如果输入信号有来的电路。如果输入信号有来的电路。如果输入信号有n n 位二进制代码,输出信号为位二进制代码,输出信号为位二进制代码,输出信号为位二进制代码,输出信号为mm个,个,个,个,mm = 2 = 2n n。 74LS138 74LS138二进制译码器。二进制译码器。二进制译码器。二进制译码器。 表表表表4.13 74LS1384.13 74LS138译码器功能表译码器功能表译码器功能表译码器功能表输输 入入输输 出出 A2 A1 A0Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 0 00 0

15、 10 1 00 1 11 0 01 0 11 1 01 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 另有三个附加的控制端另有三个附加的控制端另有三个附加的控制端另有三个附加的控制端9教育74LS13874LS138译码器的逻辑符号译码器的逻辑符号译码器的逻辑符号译码器的逻辑符号 在在在在S S1 1=1=1, =

16、0=0时,输出信号时,输出信号时,输出信号时,输出信号 才取决于输入信号才取决于输入信号才取决于输入信号才取决于输入信号A A2 2、 A A1 1、 A A0 0的组合。的组合。的组合。的组合。 当当当当S S1 1=0=0时,无论其他输入信号时,无论其他输入信号时,无论其他输入信号时,无论其他输入信号是什么,输出都是高电平,即无效是什么,输出都是高电平,即无效是什么,输出都是高电平,即无效是什么,输出都是高电平,即无效信号。信号。信号。信号。 为高电平时,输出也都是无效信号。为高电平时,输出也都是无效信号。为高电平时,输出也都是无效信号。为高电平时,输出也都是无效信号。 三点说明:三点说明

17、:三点说明:三点说明:10教育例:例:例:例:用两片用两片用两片用两片3-83-8线译码器线译码器线译码器线译码器74LS13874LS138构成构成构成构成4-164-16线译码器,电路如图线译码器,电路如图线译码器,电路如图线译码器,电路如图4.74.7所示。所示。所示。所示。 电路中,电路中,电路中,电路中,当当当当D D=0=0时时时时,片(,片(,片(,片(2 2)被禁止,片()被禁止,片()被禁止,片()被禁止,片(1 1)工作,这时将)工作,这时将)工作,这时将)工作,这时将DCBADCBA的的的的 00000111 00000111 这这这这 8 8 个代码译成片(个代码译成片

18、(个代码译成片(个代码译成片(1 1) 8 8 个低电平信号输出。个低电平信号输出。个低电平信号输出。个低电平信号输出。 当当当当D D=1=1时时时时,片(,片(,片(,片(1 1)被禁止,片()被禁止,片()被禁止,片()被禁止,片(2 2)工作,这时则将)工作,这时则将)工作,这时则将)工作,这时则将DCBADCBA的的的的 10001111 10001111 这这这这 8 8 个代码译成片(个代码译成片(个代码译成片(个代码译成片(2 2) 8 8 个低电平信号输出。个低电平信号输出。个低电平信号输出。个低电平信号输出。由此,由此,由此,由此,片(片(片(片(1 1)、()、()、()

19、、(2 2)便构成了)便构成了)便构成了)便构成了416416线译码器。线译码器。线译码器。线译码器。CBA D11教育例例例例4.1 4.1 用全译码器实现逻辑函数用全译码器实现逻辑函数用全译码器实现逻辑函数用全译码器实现逻辑函数解解解解 (1 1)全译码器的输出为输入变量的相应最小项之非,故先将逻辑函数式)全译码器的输出为输入变量的相应最小项之非,故先将逻辑函数式)全译码器的输出为输入变量的相应最小项之非,故先将逻辑函数式)全译码器的输出为输入变量的相应最小项之非,故先将逻辑函数式 f f 写成最小写成最小写成最小写成最小项之反的形式。由摩根定理项之反的形式。由摩根定理项之反的形式。由摩根

20、定理项之反的形式。由摩根定理(2 2)f f 有三个变量,因而选用三变量译码器。有三个变量,因而选用三变量译码器。有三个变量,因而选用三变量译码器。有三个变量,因而选用三变量译码器。(3 3)变量)变量)变量)变量C C、B B、A A 分别接三变量译码器的分别接三变量译码器的分别接三变量译码器的分别接三变量译码器的C C、B B、A A 端,则上式变为:端,则上式变为:端,则上式变为:端,则上式变为:图图图图4.184.18是用三变量译码器是用三变量译码器是用三变量译码器是用三变量译码器74LS13874LS138实现以上函数的逻辑图。实现以上函数的逻辑图。实现以上函数的逻辑图。实现以上函数

21、的逻辑图。图图4.1874LS138 74LS138 74LS138 74LS138 3-83-83-83-8译码器译码器译码器译码器 应用应用应用应用1 1 1 1实现逻辑函数实现逻辑函数实现逻辑函数实现逻辑函数12教育 例如:要将输入信号序列例如:要将输入信号序列例如:要将输入信号序列例如:要将输入信号序列00100100 00100100 分配到分配到分配到分配到Y Y0 0 通道输出。通道输出。通道输出。通道输出。 在图中,如果在图中,如果在图中,如果在图中,如果D D输入的是时钟脉冲,则由地址码的状态将该时钟脉冲输入的是时钟脉冲,则由地址码的状态将该时钟脉冲输入的是时钟脉冲,则由地址

22、码的状态将该时钟脉冲输入的是时钟脉冲,则由地址码的状态将该时钟脉冲分配到分配到分配到分配到Y Y0 0 Y Y7 7的某一个输出端,从而构成时钟脉冲分配器。的某一个输出端,从而构成时钟脉冲分配器。的某一个输出端,从而构成时钟脉冲分配器。的某一个输出端,从而构成时钟脉冲分配器。74LS138 74LS138 74LS138 74LS138 3-83-83-83-8译码器译码器译码器译码器 应用应用应用应用2 2 2 2数据分配器或时钟分配器数据分配器或时钟分配器数据分配器或时钟分配器数据分配器或时钟分配器13教育译码器的应用译码器的应用译码器的应用译码器的应用3 3译码器作地址译码器译码器作地址

23、译码器译码器作地址译码器译码器作地址译码器图图图图4.16 4.16 四输入变量译码器用于存储器的地址译码四输入变量译码器用于存储器的地址译码四输入变量译码器用于存储器的地址译码四输入变量译码器用于存储器的地址译码 实现微机系统中存储器或输实现微机系统中存储器或输实现微机系统中存储器或输实现微机系统中存储器或输入入入入/ /输出接口芯片的地址译码是输出接口芯片的地址译码是输出接口芯片的地址译码是输出接口芯片的地址译码是译码器的一个典型用途。译码器的一个典型用途。译码器的一个典型用途。译码器的一个典型用途。 图图图图4.164.16所示是四输入变量译所示是四输入变量译所示是四输入变量译所示是四输

24、入变量译码器用于半导体只读存储器地址码器用于半导体只读存储器地址码器用于半导体只读存储器地址码器用于半导体只读存储器地址译码的一个实例。译码的一个实例。译码的一个实例。译码的一个实例。 图中,译码器的输出用来图中,译码器的输出用来图中,译码器的输出用来图中,译码器的输出用来控制存储器的片选端控制存储器的片选端控制存储器的片选端控制存储器的片选端, ,而译码器而译码器而译码器而译码器的输出信号取决于高位地址码的输出信号取决于高位地址码的输出信号取决于高位地址码的输出信号取决于高位地址码A A5 5 A A8 8。A A5 5 A A8 8四位地址有四位地址有四位地址有四位地址有1616个个个个输

25、出信号,利用这些输出信号从输出信号,利用这些输出信号从输出信号,利用这些输出信号从输出信号,利用这些输出信号从1616片存储器中选用一片,再由低片存储器中选用一片,再由低片存储器中选用一片,再由低片存储器中选用一片,再由低位地址码位地址码位地址码位地址码A A0 0 A A4 4从被选片中选中从被选片中选中从被选片中选中从被选片中选中一个字,从而读出选中字的内容一个字,从而读出选中字的内容一个字,从而读出选中字的内容一个字,从而读出选中字的内容。14教育2. 2. 二二二二十进制译码器十进制译码器十进制译码器十进制译码器 将将将将4 4位二位二位二位二十进制代码翻十进制代码翻十进制代码翻十进制

26、代码翻译成译成译成译成1 1位十进制数字的电路就位十进制数字的电路就位十进制数字的电路就位十进制数字的电路就是二是二是二是二十进制译码器,又称十进制译码器,又称十进制译码器,又称十进制译码器,又称为为为为BCDBCD十进制译码器。十进制译码器。十进制译码器。十进制译码器。 数数字字输输 入入输 出A3A2A1A001234567890 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 1 1 1 1 1 1 1 1 11 0 1 1 1 1 1 1 1 11 1 0 1 1 1 1 1 1 11 1 1

27、0 1 1 1 1 1 11 1 1 1 0 1 1 1 1 11 1 1 1 1 0 1 1 1 11 1 1 1 1 1 0 1 1 11 1 1 1 1 1 1 0 1 11 1 1 1 1 1 1 1 0 11 1 1 1 1 1 1 1 1 0无无效效1 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 174LS4274LS42译

28、码器功能表译码器功能表译码器功能表译码器功能表Y Y0 0 Y Y1 1 Y Y2 2 Y Y3 3 Y Y4 4 Y Y5 5 Y Y6 6 Y Y7 7 Y Y8 8 Y Y9 9 由功能表可知,该译码由功能表可知,该译码由功能表可知,该译码由功能表可知,该译码器有器有器有器有4 4个输入端个输入端个输入端个输入端A A3 3A A2 2A A1 1A A0 0,并,并,并,并且按且按且按且按8421BCD8421BCD编码输入数据。编码输入数据。编码输入数据。编码输入数据。 它有它有它有它有1010个输出端,分别个输出端,分别个输出端,分别个输出端,分别与十进制数与十进制数与十进制数与十

29、进制数0909相对应,低电相对应,低电相对应,低电相对应,低电平有效。对于某个平有效。对于某个平有效。对于某个平有效。对于某个8421BCD8421BCD码的输入,相应的输出端为码的输入,相应的输出端为码的输入,相应的输出端为码的输入,相应的输出端为低电平,其他输出端为高电低电平,其他输出端为高电低电平,其他输出端为高电低电平,其他输出端为高电平。当输入的二进制数超过平。当输入的二进制数超过平。当输入的二进制数超过平。当输入的二进制数超过BCDBCD码时,所有输出端都输码时,所有输出端都输码时,所有输出端都输码时,所有输出端都输出高电平,呈无效状态。出高电平,呈无效状态。出高电平,呈无效状态。

30、出高电平,呈无效状态。74LS4274LS42二二二二十进制译码器的逻辑图所示。十进制译码器的逻辑图所示。十进制译码器的逻辑图所示。十进制译码器的逻辑图所示。15教育(1 1)七段显示译码器)七段显示译码器)七段显示译码器)七段显示译码器3. 3. 字符显示译码器字符显示译码器字符显示译码器字符显示译码器 七段LED(Light Emitting Diode)数码显示器的显示原理:cabdefgdp a b c d e f gGNDGNDdp共阴极共阴极共阴极共阴极aR 8bcdefgdpVccVcc16教育 c d eGNDdpabcdefdp a b f gGNDR= 1K5V直流电源ca

31、bdefgdp a b c d e f gGNDGNDdp17教育 c d eGNDdpabcdefdp a b f gGNDR= 1Kcabdefgdp a b c d e f gGNDGNDdp5V直流电源显示数字1 118教育R5V直流电源RR显示数字2 2 g f a b e d c dpcabdefgdpcabdefgdp a b c d e f gGNDGNDdp19教育R5V直流电源RRR显示数字3 3 g f a b e d c dpcabdefgdpcabdefgdp a b c d e f gGNDGNDdp20教育0 00 00 00 01 10 00 00 021教育

32、实实训训电电路路74LS14774LS147二二二二十进制十进制十进制十进制(8421)(8421)优先编码器优先编码器优先编码器优先编码器 74LS4874LS48与共阴极数码管配合使与共阴极数码管配合使与共阴极数码管配合使与共阴极数码管配合使用字符显示译码器用字符显示译码器用字符显示译码器用字符显示译码器 七段显示器七段显示器七段显示器七段显示器实验中用的型号实验中用的型号实验中用的型号实验中用的型号为为为为WT5101BSDWT5101BSD是是是是共阴极数码管由共阴极数码管由共阴极数码管由共阴极数码管由74LS4874LS48驱动驱动驱动驱动 22教育(4 4)LCDLCD显示电路显示

33、电路显示电路显示电路 LCD LCD液晶显示器是当今功耗最低的一种液晶显示器是当今功耗最低的一种液晶显示器是当今功耗最低的一种液晶显示器是当今功耗最低的一种显示器,因而特别适合于袖珍显示器、低功显示器,因而特别适合于袖珍显示器、低功显示器,因而特别适合于袖珍显示器、低功显示器,因而特别适合于袖珍显示器、低功耗便携式计算机、仪器仪表等的应用。耗便携式计算机、仪器仪表等的应用。耗便携式计算机、仪器仪表等的应用。耗便携式计算机、仪器仪表等的应用。图图4.13 一位七段一位七段LCD显示器显示器驱动电路的逻辑图驱动电路的逻辑图 图中信号图中信号图中信号图中信号A A G G是七段译码器输出是七段译码器

34、输出是七段译码器输出是七段译码器输出的每段信号电平。显示驱动信号的每段信号电平。显示驱动信号的每段信号电平。显示驱动信号的每段信号电平。显示驱动信号D Dfi fi一一一一般为般为般为般为50Hz100Hz50Hz100Hz(数字钟、表往往是(数字钟、表往往是(数字钟、表往往是(数字钟、表往往是32Hz32Hz或或或或64Hz64Hz)的脉冲信号。该信号同)的脉冲信号。该信号同)的脉冲信号。该信号同)的脉冲信号。该信号同时加到液晶显示器的公共电极。在译时加到液晶显示器的公共电极。在译时加到液晶显示器的公共电极。在译时加到液晶显示器的公共电极。在译码器内部异或门的作用下,送到液晶码器内部异或门的

35、作用下,送到液晶码器内部异或门的作用下,送到液晶码器内部异或门的作用下,送到液晶显示器信号电极上的驱动信号显示器信号电极上的驱动信号显示器信号电极上的驱动信号显示器信号电极上的驱动信号agag是信是信是信是信号号号号D Dfi fi分别与段信号分别与段信号分别与段信号分别与段信号AGAG的异或信号。的异或信号。的异或信号。的异或信号。要显示的字段上所加的峰峰值电压为要显示的字段上所加的峰峰值电压为要显示的字段上所加的峰峰值电压为要显示的字段上所加的峰峰值电压为电源电压的两倍。电源电压的两倍。电源电压的两倍。电源电压的两倍。 由图可见,送到液晶显由图可见,送到液晶显由图可见,送到液晶显由图可见,送到液晶显示段上的显示信号为脉冲信示段上的显示信号为脉冲信示段上的显示信号为脉冲信示段上的显示信号为脉冲信号,因此液晶显示段的发亮号,因此液晶显示段的发亮号,因此液晶显示段的发亮号,因此液晶显示段的发亮是一个连续脉冲式发亮过程。是一个连续脉冲式发亮过程。是一个连续脉冲式发亮过程。是一个连续脉冲式发亮过程。由于此脉冲频率较快,视觉由于此脉冲频率较快,视觉由于此脉冲频率较快,视觉由于此脉冲频率较快,视觉上感到是一直在发亮,这是上感到是一直在发亮,这是上感到是一直在发亮,这是上感到是一直在发亮,这是LCDLCD的特点。的特点。的特点。的特点。23教育作作 业业 P 99 v 4.4 624教育

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 研究生课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号