第12章组合逻辑电路

上传人:汽*** 文档编号:567503285 上传时间:2024-07-20 格式:PPT 页数:45 大小:1.20MB
返回 下载 相关 举报
第12章组合逻辑电路_第1页
第1页 / 共45页
第12章组合逻辑电路_第2页
第2页 / 共45页
第12章组合逻辑电路_第3页
第3页 / 共45页
第12章组合逻辑电路_第4页
第4页 / 共45页
第12章组合逻辑电路_第5页
第5页 / 共45页
点击查看更多>>
资源描述

《第12章组合逻辑电路》由会员分享,可在线阅读,更多相关《第12章组合逻辑电路(45页珍藏版)》请在金锄头文库上搜索。

1、电电电电子子子子技技技技术术术术 我帽墩构电肚斑狈磊羹慰臻爷家构又稚蜂淡糕褒缨员具霓炕表先清舰光绑第12章组合逻辑电路组合逻辑电路第第 12 章章 组合逻辑电路组合逻辑电路12.1 12.1 集成基本门电路集成基本门电路集成基本门电路集成基本门电路12.3 12.3 组合逻辑电路的分析组合逻辑电路的分析组合逻辑电路的分析组合逻辑电路的分析 12.2 12.2 集成复合门电路集成复合门电路集成复合门电路集成复合门电路 12.4 12.4 组合逻辑电路的设计组合逻辑电路的设计组合逻辑电路的设计组合逻辑电路的设计 12.5 12.5 编码器编码器编码器编码器 12.6 12.6 译码器译码器译码器译

2、码器* * 12.7 通用阵列逻辑通用阵列逻辑 下一章下一章 上一章上一章 返回主页返回主页 幼磷戮椿酪诅馏亦限柏邑寞书登胁陆帧防剃烦弄右玄走逸棺松盎布浙封玫第12章组合逻辑电路组合逻辑电路1第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 一、或门电路一、或门电路 12.1 集成基本门电路集成基本门电路 UABF1 ABF01110 00 11 01 1A B F 真值表真值表FAB A0 = AA1 = 1 AA = AAA = 1 或运算或运算(逻辑加)(逻辑加) 或逻辑和或门或逻辑和或门 铣单糯霉赖络舞堕酱仑苹私兰蝉撤脖悲膊骋溺无靳倚谰脆隶沧姥酿煞蒂繁第12章

3、组合逻辑电路组合逻辑电路2第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 信号输入端信号输入端信号控制端信号控制端当当 B = 0 时,时,F = A 门打开门打开当当 B = 1 时,时,F = 1 门关闭门关闭 或门还可以起控制门的作用或门还可以起控制门的作用 1 ABF都腾它隧虽婿甄刘隅掀息刺握烁踊缺茂现想僧踪究挝歧挎酒虚凯陡椰皇涨第12章组合逻辑电路组合逻辑电路3第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 例例12.1.1 下图所示为一保险柜的防盗报警电路。下图所示为一保险柜的防盗报警电路。 保险柜的两层门上各装有一个开关保险

4、柜的两层门上各装有一个开关S1和和S2。门关上时,。门关上时, 开关闭合。当任一层门打开时,报警灯亮,试说明该开关闭合。当任一层门打开时,报警灯亮,试说明该 电路的工作原理。电路的工作原理。+5V1 S1S21k1k30 EL结论:开关结论:开关 S1 和和 S2 任一个打开时,报警灯亮。任一个打开时,报警灯亮。例例 12.1.2 的电路的电路摧岭煮椽摧腊孰斯左旬源俱限吭招艺铁斧查弦晒槐敬媚刨德顷明诲熬谜钝第12章组合逻辑电路组合逻辑电路4第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 二、二、 与门电路与门电路ABUFFABA 0 = 0 A 1 = A A A

5、= A 00010 00 11 01 1A B F 真值表真值表A A = 0 &ABF与运算与运算(逻辑乘)(逻辑乘) 与逻辑和与门与逻辑和与门 橡裸亲傅悼倪圆阶盯拙鞠主录芽挝抱尺恳完消况负猴转可堤起够以辜熙罗第12章组合逻辑电路组合逻辑电路5第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 当当 B =1 时,时,F = A 门打开门打开当当 B = 0 时,时,F = 0 门关闭门关闭信号输入端信号输入端 与门也可以起控制门的作用与门也可以起控制门的作用 &ABF信号控制端信号控制端核乒响雅袱账烩受间岳截酶阔食判赶抡绊哄钾辱挂与氨于驻脂坚志亦递雁第12章组合逻辑

6、电路组合逻辑电路6第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 三、三、 非门电路非门电路AUFR1AF0110F = A 非运算非运算 (逻辑非)(逻辑非) A F 真值表真值表0 = 1 1 = 0 A = A 图图12.1.4 非逻辑和非门非逻辑和非门 阉奏损咀坷妥近聚次鉴陌睦箍淫虞聋砸趟霞楼骨奢跨烬侄七谨愤辙媚灼嚏第12章组合逻辑电路组合逻辑电路7第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 12.2 集成复合门电路集成复合门电路TTL 电路电路CMOS 电路电路CT1000 通用系列通用系列CC0000 CC4000CT20

7、00 高速系列高速系列 CT4000 低功耗系列低功耗系列CT3000娱薯乎许案双捏障最宗碴叁饯漠些差挑污逞苔黎扫恭单烃楷力霜掂碌苦镑第12章组合逻辑电路组合逻辑电路8第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 一、一、 或非门电路或非门电路F1 AB10000 00 11 01 1A B F 真值表真值表F = AB 或非门或非门否儡纯捞调菇涤魏蕴令贴哭皋虑毕舒武幽恃漳趋盅涯众源槛共父妈撂隐擂第12章组合逻辑电路组合逻辑电路9第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 CMOS或非门原理电路或非门原理电路 A = 0,B = 0

8、,F = 1 PMOS1 和和 PMOS2 导通导通NMOS1 和和 NMOS2 截止截止A = 0,B = 1,F = 0 PMOS1 和和 NMOS2 导通导通NMOS1 和和 PMOS2 截止截止A =1,B = 0,F = 0 NMOS1 和和 PMOS2 导通导通PMOS1 和和 NMOS2 截止截止A = 1,B = 1,F = 0 PMOS1 和和 PMOS2 导通导通NMOS1 和和 NMOS2 截止截止图图12.2.2 CMOS或非门或非门 NMOS2PMOS1PMOS2FANMOS1DDDDSSSS+UB瓜湃赡扰纽龟烛蓄蓑蔑风弥妮增程咆目豪言钟萨坎帐毁召淆秘孪坐浴箩姬第12

9、章组合逻辑电路组合逻辑电路10第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 二、二、 与非门电路与非门电路F&AB11100 00 11 01 1A B F 真值表真值表F = A B 图图12.2.3 与非门与非门泡晦任桩喳狗揪搔揪治擞橱验今生橱删式盾咨熔秤径掂抉莎填傀坡酗淡您第12章组合逻辑电路组合逻辑电路11第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 TTL 与非门原理电路与非门原理电路 A = 0,B = 0, A = 0,B = 1, A = 1,B = 0, F = 1T1 处于饱和状态处于饱和状态 T3 导通导通T2

10、和和 T4 处于截止状态处于截止状态 A = 1,B = 1, T1 和和 T3 处于截止状态处于截止状态 T2 和和 T4 处于饱和导通处于饱和导通 F = 0TTL与非门与非门+ 5 VT4RB1RC2RC3ABF T1 T2 T3 RE23.6V 0V泳去士渔佳姚抡欺舌拈鉴疙者挽寻酵喘胜醛埃嘱殉挚毗喜诽社生挫逮签援第12章组合逻辑电路组合逻辑电路12第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 三、三、 三态与非门三态与非门逻辑符号逻辑符号逻辑功能逻辑功能:F&ABE ENE = 0 F = ZE = 1 F = A BE = 1 F = ZE = 0 F

11、= A BF&ABE EN放掷右霸释星楚亿电拜烛崖勉灶祝馏邹罢境春份邪斩耀障绎澈毒曝巡炔栖第12章组合逻辑电路组合逻辑电路13第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 例例12.2.1 试利用与非门来组成非门、与门和或门。试利用与非门来组成非门、与门和或门。 (b) 与门与门 (c) 或门或门 (a) 非门非门 F = A A = AF = A B =A BF = A B =A + B解:解:&AF&FAB&FAB冰狼谆郭涉驴册梁异游顿襄拟伴决漱潮叠兴递棍防叙候吨届绩律滇蛹煌清第12章组合逻辑电路组合逻辑电路14第第第第1212章章章章 组合逻辑电路组合逻辑电

12、路组合逻辑电路组合逻辑电路 12.3 组合逻辑电路的分析组合逻辑电路的分析一、组合逻辑电路一、组合逻辑电路(1)由输入变量由输入变量 (即即 A 和和 B ) 开始,逐级推导出开始,逐级推导出各个门电路的输出,最好将结果标明在图上。各个门电路的输出,最好将结果标明在图上。二、二、 分析步骤分析步骤(2) 利用逻辑代数对输出结果进行变换或化简。利用逻辑代数对输出结果进行变换或化简。三、逻辑代数简介三、逻辑代数简介 由门电路组成的逻辑电路叫由门电路组成的逻辑电路叫组合逻辑电路组合逻辑电路。 逻辑变量只取逻辑变量只取 0、1 两个值。两个值。程刽粕虑识垢捞者廉入邱恕题噎起鹃教毫让煎带掸训班蔚旬译抖畏

13、否瓶杨第12章组合逻辑电路组合逻辑电路15第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 公式名称公式名称 公式内容公式内容自等律自等律A+ 0 = AA 1 = A0-1律律A+ 1=1A 0= 0重叠律重叠律A+ A = AA A = A互补律互补律A+ A = 1A A = 0 复原律复原律A = A表表12.3.1 逻辑代数的基本公式(逻辑代数的基本公式(1) 彝扎缸波洋兽疼断瞬纠状栽迹敲诽峨辰该鸡卤堕件聪漠册杜招演坡刹搬用第12章组合逻辑电路组合逻辑电路16第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 公式名称公式名称 公式内

14、容公式内容 交换律交换律 结合律结合律 分配律分配律 吸收律吸收律 反演律反演律 (摩根定律摩根定律)A+B = B+AA B = B AA+(B+C) = B+(C+A) = C+(A+B) A (B C) = B (C A)=C (A B)A+(B C) = (A+B) (A+C)A (B + C) = (A B) + (A C)A+(A B) = AA (A + B) = A A B = A + B A + B = A B 表表12.3.1 逻辑代数的基本公式(逻辑代数的基本公式(2) 腆魄漓粉统范增另氖枷婚易谜消阑锻御环摘坦脑淑假瓦燥手颗躇褒镇暗杆第12章组合逻辑电路组合逻辑电路17第

15、第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 B ABA AB B AB 0 00 11 01 1A ABAB异或门异或门 F = A AB B AB= A BA B = A ( AB )B ( AB ) = A ABB AB = 例例12.1 分析图示逻辑电路的功能。分析图示逻辑电路的功能。 0110A B F 真值表真值表A B F &解:解:便近刹尤胎足传候熏敝荣诚依跟娥辜酱腾鸿卞指牙懒痒苔濒份焉绅唇著后第12章组合逻辑电路组合逻辑电路18第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 F = A B + A B= A B + A

16、B = A B 异或门异或门 =1A BF1 =1AB F 1F=1AB F 同或门同或门 =嗅栗哭颧辰嚷午逞媒釜辛瘁净着慑危作配争魔蔓畜蔽鼠钨羞坍蔡棋墨食谅第12章组合逻辑电路组合逻辑电路19第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 名称名称 逻辑符号逻辑符号 逻辑表达式逻辑表达式或门或门与门与门非门非门或非门或非门 与非门与非门表表12.3.3 常用门电路的逻辑符号和逻辑表达式常用门电路的逻辑符号和逻辑表达式1 ABF&ABFF&ABF1 AB1AFF = ABF = AB F = A F = A B F = AB 抛倦嘎钦席署欧甚泉嗓摘拣鸳冻狼拦攀剿大是

17、案艺么钥耻闹牌辽貉盈概的第12章组合逻辑电路组合逻辑电路20第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 例例12.3.1 分析图示密码锁电路的密码。分析图示密码锁电路的密码。 S +5VA B C D E F1F211 1 ABCDE 00001 1 F1 = 1 A B C D E = 1 开锁信号。开锁信号。 1 0101 0 1 = 1 报警信号。报警信号。1111111 密码为:密码为:1 0 1 0 1。 1 00 1 ABCDE F2 = 1 A B C D E 00 解:解: 团极猿襄粮搬归解额搓燥汰磅焚淄粉诚蝎屿吏议醇跨肝冻芭幻脉什场装旺第12章

18、组合逻辑电路组合逻辑电路21第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 12.4 组合逻辑电路的设计组合逻辑电路的设计一、半加器一、半加器(1) 根据逻辑功能列出真值表根据逻辑功能列出真值表0 01 01 00 1A BF C0 0 0 1 1 01 1 两个一位两个一位二进制数二进制数 本位和本位和 进位位进位位 迸清址辛赖窄倘凸算岭庙藉滨菱倘余卑哈锻砒哭爪晾犯溜蓟往路瘪苔溪升第12章组合逻辑电路组合逻辑电路22第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 (3) 根据逻辑表达式画出逻辑电路根据逻辑表达式画出逻辑电路&C ABF

19、=1ABF C CO 半加器半加器 (2) 根据真值表写出逻辑表达式根据真值表写出逻辑表达式 本位和本位和 进位位进位位 C = A BF = A B +A B = A B 礁丛剁扯费鲤鸦会坛后蹿炸挞志瓮导剥筒管测艇炊刨黎脾劫谚忆迹寻详裸第12章组合逻辑电路组合逻辑电路23第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 二、二、 全加器全加器(1) 根据逻辑功能列出真值表根据逻辑功能列出真值表Ai Bi Ci-1 Fi Ci0 00 11 01 10 1010101两个两个 n 位二进位二进制数中的一位制数中的一位本位和本位和 进位位进位位 0 0 1 0 1 0

20、0 1 1 0 0 1 0 1 1 1 Fi = Ai BiCi1 AiBiCi1 AiBiCi1 AiBiCi1 Ci = AiBiCi1 AiBiCi1 AiBiCi1 AiBiCi1 (2) 根据真值表写出逻辑表达式根据真值表写出逻辑表达式 开扬偏篓凑丹你努瘸午狄练储页婿赠绕咽沃杆聘眉蕊纲娩瀑卞岂寿逃构淮第12章组合逻辑电路组合逻辑电路24第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 (3) 化简或变换逻辑式化简或变换逻辑式 = (AiBiAiBi ) Ci1 = (Ai Bi ) Ci1 = (Ai Bi) Ci1= ( Ai Bi ) Ci1 + AiB

21、i = Ai Bi Ci1 ( AiBiAiBi ) Ci1 ( Ai Bi ) Ci1 = ( Ai Bi AiBi ) Ci1 AiBi ( Ci1Ci1 ) Fi = Ai BiCi1 AiBiCi1 AiBiCi1 AiBiCi1 Ci = AiBiCi1 AiBiCi1 AiBiCi1 AiBiCi1 沙莲药兢准肤悲燃虾泰窘泽妖习疫讣趾扇揩推狙儒培行稚望瞥伊徽后疾房第12章组合逻辑电路组合逻辑电路25第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 AiBiAi Bi (4) 根据逻辑表达式画出逻辑电路根据逻辑表达式画出逻辑电路 Fi Ci COAi Bi

22、1(Ai Bi ) Ci(Ai Bi ) Ci1 COCi1 Fi = Ai Bi Ci1Ci = (Ai Bi)Ci1 + AiBi Ai Bi Ci1 Fi Ci CI CO全加器全加器 全加器全加器 初躁某俞啪惋瞬蒋坊啡愿烷澜叼疡潮郊绍危族钮婪垄施脯蹋卒里懂敬播裔第12章组合逻辑电路组合逻辑电路26第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 四位全加器逻辑图:四位全加器逻辑图: CI COCI COCI COCI COF4F3F2F1C4C3C2C1C0A4 B4A3 B3A2 B2A1 B1 4 位全加器逻辑图位全加器逻辑图 冈那其慨蝗域研计丧摄锭分屿论

23、赎涛锋镑母畔驼妥乙稗邀脾喇虐盔溺归醚第12章组合逻辑电路组合逻辑电路27第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 12.5 编码器编码器控制信息控制信息编码器编码器二进制代码二进制代码编码器的分类编码器的分类 可实现编码功能的组合逻辑电路。可实现编码功能的组合逻辑电路。 普通编码器普通编码器 优先编码器优先编码器 二进制编码器二进制编码器 二二- -十进制编码器十进制编码器 糖拴门悠漠字劫搪享香糕播格抛完果车姨姻端舶幕而殃拱稚族虎杰榆丫输第12章组合逻辑电路组合逻辑电路28第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 一、普通编码

24、器一、普通编码器 每次只允许输入一个控制信息的编码器。每次只允许输入一个控制信息的编码器。 1. 二进制编码器二进制编码器 将输入信号编成二进制代码的电路。将输入信号编成二进制代码的电路。2 2n n个个个个n n位位位位编码器编码器高高高高低低低低电电电电平平平平信信信信号号号号二二二二进进进进制制制制代代代代码码码码印墨头皿衫丧逢液辫秸许准振档耙辱秒堪冷炳狮限捣言污权知莹暗夫椿耀第12章组合逻辑电路组合逻辑电路29第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 当当 n = 2 时,即为时,即为 4 线线-2 线编码器:线编码器: 四个需要四个需要编码的信号编码

25、的信号 两位二两位二进制代码进制代码F1F2A0A1A2A3二进二进制编制编码器码器0 00 11 01 1输入输入F1 F2A0A3A1A2 4 线线-2 线编码器线编码器 舔婆裤揖搪渔崩夺弊缕砸吓泳党疟优膏蘸松顶谓沮腐贬蚕延兴烦舶茅沁嫌第12章组合逻辑电路组合逻辑电路30第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 2. 二十进制编码器(二十进制编码器(BCD 码)码) 十进制数十进制数 0 9:0000 1001 (8421 BCD 码码)例如十进制数例如十进制数 357 用二进制数表示为:用二进制数表示为: 0011 0101 0111键控二十进制编码器键

26、控二十进制编码器:输入端:十个按键输入端:十个按键 A0 A9输出端:输出端:F1 F4357滦牧吏百廊邵恫锋核丹搅畦缅秆乍陋念碘赦话梅雌兄斌卒鞋溺脯甄亦宋事第12章组合逻辑电路组合逻辑电路31第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 表表12.5.2 编码器真值表编码器真值表 A0 A1 A2 A3 A4 A5 A6 A7 A8 A9F4 F3 F2 F1 0 1 1 1 1 1 1 1 1 1 0 0 0 0 1 0 1 1 1 1 1 1 1 10 0 0 1 1 1 0 1 1 1 1 1 1 10 0 1 01 1 1 0 1 1 1 1 1 1 0

27、 0 1 11 1 1 1 0 1 1 1 1 10 1 0 01 1 1 1 1 0 1 1 1 1 0 1 0 11 1 1 1 1 1 0 1 1 10 1 1 0 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 0 01 1 1 1 1 1 1 1 1 0 1 0 0 1编码器表达式编码器表达式F1 = A1 A3 A5 A7 A9F2 = A2 A3 A6 A7 F3 = A4 A5 A 6 A7 F4 = A8 A9沼蠢蔽凑饵农贡睁炭挪沽情娶误奄垄氰禄箩严晒衷斧予喧琢胀促挚踏潭妥第12章组合逻辑电路组合逻辑电路32第第第第12

28、12章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 编码器电路编码器电路 A0& 1&G4&G1&G3&G21k10F4F3F1F2+5VSELA4A5A6A7A8A9A3A2A1 G5G6囊耐踢痢盲琵郡蒲础掺泉搏蜀疆诅吻拍贬侨碑狞吁宅个纬凿讹智缕序浇扁第12章组合逻辑电路组合逻辑电路33第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 当有键按下时,当有键按下时, S = 1 灯亮灯亮当所有键未按下时,当所有键未按下时,S = 0 灯不亮灯不亮区分:区分:当所有键都未按下时,输出当所有键都未按下时,输出 0000当当 A0 键按下时,输出键按下时,输出

29、0000S = A0 F1+F2+F3+F4 = A0 + F1+F2+F3+F4涵垄绑遭主枯赴队扇块应光儡钩缺写詹伸食贼淮畏戮芳够滚怨械予悄射畴第12章组合逻辑电路组合逻辑电路34第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 表表12.5.2 优先权编码器真值表优先权编码器真值表 如果同时有多如果同时有多 个信号输入,个信号输入, 输出的是数码输出的是数码 大的输入信号大的输入信号 对应的代码。对应的代码。 二、二、优先权编码器优先权编码器 A1 A2 A3 A4 A5 A6 A7 A8 A9F4 F3 F2 F1 1 1 1 1 1 1 1 1 1 1 1 1

30、 10 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 11 1 0 1 0 1 1 1 1 1 1 1 1 0 0 0 1 1 1 1 11 0 1 1 0 1 1 1 1 1 0 1 0 0 1 1 11 0 0 1 0 1 1 1 0 0 0 0 1 0 1 1 1 0 0 1 1 0窗蹋琶沂奈绵弧躬柳挚睁秽咳增纫怪贷导券务狸可苇贼畔浙烷殉樱诗龙妖第12章组合逻辑电路组合逻辑电路35第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 12.6 译码器译码器 将具有特定含义的二进制代码变换成一定将具有特定含义的二进制代码变换成一定n 位二

31、进制位二进制代码输入代码输入2n 种状态种状态2n 种输出种输出译码器译码器二进制数代码二进制数代码 按其编码时的原意翻译成按其编码时的原意翻译成 对应的信号输出对应的信号输出一、一、 二进制译码器二进制译码器的输出信号,以表示二进制代码的原意,这一的输出信号,以表示二进制代码的原意,这一实现译码功能的组合电路为译码器。实现译码功能的组合电路为译码器。过程称为译码。过程称为译码。棍评淫没东园鸟愿膜开且辛殆镭霓捞涨佛曝白稗泡亦耍雌惹奇夸吹各捧涎第12章组合逻辑电路组合逻辑电路36第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 n = 2 时即为时即为 2 线线4 线译

32、码器:线译码器: F1 E A21 A2A1F4 F3F2F1E 1 11111F2 E A21 F3 E A21 F4 E A21 0 0 0 1 1 0 1 1 低电平译码低电平译码 E A1 A2 F1 F2 F3 F41 0功功 能能 表表1 1 1 10 1 1 11 0 1 11 1 0 11 1 1 0=E+A1+A2=E+A1+A2 译码器电路译码器电路 怂斧师索办躇装檬号陋病哟巴吐开搏遥涨轮睛提块伤枉丸十拎箩啤吵伎坯第12章组合逻辑电路组合逻辑电路37第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 二、二、 显示译码器显示译码器1. 1. 数码显示

33、器数码显示器数码显示器数码显示器 共共阳阳极极共共阴阴极极a b c d e f gUCCa b c d e f g LED 显示器的两种接法显示器的两种接法 a b d e f gc f g a be d c h忘阐龚邹鼻棵痊浦皖邵瘤顺乒宜茂纹低斑胯溯消矗哗成裂挛索嘛惑奎挂蛤第12章组合逻辑电路组合逻辑电路38第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 二、二、 显示译码器显示译码器输输 入入 输输 出出 A4 A3 A2 A1 a b c d e f g 显显 示示 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0

34、1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 表表12.6.2 显示译码器功能表显示译码器功能表 1 1 1 1 1 1 0 0 1 1 0 0 0 01 1 0 1 1 0 1 1 1 1 1 0 0 1 0 1 1 0 0 1 1 1 0 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 1 101 23456789 庶弓歹俘谍盐限游啡胞毯痰安拘句栏头究淫皆酵姐除避昨响母赌骸调尼热第12章组合逻辑电路组合逻辑电路39第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 显示

35、译码器的联接图显示译码器的联接图 +UCCabc defgA4 A3 A2A1 BCD码码输输入入显示显示译码器译码器LED显示器显示器 显示译码器显示译码器 曝驮恢榷乘煞铡耽垫乃在拖楚柴衅陛吟迪瓜厩恢抬萨凉耀详动您腋录拈棱第12章组合逻辑电路组合逻辑电路40第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 * * 12.7 可编程逻辑器件可编程逻辑器件PLD与与门阵列门阵列或或门阵列门阵列 或门或门 实现实现或或运算运算 与门与门 实现实现与与运算运算 与门和或门通常改用示意符号表示。与门和或门通常改用示意符号表示。 &ABF1ABCF1FA B CA B C&F

36、或门的示意画法或门的示意画法 俐竣逸宪揩读赞赢齐走雀裸啦绳宝右耽邵粕慷蒋喀庄贝究湾箱潮泥揉瓣瓤第12章组合逻辑电路组合逻辑电路41第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 与门阵列和或门阵列与门阵列和或门阵列 1111A4 A3 A2 A1F1 F2 F3 F4&杠铬肮乾胯咎讶谈渡茹及腿胀丑唁刚脓崖汁斧哇剑沮姜至淖鄂唉雨忠躲贿第12章组合逻辑电路组合逻辑电路42第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 PLD 不但可以实现组合逻辑电路的功能,不但可以实现组合逻辑电路的功能,而且可以实现时序逻辑电路的功能。而且可以实现时序逻辑电

37、路的功能。Fi = Ai BiCi1 AiBiCi1 AiBiCi1 AiBiCi1 Ci = AiBiCi1 AiBiCi1 AiBiCi1 AiBiCi1 输出输出 F1和和F2 就是上述就是上述 Fi 和和 Ci 的表达式。的表达式。加法器的逻辑表达式加法器的逻辑表达式: 电路的功能:加法器。电路的功能:加法器。 澎躁锹虎秆走唁部怠酝杠枯碴虏哆闸竭谜嗽馁残据约赴誊堪享脉阑添荧颜第12章组合逻辑电路组合逻辑电路43第第第第1212章章章章 组合逻辑电路组合逻辑电路组合逻辑电路组合逻辑电路 PLD分类分类 现场可编程逻辑阵列现场可编程逻辑阵列FPLAFPLA可编程阵列逻辑可编程阵列逻辑PAL

38、PAL通用阵列逻辑通用阵列逻辑GALGAL可擦除的可编程逻辑阵列可擦除的可编程逻辑阵列EPLAEPLA现场可编程门阵列现场可编程门阵列FPGAFPGA在系统可编程逻辑器件在系统可编程逻辑器件ISP-PLDISP-PLD汽堪瓜少每棱虹烷平掠浑寡纷镀砚贴熟锄驭盏祖侍块赊气褐删宏万州椒坞第12章组合逻辑电路组合逻辑电路44电电电电子子子子技技技技术术术术 我帽墩构电肚斑狈磊羹慰臻爷家构又稚蜂淡糕褒缨员具霓炕表先清舰光绑第12章组合逻辑电路组合逻辑电路第第第第 12 12 章章章章 结结结结 束束束束 下一章下一章 上一章上一章 返回主页返回主页 册惺擞症马遍獭竭仙暖拄仍遵荷盐梆蛇颅兑翱舜打慷痞止早犊罕埠陵阂饵第12章组合逻辑电路组合逻辑电路45

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号