EDA技术教程课后答案潘松版

上传人:夏** 文档编号:564918730 上传时间:2023-05-24 格式:DOC 页数:18 大小:59.50KB
返回 下载 相关 举报
EDA技术教程课后答案潘松版_第1页
第1页 / 共18页
EDA技术教程课后答案潘松版_第2页
第2页 / 共18页
EDA技术教程课后答案潘松版_第3页
第3页 / 共18页
EDA技术教程课后答案潘松版_第4页
第4页 / 共18页
EDA技术教程课后答案潘松版_第5页
第5页 / 共18页
点击查看更多>>
资源描述

《EDA技术教程课后答案潘松版》由会员分享,可在线阅读,更多相关《EDA技术教程课后答案潘松版(18页珍藏版)》请在金锄头文库上搜索。

1、- age1- 第一章 -EDA技术与ASC设计和FPG开发有什么关系? P34 答:利用E技术进行电子系统设计的最后目标是完成专用集成电路ASIC的设计和实现;FPA和LD是实现 这一途径的主流器件。FPGA和CPLD通常也被称为可编程专用IC,或可编程AIC。FPGA和CPL的应用是EDA技术 有机融合软硬件电子设计技术、SoC(片上系统)和ASIC设计,以及对自动设计与自动实现最典型的诠释。 12与软件描述语言相比,HDL有什么特点? 答:编译器将软件程序翻译成基于某种特定CP的机器代码,这种代码仅限于这种CPU而不能移植,并且机器 代码不代表硬件结构,更不能改变PU的硬件结构,只能被动

2、地为其特定的硬件电路结构所利用。综合器将VHD 程序转化的目标是底层的电路结构网表文件,这种满足VDL设计程序功能描述的电路结构,不依赖于任何特定硬 件环境;具有相对独立性。综合器在将VDL(硬件描述语言)表达的电路功能转化成具体的电路结构网表过程中,具 有明显的能动性和创造性,它不是机械的一一对应式的“翻译”,而是根据设计库、工艺库以及预先设置的各类约 束条件,选择最优的方式完成电路结构的设计。 l-3什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么?P 什么是综合? 答:在电子设计领域中综合的概念可以表示为:将用行为和功能层次表达的电子系统转换为低层次的便于具体实现的模块组合装配

3、的过程。 有哪些类型? 答:(1)从自然语言转换到HDL语言算法表示,即自然语言综合。(2)从算法表示转换到寄存器 传输级(ReiserTranpor Leel,RTL),即从行为域到结构域的综合,即行为综合。(3)从RL级表示转换到逻辑门(包括触发器)的表示,即逻辑综合。(4)从逻辑门表示转换到版图表示(SIC设计),或转换到FA的配置网表 文件,可称为版图综合或结构综合。 综合在电子设计自动化中的地位是什么? 答:是核心地位(见图1-3)。综合器具有更复杂的工作环境,综合器 在接受VHDL程序并准备对其综合前,必须获得与最终实现设计电路硬件特征相关的工艺库信息,以及获得优化综 合的诸多约束

4、条件信息;根据工艺库和约束条件信息,将VDL程序转化成电路实现的相关信息。 14在D技术中,自顶向下的设计方法的重要意义是什么? P710 答:在EDA技术应用中,自顶向下的设计方法,就是在整个设计流程中各设计环节逐步求精的过程。 1-5IP在D技术的应用和发展中的意义是什么?112 答:IP核具有规范的接口协议,良好的可移植与可测试性,为系统开发提供了可靠的保证。 第二章 -1叙述EDA的FG/L设计流程。 P1316 答:1.设计输入(原理图/HDL文本编辑);2.综合;3.适配;4时序仿真与功能仿真;.编程下载;6.硬件测试。 -I是什么?P与EDA技术的关系是什么? P26 IP是什么

5、? 答:IP是知识产权核或知识产权模块,用于ASIC或FPG/PLD中的预先设计好的电路功能模块。 P与ED技术的关系是什么? 答:P在DA技术开发中具有十分重要的地位;与EA技术的关系分有软IP、 固I、硬IP:软P是用DL等硬件描述语言描述的功能块,并不涉及用什么具体电路元件实现这些功能;软IP 通常是以硬件描述语言DL源文件的形式出现。固I是完成了综合的功能块,具有较大的设计深度,以网表文件 的形式提交客户使用。硬IP提供设计的最终阶段产品:掩模。 23叙述ASIC的设计方法。 P119 答:ASC设计方法,按版图结构及制造方法分有半定制(Sem-usom)和全定制(Full-cuto)

6、两种实现方法。 全定制方法是一种基于晶体管级的,手工设计版图的制造方法。 半定制法是一种约束性设计方式,约束的目的是简化设计,缩短设计周期,降低设计成本,提高设计正确率。半定制法按逻辑实现的方式不同,可再分为门阵列法、标准单元法和可编程逻辑器件法。 2-4GA/CPL在ASC设计中有什么用途? 16,18 答:FPGPLD在SI设计中,属于可编程ASC的逻辑器件;使设计效率大为提高,上市的时间大为缩短。 2-5 简述在基于PA/CP的D设计流程中所涉及的工具,及其在整个流程中的作用。 P923 答:基于FPGACPLD的EDA设计流程中所涉及的EA工具有:设计输入编辑器(作用:接受不同的设计输

7、 - Page 2-入表达方式,如原理图输入方式、状态图输入方式、波形输入方式以及HL的文本输入方式。);DL综合器(作用: HD综合器根据工艺库和约束条件信息,将设计输入编辑器提供的信息转化为目标器件硬件结构细节的信息,并在 数字电路设计技术、化简优化算法以及计算机软件等复杂结体进行优化处理);仿真器(作用:行为模型的表达、电子系统的建模、逻辑电路的验证及门级系统的测试);适配器(作用:完成目标系统在器件上的布局和布线);下载器(作用:把设计结果信息下载到对应的实际器件,实现硬件设计)。 第三章 3-1OLMC(输出逻辑宏单元)有何功能?说明AL是怎样实现可编程组合电路与时序电路的。 P34

8、36 O有何功能?答:O单元设有多种组态,可配置成专用组合输出、专用输入、组合输出双向口、寄存器 输出、寄存器输出双向口等。 说明GAL是怎样实现可编程组合电路与时序电路的?答:GAL(通用阵列逻辑器件)是通过对其中的C (输出逻辑宏单元)的编程和三种模式配置(寄存器模式、复合模式、简单模式),实现组合电路与时序电路设计 的。 3-2 什么是基于乘积项的可编程逻辑结构? P334,40 答:L、CPLD之类都是基于乘积项的可编程结构;即包含有可编程与阵列和固定的或阵列的PAL(可编程阵列逻辑)器件构成。 3 什么是基于查找表的可编程逻辑结构? P041 答:FPG(现场可编程门阵列)是基于查找

9、表的可编程逻辑结构。 3-4FPGA系列器件中的LA有何作用? 44 答:PGA(Cyclne/CcneI)系列器件主要由逻辑阵列块LAB、嵌入式存储器块(EB)、I/O单元、嵌入 式硬件乘法器和L等模块构成;其中AB(逻辑阵列块)由一系列相邻的LE(逻辑单元)构成的;PGA可编程 资源主要来自逻辑阵列块。 3- 与传统的测试技术相比,边界扫描技术有何优点? P470 答:使用ST(边界扫描测试)规范测试,不必使用物理探针,可在器件正常工作时在系统捕获测量的功能数 据。克服传统的外探针测试法和“针床”夹具测试法来无法对IC内部节点无法测试的难题。 3-解释编程与配置这两个概念。 P58 答:编

10、程:基于电可擦除存储单元的EEPOM或Flh技术。CPD一股使用此技术进行编程。CPLD被编程后改 变了电可擦除存储单元中的信息,掉电后可保存。电可擦除编程工艺的优点是编程后信息不会因掉电而丢失,但编 程次数有限,编程的速度不快。 配置:基于RAM查找表的编程单元。编程信息是保存在SRAM中的,SA在掉电后编程信息立即丢失,在 下次上电后,还需要重新载入编程信息。大部分FPG采用该种编程工艺。该类器件的编程一般称为配置。对于SM 型FPGA来说,配置次数无限,且速度快;在加电时可随时更改逻辑;下载信息的保密性也不如电可擦除的编程。 3-7请参阅相关资料,并回答问题:按本章给出的归类方式,将基于

11、乘积项的可编程逻辑结构的P器件归类为CP;将基于查找表的可编程逻辑结构的PD器什归类为F,那么,APEX系列属于什么类型PD器件?MAX 系列又属于什么类型的L器件?为什么? P545 答:APX(dvncedLogicElementMatrix)系列属于FPGA类型D器件;编程信息存于SAM中。MAII系列属于C类型的PLD器件;编程信息存于EEPRM中。 第四章 4-1:画出与下例实体描述对应的原理图符号元件: ENTIYbusIS -实体1:三态缓冲器 PORT(input:ISTD_LOGI; -输入端 enbe:NST_LOIC; -使能端 outpu:UTSTD_LOGIC); -

12、输出端 EDb3x;- Pge 3-ETITYmu21IS -实体2:2选多路选择器PORT(in0,in1,el:INSTD_LOGIC; output:OUTSTD_IC);4-1.答案.图-30所示的是4选多路选择器,试分别用IF_THE语句和CASE语句的表达方式写出此电路的VDL程序。 选择控制的信号s1和s的数据类型为STD_LOGICEOR;当1=,s0;s=0,s=1;s1=1,0=0 和s=1,0=1分别执行y=a、yb、y=c、=d。 4-2.答案 LBARYIE; SEEE.D_LOGIC_16ALL; NITYMUX41IS POT(s:INS_LGICVEC(1WNT

13、O);-输入选择信号 ,b,c,d:INST_LOGIC;-输入信号 :UTSTD_LGC);-输出端 ENDENTITY; RCITECUREATOUX4IS BEGIN PROCS() BEGII(S0)THNy=a; LI(01)THENy=b; LSF(S10)HNy=;ELSF(S=11)THENy=d;LS=NLL; EDIF;DNPROCESS;EDAT;BAREEE; USEEEE.STD_LGIC1164L; ENITYMU4S PORT(s:INSTD_LOGIC_VETOR(1DOWNO0);-输入选择信号 a,,c,d:INSTD_OGIC;-输入信号 :OUTD_LGIC);-输出端 ENDUX1;ARCTECTUREAROFMX41IS BN

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > PPT模板库 > 总结/计划/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号