实验四 译码器和组合逻辑设计.doc

上传人:ni****g 文档编号:563931309 上传时间:2024-03-27 格式:DOC 页数:3 大小:46.50KB
返回 下载 相关 举报
实验四 译码器和组合逻辑设计.doc_第1页
第1页 / 共3页
实验四 译码器和组合逻辑设计.doc_第2页
第2页 / 共3页
实验四 译码器和组合逻辑设计.doc_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《实验四 译码器和组合逻辑设计.doc》由会员分享,可在线阅读,更多相关《实验四 译码器和组合逻辑设计.doc(3页珍藏版)》请在金锄头文库上搜索。

实验四 译码器及其应用研究一、实验目的(1)测试3线8线译码器74LS138的逻辑功能;(2)研究用译码器设计组合电路。二、实验要求:熟悉译码器的逻辑功能,复习用译码器设计组合电路的步骤,了解74LS138、74LS30管脚。三、实验仪器设备及材料 器件清单1:Integrated Circuits-1 U1 74LS138 1 U2 LED-BARGRAPH-RED (发光二极管排) 1 U3 NAND_5 (5输入与非门) Miscellaneous-3 SW1-SW3 SW-SPDT-MOM四、实验方案 1实验接线图:2、74LS138逻辑功能测试对照74LS138引脚图连接实验连线图,使能端E1、E2、E3和地址输入端A、B、C分别接“逻辑电平”,输出端接LED“电平显示”;将测试结果填入功能下表。注意上述接线图中三个使能端已经接成译码方式的正确电平,请修改原图,接成可以修改高低电平的形式。 2、用74LS138构成逻辑函数发生器要求用74LS138实现逻辑函数:(1)推导出与译码器输出端相对应的函数式;(2)画出逻辑电路图,并画出实验连线图;(3)将测试结果填入真值表42。表42五、 设计性实验:设计一个比较两位二进数原码大小的组合逻辑电路,画出电路图。例如:1110, 00=00等。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号