组合逻辑电路设计实验地报告材料

上传人:re****.1 文档编号:563856012 上传时间:2023-02-06 格式:DOCX 页数:9 大小:331.31KB
返回 下载 相关 举报
组合逻辑电路设计实验地报告材料_第1页
第1页 / 共9页
组合逻辑电路设计实验地报告材料_第2页
第2页 / 共9页
组合逻辑电路设计实验地报告材料_第3页
第3页 / 共9页
组合逻辑电路设计实验地报告材料_第4页
第4页 / 共9页
组合逻辑电路设计实验地报告材料_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《组合逻辑电路设计实验地报告材料》由会员分享,可在线阅读,更多相关《组合逻辑电路设计实验地报告材料(9页珍藏版)》请在金锄头文库上搜索。

1、组合逻辑电路设计实验报告1. 实验题目组合电路逻辑设计一: 用卡诺图设计 8421 码转换为格雷码的转换电路。 用74LS197产生连续的8421码,并接入转换电路。 记录输入输出所有信号的波形。 组合电路逻辑设计二: 用卡诺图设计BCD码转换为显示七段码的转换电路。 用74LS197产生连续的8421码,并接入转换电路。 把转换后的七段码送入共阴极数码管,记录显示的效果2. 实验目的(1 )学习熟练运用卡诺图由真值表化简得出表达式(2)熟悉了解74LS197元件的性质与其使用3. 程序设计格雷码转化:真值表如下:BBB2BlBOG3G2GlGO 1卡诺图:Gid1:2Di:o00011110

2、000000011111J110000IQ11110001000101011110100Go D0D1 D0D1 Do Di Gi D1D2 D1D2 Di D2G2Gj7 1:0OO01n1000011110UU0Plcc00aQI0101010D1111i0111Qn11100010001G2 D2D3 D2D3 D2 D3 G3 D3电路原理图如下:U2:BUlEnni亠_ 103Q3CLK1 CLK2 PL i4P13価七段码显示:真值表如下:BCD!BCD2GCDlBCDOabTTTd二McEOcnu卡诺图:0001111000R0X010A111I1VX101XSaDi D3 D2

3、D0 D 2 D 0DiD3 Do D2、弋:2OD011110Dm、00011110OO00p-i(11K0JI10I1011 11111X工(】101A1 0KK100VISbD2D0D1D 0 D1D2DoDi ScDiDo D2SdD3DiD2DiD0 D1D0D2D0D2SeDiD 0 D 0D 20001nltrDi:o0001111000a1x0001Pl1、0101xf1010!21100XX1110X厂100J101aa1XJSfD3 D1D0 D1D2 D 0D2 SgD3 D1D2 DID 0 D1D2S)D3 Di D2 DiD 0电路原理图如下:.铲 u *再 厂sU

4、13AUH4A4. 程序运行与测试格雷码转化:逻辑分析仪显示波形:七段数码管显示:8 |55. 实验总结与心得相关知识:异步二进制加法计数器 满足二进制加法原如此:逢二进一1+1=10,即 Q由1-0时有进位。组成二进制加法计数器时,各触发器应当满足:每 输入一个计数脉冲,触发器应当翻转一次;当低位触发器由1变为0时,应输出一个进位信号加到相邻 高位触发器的计数输入端。集成4位二进制异步加法计数器:74LS197U1T20 1Q2Q3CLK1CLK2PL MR74LS197MR是异步清零端;PL是计数和置数控制端;CLK1和CLK2是两组时 钟脉冲输入端。D0D3是并行输入数据端;Q0Q3是计

5、数器状态输出端。 本实验中,把CP加在CLK1处,将CLK2与 Q0连接起来,实现了内部两 个计数器的级联构成4位二进制即十六进制异步加法计数器。74LS197具有以下功能:1清零功能当MR=0寸,计数器异步清零。本实验中将Q1 Q3的输出连接与非门后到 MR就是为了当 计数器输出10时即1010,使得MR=0实现清零,使得计数 器重新从零开始。2置数功能 当MR=1 PL=O,计数器异步置数。(3)二进制异步加法计数功能当MR=1 PL=1,异步加法计数。共阴极数码管共阴极数码管是把所有led的阴极连接到共同接点,而每个led的 阳极分别为a、b、c、d、e、f、g与dp小数点,如如下图所示。图 中的8个led分别与上面那个图中的adp各段相对应,通过控制各个 led的亮灭来显示数字。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号