时钟电路基本原理

上传人:壹****1 文档编号:563763451 上传时间:2023-02-12 格式:DOCX 页数:3 大小:9.03KB
返回 下载 相关 举报
时钟电路基本原理_第1页
第1页 / 共3页
时钟电路基本原理_第2页
第2页 / 共3页
时钟电路基本原理_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《时钟电路基本原理》由会员分享,可在线阅读,更多相关《时钟电路基本原理(3页珍藏版)》请在金锄头文库上搜索。

1、时钟供电组成时钟电路主要由时钟发生器(时钟芯片)、和等组成。时钟芯片时钟芯片主要有S. Winbond、PhaseLink. C-Medi a、IC. IMI等几个品牌,主板上见得最多的是ICS和Winbond两种, 如图6-1、图6-2所示。 晶振时钟芯片通常使用的晶振,如图6-3所示。晶振与组成一个谐振回路,从晶振的两脚之问产生的输入到时钟 芯片,如图6-4所示。判断品振是否工作,可以用测量晶振两脚分别对地是否有(以 上),这是晶振工作的前提条件,再用示波器测量晶振任意一脚是否 有与标称频率相同的振荡正弦波输出(这是最准确的方法)。在没有 示波器的情况下,可以直接更换新的晶振和谐振电容,用

2、替换法来排 除故障。2时钟电路工作原理时钟电路的1=作原理图,如图6-5所示。时钟芯片有电压输入后(有的时钟芯片还有一组电压),再有一 个好信号,表示主板各部位所有的供电止常,于是时钟芯片开始工 作。晶振两脚产生的基本频率输入到时钟芯片内部的,从振荡器出来 的基本频率经过“频率扩展锁相网路”进行频率扩展后输入到各个,最后得到不同频率的时钟输出。初始默认输出频率由频率选择锁存器输入引脚FS (4:0)设置, 之后可以通过IIC总线再进行设置。多数时钟芯片都支持IIC总线控制,通过一根双向的数据线(SD ATA)和一根时钟线(SCLK)对芯片的时钟输出频率进行设置。图6-5中:48MHz USB

3、与 48MHz DOT 为固定 48MHz 时钟输出;3V66(3: 1) 共3组为的66MHz时钟输出:CPUCLKT (2:0)共 3 组为 CPU 时钟输出;CPUCLKC (2:0)共 3 组为CPU时钟输出,与CPUCLKT互为;CLK (6:0)共7组为33MHz 的PCI时钟输出,输出到PCI插槽,有多少个PCI插槽就使用多少 组。主板的时钟分布如图6-6所示,内存总线时钟由北桥供给,部分 主板电路设计有独立的内存时钟发生器,如图中虚线所示。外频进入CPU后,乘以CPU的就是CPU实际的运行频率。例如外 频是200MHz,CPU的倍频是14,那么CPU的实际运行频率是:200MH

4、z X14二。前端总线的频率是外频的整倍数。例如外频足133MHz,CPU 需要使用的前端总线频率是533MHz,那么就必须将133MHz外频4倍 扩展,即 133MHzX4=532MHz533MHz。3 时钟电路故障检测时钟电路故障通常足:全部无时钟,部分无时钟,时钟信号幅值 (最高点电压)偏低。其表现是开机无显示或不能开机。诊断卡只能诊断PCI插槽或插槽有无时钟信号,并不代表主板其 他部分的时钟就正常。最好使用示波器测量各个插槽的时钟输入脚或 时钟芯片的各个时钟输出脚,看其频率和幅值是否符合,这是最准确 的方法。现在的CPU外频都已达到200MHz或更高,所以要测量CPU外 频,要求示波器的带宽应在200MHz以上。在无示波器的情况下,可以使用来测时钟信号的幅值。PCI、AGP 插槽的时钟信号幅值应该在以上,CPU的时钟信号应在以上。时钟电 路故障可以简单地分为时钟芯片故障和时钟芯片外围电路故障。对于全部无时钟的故障,主要原因有:时钟芯片外围无供电输 入、谐振回路不工作、时钟芯片损坏,前二者就属于时钟芯片外围电 路故障。对于部分无时钟或时钟幅值偏低的故障,主要原因有:与时钟输 出引脚相连的断路或对地短路、时钟芯片内部部分电路损坏。相应的检测流程图如图 6-7 和图 6-8 所示。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号